移位寄存器单元、移位寄存器、显示面板及显示装置的制造方法

文档序号:8300033阅读:375来源:国知局
移位寄存器单元、移位寄存器、显示面板及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,具体可以涉及一种移位寄存器单元、移位寄存器、显示面板及显示装置。
【背景技术】
[0002]现有技术中,在每一帧处理过程中,都会在本级驱动输出节点输出栅极驱动信号之后,对上拉节点进行拉低放电处理,以免在本帧处理过程中误打开栅极驱动信号输出控制晶体管,造成栅极驱动信号的误输出。
[0003]然而,现有技术中,上述的上拉节点拉低放电处理都是利用下一个移位寄存器单元的输出信号作为复位信号来实现的。而移位寄存器单元的输出信号是一个短时间的脉冲信号,时间非常短,能够释放的电量有限,导致上拉节点的放电并不完全。
[0004]这种帧内处理的放点不完全在短时间来看问题并不大,但一旦连续工作一段时间后,累积的电量越来越多,就会导致上拉节点处于不正确电位,如在本级输出栅极驱动信号之后还是保持高电平,致使栅极驱动信号输出控制晶体管仍然处于导通状态,从而造成栅极驱动信号的误输出。

【发明内容】

[0005]本发明提供一种移位寄存器单元、移位寄存器、显示面板及显示装置,可确保移位寄存器单元正常工作。
[0006]本发明提供方案如下:
[0007]本发明实施例提供了一种移位寄存器单元,能够通过级联方式形成移位寄存器,所述移位寄存器单元包括一自举电容,所述自举电容连接于本级驱动输出节点和上拉节点之间,所述移位寄存器单元还包括:
[0008]第一低电平信号输入端,用于接收第一低电平信号;
[0009]源、漏极分别连接到所述第一低电平信号输入端和所述上拉节点的放电薄膜晶体管;
[0010]第一放电控制单元,与所述放电薄膜晶体管的栅极连接,用于在第一时间和第二时间之间输出第一控制信号到所述放电薄膜晶体管的栅极,使得所述放电薄膜晶体管处于导通状态,以将所述第一低电平信号输出到所述上拉节点,对所述上拉节点进行放电;
[0011]所述第一时间为所述移位寄存器处理完第一帧的结束时间,所述第二时间为所述移位寄存器处理与所述第一帧相邻的第二帧的开始时间。
[0012]优选的,所述放电薄膜晶体管为:
[0013]第一复位薄膜晶体管,所述第一复位薄膜晶体管的栅极还与复位信号输入端连接;或
[0014]下拉薄膜晶体管,所述下拉薄膜晶体管的栅极还与下拉节点连接。
[0015]优选的,所述第一放电控制单元包括:
[0016]第一控制信号输入端,用于在第一时间和第二时间之间接收第一控制信号;
[0017]栅极连接所述第一控制信号输入端,源、漏极分别连接到所述第一控制信号输入端和所述放电薄膜晶体管的栅极的控制薄膜晶体管。
[0018]优选的,所述移位寄存器单元还包括:
[0019]第一下拉节点电位控制单元,用于在上拉节点处于高电平时控制所述下拉节点处于低电平;
[0020]第二下拉节点电位控制单元,用于在本级驱动输出节点输出高电平后控制所述下拉节点处于高电平;
[0021]所述第一下拉节点电位控制单元包括:
[0022]栅极连接输入所述上拉节点,源、漏极分别连接到所述下拉节点和所述第一低电平信号输入端的薄膜晶体管;
[0023]栅极连接输入信号输入端,源、漏极分别连接到所述下拉节点和所述第一低电平信号输入端的薄膜晶体管;
[0024]所述第二下拉节点电位控制单元包括:
[0025]下拉节点控制信号输入端,用于接收第一下拉节点控制信号,本级驱动输出节点输出高电平后,所述第一下拉节点控制信号为高电平;
[0026]栅极连接所述下拉节点控制信号输入端,源、漏极分别连接到所述下拉节点控制信号输入端和所述下拉节点的薄膜晶体管。
[0027]优选的,所述下拉节点控制信号为高电平信号和低电平信号交错形成的信号。
[0028]优选的,所述移位寄存器单元还包括:
[0029]驱动信号输入端,用于接收栅极驱动信号;
[0030]栅极连接所述上拉节点,源、漏极分别连接到所述驱动信号输入端和本级驱动输出节点的薄膜晶体管;
[0031]所述第一下拉节点电位控制单元还包括:
[0032]栅极连接栅极驱动信号输入端,源、漏极分别连接到所述下拉节点和所述第一低电平信号输入端的薄膜晶体管;
[0033]所述栅极驱动信号为所述下拉节点控制信号的反相信号。
[0034]优选的,所述移位寄存器单元还包括:
[0035]驱动信号输入端,用于接收栅极驱动信号;
[0036]栅极连接所述上拉节点,源、漏极分别连接到所述驱动信号输入端和本级驱动输出节点的薄膜晶体管;
[0037]栅极连接所述复位信号输入端,源、漏极分别连接到所述第一低电平信号输入端和所述上拉节点的第一复位薄膜晶体管
[0038]栅极连接所述复位信号输入端,源、漏极分别连接到所述本级驱动输出节点和第二低电平信号输入端的第二复位薄膜晶体管;
[0039]所述第一低电平信号输入端输出的第一低电平信号的电压值小于所述第二低电平信号输入端输出的第二低电平信号的电压值。
[0040]优选的,所述移位寄存器单元还包括:
[0041]栅极连接下拉节点,源、漏极分别连接到所述本级驱动输出节点和第二低电平信号输入端的薄膜晶体管;和/或
[0042]栅极连接下拉节点控制信号输入端,源、漏极分别连接到所述本级驱动输出节点和第二低电平信号输入端的薄膜晶体管;
[0043]本级驱动输出节点输出高电平后,所述下拉节点控制信号输入端输入高电平。
[0044]优选的,所述移位寄存器单元还包括:
[0045]驱动信号输入端,用于接收栅极驱动信号;
[0046]栅极连接所述上拉节点,源、漏极分别连接到所述驱动信号输入端和所述本级驱动输出节点的薄膜晶体管;
[0047]栅极连接所述上拉节点,源、漏极分别连接到所述驱动信号输入端和本级控制输出节点的薄膜晶体管;
[0048]栅极连接下拉节点,源、漏极分别连接到所述本级控制输出节点和第一低电平信号输入端的薄膜晶体管;
[0049]所述控制输出节点和下一级移位寄存器单元的启动信号输入端以及上一级移位寄存器单元的复位信号输入端连接。
[0050]本发明实施例还提供了一种移位寄存器单元驱动方法,该方法具体可用于驱动上述本发明实施例提供的移位寄存器单元;
[0051]所述方法包括:
[0052]在第一时间和第二时间之间,第一放电控制单元输出第一控制信号到放电薄膜晶体管的栅极,使得放电薄膜晶体管处于导通状态,以使放电薄膜晶体管源、漏极连接的第一低电平信号输入端与上拉节点之间电路导通,使所述第一低电平信号输入端接收的第一低电平信号输出到所述上拉节点,对所述上拉节点进行放电。
[0053]优选的,所述方法在第一阶段,第一控制信号输入端接收低电平信号,启动信号输入端接收高电平信号,驱动信号输入端接收低电平信号,下拉节点控制信号输入端接收高电平信号,复位信号输入端接收低电平信号;
[0054]所述方法在第二阶段,第一控制信号输入端接收低电平信号,启动信号输入端接收低电平信号,驱动信号输入端接收高电平信号,下拉节点控制信号输入端接收低电平信号,复位信号输入端接收低电平信号;
[0055]上述方法在第三阶段,第一控制信号输入端接收低电平信号,启动信号输入端接收低电平信号,驱动信号输入端接收低电平信号,下拉节点控制信号输入端接收高电平信号,复位信号输入端接收高电平信号;
[0056]所述方法在第四阶段,第一控制信号输入端接收高电平信号,启动信号输入端、驱动信号输入端、下拉节点控制信号输入端、复位信号输入端无信号接收;
[0057]所述第一阶段、第二阶段、第三阶段,为所述第一帧周期内连续的时间阶段;
[0058]所述第四阶段为所述第一时间和第二时间之间。
[0059]本发明实施例还提供了一种移位寄存器,所述移位寄存器具体可由多个上述本发明实施例提供的移位寄存器单元级联形成。
[0060]本发明实施例还提供了一种显示面板,所述显示面板具体可以包括上述本发明实施例提供的移位寄存器。
[0061]本发明实施例还提供了一种显示装置,所述显示装置具体可以包括上述本发明实施例提供的显示面板。
[0062]从以上所述可以看出,本发明提供的移位寄存器单元、移位寄存器、显示面板以及显示装置,通过在移位寄存器单元中设置:第一低电平信号输入端,用于接收第一低电平信号;源、漏极分别连接到所述第一低电平信号输入端和所述上拉节点的放电薄膜晶体管;第一放电控制单元,与所述放电薄膜晶体管的栅极连接,用于在第一时间和第二时间之间输出第一控制信号到所述放电薄膜晶体管的栅极,使得所述放电薄膜晶体管处于导通状态,以将所述第一低电平信号输出到所述上拉节点,对所述上拉节点进行放电;所述第一时间为所述移位寄存器处理完第一帧的结束时间,所述第二时间为所述移位寄存器处理与所述第一帧相邻的第二帧的开始时间,从而可在相邻的两帧处理之间,对上拉节点进行拉低处理,从而可及时释放上拉在上一帧处理过后残留的电信号,避免了上一帧处理完毕之后残留的电信号作为噪声累积到下一帧处理周期,保证了移位寄存器单元的正常工作。
【附图说明】
[0063]图1为本发明实施例提供的移位寄存器单元结构示意图一;
[0064]图2为本发明实施例提供的移位寄存器单元结构示意图二;
[0065]图3为本发明实施例提供的移位寄存器单元结构示意图三;
[0066]图4为本发明实施例提供的移位寄存器单元结构示意图四;
[0067]图5为本发明实施例提供的移位寄存器单元结构示意图五;
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1