驱动补偿电路、具有该电路的液晶显示装置及驱动方法_2

文档序号:9327325阅读:来源:国知局
信号。驱动补偿电路23与扫描驱动器22连接,用于接收扫描信号、第一及第二时钟信号及补偿信号,并根据所述第一及第二时钟信号将扫描信号与补偿信号合并后输出补偿扫描信号。扫描线A连接驱动补偿电路23,用于将补偿扫描信号传输至像素单元21。
[0026]像素单元21包括薄膜晶体管T和像素电极P,薄膜晶体管T包括栅极G0、源极SO和漏极D0。其中,像素电极P连接漏极D0,扫描线A连接栅极G0,以将补偿扫描信号传输至栅极G0,进而控制薄膜晶体管T导通,数据线C连接源极S0,以在薄膜晶体管T导通时经源极SO传输数据信号至像素电极P。
[0027]本实施例中,同一条扫描线A驱动多个像素单元21,并且该多个像素单元21分别显不如图5所不的颜色G、R以及B。在扫描线A传输补偿扫描信号时,同一条扫描线A驱动的多个像素单元21的薄膜晶体管T都打开,此时,多条数据线C同时传输数据信号到相应的像素单元21中的像素电极P,以向显示不同颜色的像素单元21进行充电。本实施例中,由于液晶显示装置20中的电阻和电容的影响,使得产生的扫描信号产生延迟现象,而造成液晶显示装置的前端像素单元的电压与后端像素单元的电压达到饱和状态不一致。因此本实施例采用驱动补偿电路23对扫描信号进行补偿,具体的驱动补偿电路23如图6所示。
[0028]请参阅图6,所述驱动补偿电路23包括一第一移位寄存器231、若干第二移位寄存器233、若干第三移位寄存器235、设置在所述第一移位寄存器231与一第二移位寄存器233之间的第一或门232及设置在一第二移位寄存器233与一第三移位寄存器235之间的第二或门234。所述第一移位寄存器231的驱动信号端STV连接所述扫描驱动器22的驱动信号端STV,所述第一移位寄存器231的第一时钟端CLK连接所述扫描驱动器22的第一时钟端CLK,所述第一移位寄存器231的第二时钟端CLKB连接所述扫描驱动器22的第二时钟端CLKB,所述第一移位寄存器231的重启端RESET连接一第二移位寄存器233的输出端0UT,所述第一移位寄存器231的输出端OUT连接一扫描线A及所述第一或门232的第一输入端,所述第一或门232的第二输入端连接所述扫描驱动器22的补偿信号端C0MP,所述第一或门232的输出端连接所述第二移位寄存器233的驱动信号端STV,所述第二移位寄存器233的第一时钟端CLK连接所述扫描驱动器22的第二时钟端CLKB,所述第二移位寄存器233的第二时钟端CLKB连接所述扫描驱动器22的第一时钟端CLK,所述第二移位寄存器233的重启端RESET连接一第三移位寄存器235的输出端0UT,所述第二移位寄存器233的输出端OUT连接一扫描线A及所述第二或门234的第一输入端,所述第二或门234的第二输入端连接所述扫描驱动器22的补偿信号端C0MP,所述第二或门234的输出端连接所述第三移位寄存器235的驱动信号端STV,所述第三移位寄存器235的第一时钟端CLK连接所述扫描驱动器22的第一时钟端CLK,所述第三移位寄存器235的第二时钟端CLKB连接所述扫描驱动器22的第二时钟端CLKB,所述第三移位寄存器235的重启端RESET连接另一第二移位寄存器233的输出端0UT,所述第三移位寄存器235的输出端OUT连接一扫描线A及另一第二或门234的第一输入端,所述另一第二或门234的第二输入端连接所述扫描驱动器22的补偿信号端C0MP,所述另一第二或门234的输出端连接所述另一第二移位寄存器233的驱动信号端STV。在本实施例中,所述驱动补偿电路23输出若干补偿扫描信号,如0UT0-0UT4。
[0029]以下对图5及6所示的驱动补偿电路23的工作原理进行详细说明:
[0030]在本实施例中,所述扫描驱动器22输出的第一及第二时钟信号用于控制所述扫描线A的奇数行或偶数行开启。当所述扫描驱动器22输出的第一时钟信号CLK为高电平且输出的第二时钟信号CLKB为低电平信号时,所述扫描线A的奇数行开启,即第一移位寄存器231及所有的第三移位寄存器235开启。当所述扫描驱动器22输出的第一时钟信号CLK为低电平信号且输出的第二时钟信号CLKB为高电平信号时,所述扫描线A的偶数行开启,即所有的第二移位寄存器233开启。
[0031]其中,当所述第一行扫描线A的开启时间小于所述液晶显示装置的扫描线的平均开启时间时,则所述补偿驱动电路23从第二行扫描线A开始进行扫描信号补偿,即所述扫描驱动器22的补偿信号端COMP输出高电平补偿信号。具体地,当所述扫描驱动器22输出的第一时钟信号为高电平且输出的第二时钟信号为低电平时,所述第一移位寄存器231开启,所述扫描驱动器22的扫描信号端STV输出扫描信号(高电平)至所述第一移位寄存器231的扫描信号端STV,所述第一移位寄存器231通过其输出端OUT输出该扫描信号至第一行扫描线A,以控制该行薄膜晶体管T导通,进而通过数据线C对像素单元21进行充电。同时所述第一移位寄存器231通过其输出端OUT将输出的扫描信号提供给所述第一或门232的第一输入端,所述第一或门232的第二输入端还从所述扫描驱动器22的补偿信号端COMP接收到高电平的补偿信号,所述第一或门232将第一输入端接收到的扫描信号(高电平)与第二输入端接收到的高电平补偿信号进行或运算(即合并)后输出给与其连接的所述第二移位寄存器233的扫描信号端STV,即补偿扫描信号的开启时间大于扫描信号的开启时间。当所述扫描驱动器22输出的第一时钟信号为低电平信号且输出的第二时钟信号为高电平信号时,与第一移位寄存器231连接的所述第二移位寄存器233开启,并将接收到的补偿后的补偿扫描信号通过其输出端OUT输出给与其连接的第二行扫描线A,以控制该行薄膜晶体管T导通,进而通过数据线C对像素单元21进行充电,即所述第二移位寄存器233输出的补偿扫描信号的开启时间大于所述第一移位寄存器231输出的扫描信号的开启时间,从而保证后端像素单元的电压与前端像素单元的电压都能达到饱和状态。其余移位寄存器的工作原理与上述相同,在此不再赘述。
[0032]当所述第N行(N为大于I的整数,如第二行扫描线)A的开启时间小于所述液晶显示装置的扫描线的平均开启时间时,则所述补偿驱动电路23从第三行扫描线A开始进行扫描信号补偿,即所述扫描驱动器22的补偿信号端COMP输出高电平补偿信号。具体地,当所述扫描驱动器22输出的第一时钟信号为高电平且第二时钟信号为低电平时,所述第一移位寄存器231开启,所述扫描驱动器22的扫描信号端STV输出扫描信号(高电平)至所述第一移位寄存器231的扫描信号端STV,第一移位寄存器231通过其输出端OUT输出该扫描信号给与其连接的第一行扫描线A,以控制该行薄膜晶体管T导通,进而通过数据线C对像素单元21进行充电。同时所述第一移位寄存器231通过其输出端OUT将输出的扫描信号提供给所述第一或门232的第一输入端,所述第一或门232的第二输入端还从所述扫描驱动器22的补偿信号端COMP接收低电平补偿信号,所述第一或门232将第一输入端接收到的扫描信号(高电平)与第二输入端接收到的低电平补偿信号进行或运算(即合并)后输出给与其连接的所述第二移位寄存器233的扫描信号端STV,即补偿扫描信号的开启时间等于扫描信号的开启时间。当所述扫描驱动器22输出的第一时钟信号为低电平信号且输出的第二时钟信号为高电平信号时,与第一移位寄存器231连接的所述第二移位寄存器233开启,所述第一移位寄存器233将接收到的扫描信号通过其输出端OUT输出给与其连接的第二行扫描线A,以控制该行薄膜晶体管T导通,进而通过数据线C对像素单元21进行充电。同时所述第二移位寄存器233通过其输出端OUT将扫描信号输出至所述第二或门234的第一输入端,所述第二或门234的第二输入端还从所述扫描驱动器22的补偿信号端COMP接收到高电平补偿信号,所述第二或门234将第一输入端接收到的扫描信号(高电平)与第二输入端接收到的高电平补偿信号进行或运算(即合并)后输出给与所述第一移位寄存器233连接的第三移位寄存器235的驱动信号端STV,即补偿扫描信号的开启时间大于扫描信号的开启时间。当所述扫描驱动器22输出的第一时钟信号为高电平且第二时钟信号为低电平时,所述第三移位寄存器235开启,所述第三移位寄存器235通过其输出端OUT将补偿扫描信号输出给第三扫描线A,以控制该行薄膜晶体管T导通,进而通过数据线C对像素单元21进行充电。即所述第三移位寄存器235输出的补偿扫描信号的开启时间大于所述第一及第二移位寄存器231及233输出的扫描信号的开启时间,从而保证后端像素单元的电压与前端像素单元的电压都能达到饱和状态。其余移位寄存器的工作原理与上述相同,在此不再赘述。
[0033]请一并参阅图7及图8,是所述驱动补偿电路23输出的各补偿扫描信号及电压的波形图。其中,扫描驱动器22输出的扫描信号及补偿信号给驱动补偿电路23并经驱动补偿电路23后得到补偿后的补偿扫描信号0UT1-0UT(N+1)。本实施例中,补偿扫描信号0UT1-0UT(N+1)的脉冲宽度(即开启时
当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1