发射驱动器和包括该发射驱动器的显示装置的制造方法_6

文档序号:9565522阅读:来源:国知局
等同物来限定。
【主权项】
1.一种用于显示装置的发射驱动器,其特征在于,所述发射驱动器包括多个级,每个级被配置为输出发射控制信号, 其中,每个级包括: 第一驱动块,被配置为i)接收第一输入信号、第一时钟信号和第二时钟信号以及第一驱动信号,并且ii)至少部分地基于所述第一输入信号和所述第一驱动信号而输出第一中间信号; 第二驱动块,被配置为i)接收第二输入信号、所述第一时钟信号和所述第二时钟信号以及第二驱动信号,并且ii)至少部分地基于所述第二输入信号和所述第二驱动信号而输出第二中间信号;以及 缓冲块,被配置为i)接收所述第一中间信号和所述第二中间信号,并且ii)至少部分地基于所述第一中间信号和所述第二中间信号而输出发射控制信号, 其中,所述缓冲块还被配置为选择性地输出发射控制信号,从而在顺序发射模式下或在同时发射模式下操作,其中,所述多个级被配置为i)在所述顺序发射模式下顺序地输出多个发射控制信号,并且ii)在所述同时发射模式下基本同时地输出发射控制信号,以及其中,所述缓冲块还被配置为至少部分地基于当所述第一中间信号具有低电压电平时的时间点和当所述第二中间信号具有低电压电平时的时间点之间的间隔来确定发射控制信号具有第一电压电平的持续时间。2.根据权利要求1所述的发射驱动器,其特征在于,所述缓冲块还被配置为i)当所述第一中间信号具有低电压电平时,输出具有所述第一电压电平的发射控制信号,并且ii)当所述第二中间信号具有低电压电平时,输出具有比所述第一电压电平低的第二电压电平的发射控制信号。3.根据权利要求2所述的发射驱动器,其特征在于,发射控制信号的上升沿与所述第一中间信号的下降沿基本同步,发射控制信号的下降沿与所述第二中间信号的下降沿基本同步。4.根据权利要求2所述的发射驱动器,其特征在于,当所述发射驱动器在所述顺序发射模式下操作时,所述第一驱动信号和所述第二驱动信号被配置为保持具有高电压电平,当所述发射驱动器在所述同时发射模式下操作时,所述第一输入信号和所述第二输入信号以及所述第一时钟信号和所述第二时钟信号被配置为保持具有高电压电平。5.根据权利要求1所述的发射驱动器,其特征在于,所述第一驱动块包括: 第一输入单元,被配置为至少部分地基于被配置为施加到第一节点的第一节点信号而向第二节点发送所述第一时钟信号; 第二输入单元,被配置为至少部分地基于所述第一时钟信号而向所述第一节点发送所述第一输入信号; 上拉单元,被配置为至少部分地基于被配置为施加到所述第二节点的第二节点信号而上拉所述第一中间信号; 下拉单元,被配置为至少部分地基于所述第一节点信号而下拉所述第一中间信号; 驱动控制器,被配置为至少部分地基于所述第一驱动信号而使所述下拉单元失活; 保持单元,被配置为至少部分地基于所述第一时钟信号而保持所述第二节点信号;以及 稳定化单元,被配置为至少部分地基于所述第二节点信号和所述第二时钟信号而使所述第一中间信号稳定。6.根据权利要求5所述的发射驱动器,其特征在于,所述第一输入单元包括第一晶体管,所述第一晶体管具有电连接到所述第一节点的栅电极、所述第一时钟信号被配置为向其施加的源电极以及电连接到所述第二节点的漏电极, 其中,所述第二输入单元包括第二晶体管,所述第二晶体管具有所述第一时钟信号被配置为向其施加的栅电极、所述第一输入信号被配置为向其施加的源电极以及电连接到所述第一节点的漏电极, 其中,所述上拉单元包括第三晶体管,所述第三晶体管具有电连接到所述第二节点的栅电极、所述第一驱动信号被配置为向其施加的源电极以及电连接到被配置为输出所述第一中间信号的输出端的漏电极, 其中,所述下拉单元包括第四晶体管,所述第四晶体管具有电连接到所述第一节点的栅电极、所述第二时钟信号被配置为向其施加的源电极以及电连接到所述输出端的漏电极, 其中,所述驱动控制器包括第五晶体管,所述第五晶体管具有所述第一驱动信号被配置为向其施加的栅电极、高DC电压被配置为向其施加的源电极以及电连接到所述第一节点的漏电极,并且 其中,所述保持单元包括第六晶体管,所述第六晶体管具有第一时钟信号被配置为向其施加的栅电极和源电极以及电连接到所述第二节点的漏电极。7.根据权利要求5所述的发射驱动器,其特征在于,所述稳定化单元包括串联电连接的第七晶体管和第八晶体管, 其中,所述第七晶体管包括:电连接到所述第二节点的栅电极、所述第一中间信号的上拉电压被配置为向其施加的源电极以及电连接到所述第八晶体管的源电极的漏电极,并且其中,所述第八晶体管包括:所述第二时钟信号被配置为向其施加的栅电极、电连接到所述第七晶体管的漏电极的源电极以及电连接到所述第一节点的漏电极。8.根据权利要求1所述的发射驱动器,其特征在于,所述第二驱动块包括: 第一输入单元,被配置为至少部分地基于被配置为施加到第一节点的第一节点信号而向第二节点发送所述第二时钟信号; 第二输入单元,被配置为至少部分地基于所述第二时钟信号而向所述第一节点发送所述第二输入信号; 上拉单元,被配置为至少部分地基于被配置为施加到所述第二节点的第二节点信号而上拉所述第二中间信号; 下拉单元,被配置为至少部分地基于所述第一节点信号而下拉所述第二中间信号; 驱动控制器,被配置为至少部分地基于所述第二驱动信号而使所述下拉单元失活; 保持单元,被配置为至少部分地基于所述第二时钟信号而保持所述第二节点信号;以及 稳定化单元,被配置为至少部分地基于所述第二节点信号和所述第一时钟信号而使所述第二中间信号稳定。9.根据权利要求8所述的发射驱动器,其特征在于,所述第一输入单元包括第一晶体管,所述第一晶体管具有电连接到所述第一节点的栅电极、所述第二时钟信号被配置为向其施加的源电极以及电连接到所述第二节点的漏电极, 其中,所述第二输入单元包括第二晶体管,所述第二晶体管具有所述第二时钟信号被配置为向其施加的栅电极、所述第二输入信号被配置为向其施加的源电极以及电连接到所述第一节点的漏电极, 其中,所述上拉单元包括第三晶体管,所述第三晶体管具有电连接到所述第二节点的栅电极、所述第二驱动信号被配置为向其施加的源电极以及电连接到被配置为输出所述第二中间信号的输出端的漏电极, 其中,所述下拉单元包括第四晶体管,所述第四晶体管具有电连接到所述第一节点的栅电极、所述第一时钟信号被配置为向其施加的源电极以及电连接到所述输出端的漏电极, 其中,所述驱动控制器包括第五晶体管,所述第五晶体管具有所述第二驱动信号被配置为向其施加的栅电极、高DC电压被配置为向其施加的源电极以及电连接到所述第一节点的漏电极,并且 其中,所述保持单元包括第六晶体管,所述第六晶体管具有所述第二时钟信号被配置为向其施加的栅电极和源电极以及电连接到所述第二节点的漏电极。10.根据权利要求1所述的发射驱动器,其特征在于,所述缓冲块包括: 第一输入单元,被配置为i)至少部分地基于所述第一中间信号而向第一节点发送高DC电压,并且ii)至少部分地基于所述第一中间信号而向第二节点发送低DC电压; 第二输入单元,被配置为至少部分地基于所述第二中间信号而向所述第一节点发送所述低DC电压; 第一保持单元,被配置为至少部分地基于被配置为施加到所述第一节点的第一节点信号而保持被配置为施加到所述第二节点的第二节点信号; 上拉单元,被配置为至少部分地基于所述第二节点信号而上拉发射控制信号;以及 下拉单元,被配置为至少部分地基于所述第一节点信号而下拉发射控制信号。11.根据权利要求10所述的发射驱动器,其特征在于,所述第一输入单元包括: 第一晶体管,具有所述第一中间信号被配置为向其施加的栅电极、所述高DC电压被配置为向其施加的源电极以及电连接到所述第一节点的漏电极;以及 第二晶体管,具有所述第一中间信号被配置为向其施加的栅电极、所述低DC电压被配置为向其施加的源电极以及电连接到所述第二节点的漏电极。12.根据权利要求11所述的发射驱动器,其特征在于,所述第二输入单元包括第三晶体管,所述第三晶体管具有所述第二中间信号被配置为向其施加的栅电极、所述低DC电压被配置为向其施加的源电极以及电连接到所述第一节点的漏电极, 其中,所述第一保持单元包括第四晶体管,所述第四晶体管具有电连接到所述第一节点的栅电极、所述高DC电压被配置为向其施加的源电极以及电连接到所述第二节点的漏电极, 其中,所述上拉单元包括第五晶体管,所述第五晶体管具有电连接到所述第二节点的栅电极、所述高DC电压被配置为向其施加的源电极以及电连接到被配置为输出发射控制信号的发射控制信号输出端的漏电极,并且 其中,所述下拉单元包括第六晶体管,所述第六晶体管具有电连接到所述第一节点的栅电极、所述低DC电压被配置为向其施加的源电极以及电连接到所述发射控制信号输出端的漏电极。13.根据权利要求11所述的发射驱动器,其特征在于,所述下拉单元包括串联电连接的第一下拉晶体管和第二下拉晶体管, 其中,所述第一下拉晶体管包括:电连接到所述第一节点的栅电极、电连接到所述第二下拉晶体管的漏电极的源电极以及电连接到发射控制信号输出端的漏电极,并且 其中,所述第二下拉晶体管包括:第三时钟信号被配置为向其施加的栅电极、电连接到所述栅电极的源电极以及电连接到所述第一下拉晶体管的源电极的漏电极。14.根据权利要求13所述的发射驱动器,其特征在于,所述第二输入单元包括第三晶体管,所述第三晶体管具有所述第二中间信号被配置为向其施加的栅电极、所述低DC电压被配置为向其施加的源电极以及电连接到所述第一节点的漏电极, 其中,所述第一保持单元包括第四晶体管,所述第四晶体管具有连接到所述第一节点的栅电极、向其施加所述高DC电压的源电极以及连接到所述第二节点的漏电极,并且其中,所述上拉单元包括第五晶体管,所述第五晶体管具有电连接到所述第二节点的栅电极、所述高DC电压被配置为向其施加的源电极以及电连接到所述发射控制信号输出端的漏电极。15.根据权利要求13所述的发射驱动器,其特征在于,所述缓冲块还包括第二保持单元,所述第二保持单元被配置为至少部分地基于所述第二节点信号而保持所述第一节点信号,其中,所述第二保持单元包括保持晶体管,所述保持晶体管具有电连接到所述第二节点的栅电极、所述高DC电压被配置为向其施加的源电极以及电连接到所述第一节点的漏电极。16.一种显示装置,其特征在于,所述显示装置包括: 显示面板,包括多个像素; 数据驱动器,被配置为向所述显示面板输出多个数据信号; 扫描驱动器,包括多个扫描级,每个扫描级被配置为向所述显示面板输出扫描信号;以及 发射驱动器,包括多个级,每个级被配置为向所述显示面板输出发射控制信号, 其中,所述发射驱动器的所述多个级中的每个级包括: 第一驱动块,被配置为i)接收第一输入信号、第一时钟信号和第二时钟信号以及第一驱动信号,并且ii)至少部分地基于所述第一输入信号和所述第一驱动信号而输出第一中间信号; 第二驱动块,被配置为i)接收第二输入信号、所述第一时钟信号和所述第二时钟信号以及第二驱动信号,并且ii)至少部分地基于所述第二输入信号和所述第二驱动信号而输出第二中间信号;以及 缓冲块,被配置为i)接收所述第一中间信号和所述第二中间信号,并且ii)至少部分地基于所述第一中间信号和所述第二中间信号而输出发射控制信号, 其中,所述缓冲块还被配置为选择性地输出发射控制信号,从而在顺序发射模式下或在同时发射模式下操作,其中,所述发射驱动器的所述多个级被配置为i)在所述顺序发射模式下顺序地输出多个发射控制信号,并且ii)在所述同时发射模式下基本同时地输出发射控制信号,并且 其中,所述缓冲块还被配置为至少部分地基于当所述第一中间信号具有低电压电平时的时间点和当所述第二中间信号具有低电压电平时的时间点之间的间隔来确定发射控制信号具有第一电压电平的持续时间。17.根据权利要求16所述的显示装置,其特征在于,所述缓冲块还被配置为i)当所述第一中间信号具有低电压电平时,输出具有所述第一电压电平的发射控制信号,并且ii)当所述第二中间信号具有低电压电平时,输出具有比所述第一电压电平低的第二电压电平的发射控制信号。18.根据权利要求17所述的显示装置,其特征在于,当所述发射驱动器在所述顺序发射模式下操作时,所述第一驱动信号和所述第二驱动信号被配置为保持具有高电压电平,当所述发射驱动器在所述同时发射模式下操作时,所述第一输入信号和所述第二输入信号以及所述第一时钟信号和所述第二时钟信号被配置为保持具有高电压电平。19.根据权利要求16所述的显示装置,其特征在于,所述第一驱动块包括: 第一输入单元,被配置为至少部分地基于被配置为施加到第一节点的第一节点信号而向第二节点发送所述第一时钟信号; 第二输入单元,被配置为至少部分地基于所述第一时钟信号而向所述第一节点发送所述第一输入信号; 上拉单元,被配置为至少部分地基于被配置为施加到所述第二节点的第二节点信号而上拉所述第一中间信号; 下拉单元,被配置为至少部分地基于所述第一节点信号而下拉所述第一中间信号; 驱动控制器,被配置为至少部分地基于所述第一驱动信号而使所述下拉单元失活; 保持单元,被配置为至少部分地基于所述第一时钟信号而保持所述第二节点信号;以及 稳定化单元,被配置为至少部分地基于所述第二节点信号和所述第二时钟信号而使所述第一中间信号稳定。20.根据权利要求16所述的显示装置,其特征在于,所述缓冲块包括: 第一输入单元,被配置为i)至少部分地基于所述第一中间信号而向第一节点发送高DC电压,并且ii)至少部分地基于所述第一中间信号而向第二节点发送低DC电压; 第二输入单元,被配置为至少部分地基于所述第二中间信号而向所述第一节点发送所述低DC电压; 保持单元,被配置为至少部分地基于被配置为施加到所述第一节点的第一节点信号而保持被配置为施加到所述第二节点的第二节点信号; 上拉单元,被配置为至少部分地基于所述第二节点信号而上拉发射控制信号;以及 下拉单元,被配置为至少部分地基于所述第一节点信号而下拉发射控制信号。
【专利摘要】公开了发射驱动器和具有该发射驱动器的显示装置。在一个方面,发射驱动器包括多个级,每个级被配置为输出发射控制信号,其中,所述多个级中的每个级包括第一驱动块、第二驱动块和缓冲块。缓冲块被配置为选择性地输出发射控制信号,从而在顺序发射模式下或在同时发射模式下操作,所述多个级被配置为在顺序发射模式下顺序地输出多个发射控制信号并且在同时发射模式下基本同时地输出发射控制信号。缓冲块还被配置为基于第一中间信号和第二中间信号具有低电压电平时的时间点之间的间隔来确定发射控制信号具有第一电压电平的持续时间。
【IPC分类】G09G3/20
【公开号】CN105321447
【申请号】CN201510271661
【发明人】李海衍, 郑宝容, 金那英
【申请人】三星显示有限公司
【公开日】2016年2月10日
【申请日】2015年5月25日
【公告号】EP2983163A1, US20160035262
当前第6页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1