源极驱动器、显示驱动电路及显示装置的制造方法_2

文档序号:9565554阅读:来源:国知局
说明:
[0038]10:显示装置;
[0039]20:定时控制器;
[0040]60:栅极驱动器;
[0041]100、200、800:源极驱动器;
[0042]110、210、310、410、610、810、910:感测单元;
[0043]120、220、320、420、620、820:功率模式选择单元;
[0044]130_1 ?130_n、230_l ?230_n、830_l ?830_n、830_y、830_z:驱动通道;
[0045]312、412:电压取样电路;
[0046]314、414、614、814、914:信号产生电路;
[0047]322、422、622:可调整电源产生电路;
[0048]324、424、624:电源控制电路;
[0049]612:充放电期间取样电路;
[0050]812,912:电流取样电路;
[0051]C:电容;
[0052]COMP、C0MP1 ?COMPa、CUy ?CUz、CDy ?CDz:比较器;
[0053]CT:计数器;
[0054]DAC1?DACn:数字类比转换器;
[0055]DCC1 ?DCCn、DCCy、DCCz:数据转换电路;
[0056]DDC:显示驱动电路;
[0057]DP:显示面板;
[0058]DS、DS’、DS1 ?DSn、DSy、DSz:像素驱动信号;
[0059]DST:驱动状态;
[0060]FSM:状态机;
[0061 ]GND:接地立而;
[0062]GS1?GSm:扫描信号;
[0063]1p_REF:参考电源;
[0064]IREF:参考电流;
[0065]LA1?LAn:数据锁存器;
[0066]LGD、LGU:逻辑门;
[0067]LV1 ?LVa、VC、Vy_source ?Vz_source、Vy_sink ?Vz_sink:电压信号;
[0068]Mp 1 ?Mpb、Μη 1、Mn2:晶体管;
[0069]MUX:多路复用器;
[0070]0P1 ?OPn、OPy、ΟΡζ:运算放大器;
[0071]R、R1、R2:电阻;
[0072]REG1 ?REGa:寄存器;
[0073]SR1?SRn:移位寄存器;
[0074]slewl、slew2、slew3、slew4:电压转换速率;
[0075]S_slew:模式选择信号;
[0076]SW1、SW2;开关;
[0077]SWM:开关模块;
[0078]VCC:偏压电压;
[0079]VDATA:画面数据;
[0080]VDD、VDD1、VDD2:系统电压;
[0081]VREF、VREF1 ?VREFa、VREF_source、VREF_sink:参考电压;
[0082]T、T1、T2:充放电期间;
[0083]TSg、TSs:定时控制信号。
【具体实施方式】
[0084]为了使本揭露的内容可以被更容易明了,以下特举实施例做为本揭露确实能够据以实施的范例。另外,凡可能之处,在附图及实施方式中使用相同标号的元件/构件/步骤,是代表相同或类似部件。
[0085]图1为本发明一实施例的显示装置的架构示意图。请参照图1,显示装置10包括显示面板DP以及用以驱动显示面板DP的显示驱动电路DDC。于此,显示面板DP例如包括以mXn阵列排列的像素(故以“mXn显示面板”表示),其中所述m、n为正整数,且可由显示面板DP的尺寸及显示解析度所决定。此外,显示面板DP中还配置有多条扫描线(未示出)与多条数据线(未示出),其中每一列(row)像素分别耦接一条对应的扫描线,藉以经由扫描线从显示驱动电路DDC接收对应的扫描信号GS1?GSm。另外,每一行(column)像素分别耦接一条对应的数据线,藉以经由数据线从显示驱动电路DDC接收对应的像素驱动信号DS1?DSn。
[0086]显示驱动电路DDC耦接显示面板DP,并且用以根据从前端的图像处理电路(未示出)所接收的图像信号来驱动显示面板DP,以使得显示面板DP显示相应的画面。在本实施例中,显示驱动电路DDC包括定时控制器(timing controller, T_con) 20、栅极驱动器(gate driver) 60、源极驱动器(source driver) 100、感测单元110及功率模式选择单元120。
[0087]定时控制器20可用以提供多个预设的定时控制信号TSg、TSs(例如起始信号(STVsignal)、水平同步信号(HSYNC signal)及垂直同步信号(VSYNC signal)、多个操作所需的时脉信号(clock signals),但并不限制于此)以控制栅极驱动器60以及源极驱动器100的运作定时。此外,定时控制器20还可依据所接收到的图像信号产生画面数据VDATA,并且将画面数据VDATA提供给源极驱动器100。
[0088]栅极驱动器60会受控于定时控制器20所提供的定时控制信号而提供扫描信号GS1?GSm来依序开启/扫描显示面板DP上的每一列像素。
[0089]源极驱动器100具有多个驱动通道130_1?130_n,其中驱动通道130_1?130_η会接收定时控制器20所提供的画面数据VDATA以及定时控制信号TSs,藉以协同于每一列像素的开启定时而将画面数据VDATA转换为像素驱动信号DS1?DSn以提供给显示面板DP。
[0090]感测单元110用以感测显示面板DP的驱动状态DST(例如显示面板DP的系统电压、显示面板DP的充放电期间长度以及显示面板DP所接收的电流大小(即,各驱动通道所输出的电流),后续实施例会进一步说明),并且依据所感测到的驱动状态DP而产生对应的模式选择信号S_slew。
[0091]功率模式选择单元120耦接感测单元110以及驱动通道130_1?130_n。其中,功率模式选择单元120会依据关联于显示面板的驱动状态DST的模式选择信号S_slew来设定各驱动通道130_1?130_n的功率模式,从而令各驱动通道130_1?130_n基于被设定的功率模式以对应的电压转换速率(slew rate)来产生像素驱动信号DS1?DSn。
[0092]于此值得一提的是,本实施例的感测单元110与功率模式选择单元120虽是设置于源极驱动器100中为例,但本发明不仅限于此。所述感测单元110与功率模式选择单元120也可独立地设置于源极驱动器100之外,并且通过特定的接口与源极驱动器相互连接,藉以调控源极驱动器100的运作。
[0093]底下搭配图2来说明本案的源极驱动器的架构。其中,图2为本发明一实施例的源极驱动器的架构示意图。请参照图2,在本实施例中,源极驱动器200包括感测单元210、功率模式选择单元220以及驱动通道230_1?230_n。
[0094]驱动通道230_1?230_n分别包括数据转换电路DCC1?DCCn以及运算放大器0P1?OPn。数据转换电路DCC1用以接收定时控制信号TSs与画面数据VDATA,用以依据定时控制信号TSs锁存画面数据VDATA,并且将被锁存的画面数据VDATA转换为输出电压。运算放大器0P1?OPn耦接对应的数据转换电路DCC1?DCCn。运算放大器0P1?OPn会基于功率模式选择单元220所提供的参考电源1p_REF将输出电压转换为对应的像素驱动信号DS1?DSn。其中,本实施例的数据转换电路DCC1?DCCn可分别利用由移位寄存器(shift register) SR1?SRn、数据锁存器(data latch) LA1?LAn以及数字类比转换器DAC1?DACn所组成的电路架构来实现,但本发明不仅限于此。另外,所述的定时控制信号TSs可例如为水平同步信号,但本发明同样不仅限于此。
[0095]更具体地说,在本实施例中,感测单元210会根据所感测到的显示面板的驱动状态DST产生对应的模式选择信号S_slew。而功率模式选择单元220则会反应于所接收到的模式选择信号S_slew而调整所产生的参考电源1p_REF的大小。其中,由于参考电源1p_REF的大小会关联于各运算放大器0P1?OPn的输出能力,因此通过调控参考电源1p_REF的方式即可实现调整像素驱动信号DS1?DSn的电压转换速率的功能。
[0096]举例来说,当功率模式选择单元220反应于模式选择信号S_slew所提供的参考电源1p_REF越大时,运算放大器0P1?OPn会因较大的参考电源1p_REF而具有较强的输出能力。反之,当功率模式选择单元220所提供的参考电源1p_REF越小时,各运算放大器0P1?OPn的输出能力则相对较低,但却较为省电。
[0097]源极驱动器200的各驱动通道230_1?230_n的输出能力基本上须符合ISIC>CPanelXVDD/T的关系,才能够满足显示面板所需的驱动需求,从而令显示面板正常地显示画面。其中,ISIC为像素驱动信号的电流大小,CPanel为显示面板的等效电容,VDD为显示面板的系统电压,并且T为显示面板的充放电期间。
[0098]由上述公式可知,不同规格的显示面板会有不一样的输出能力需求。举例来说,若系统电压越大或显示面板的等效电容CPanel越高(S卩,显示面板尺寸越大),则运算放大器会需要较高的输出能力才能使得对应的像素能够在预定的充放电期间内充至目标的电压值,也即,必须有较高的电压转换速
当前第2页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1