一种用于薄膜晶体管液晶显示器的goa电路的制作方法

文档序号:9580313阅读:421来源:国知局
一种用于薄膜晶体管液晶显示器的goa电路的制作方法
【技术领域】
[0001]本发明涉及一种液晶显示装置的信号驱动技术,尤其涉及一种用于薄膜晶体管液晶显不器的GOA电路。
【背景技术】
[0002]液晶显示器具有机身薄、省电、无辐射等诸多优点,因而得到了广泛的应用。现有市场上的液晶显示器大部分为背光型液晶显示器,其包括液晶面板(liquid crystalpanel)及背光模组(backlight module)。液晶面板的工作原理是在两片平行的玻璃基板中放置液晶分子,并在两片玻璃基板上施加驱动电压来控制液晶分子的旋转方向,以将背光模组的光线折射出来产生画面。
[0003]另一方面,在目前的液晶面板设计中,将栅极驱动器(gate driver)整合于玻璃基板是未来研发的主流趋势,即,阵列基板行驱动(Gate Driver on Array,GOA)技术。GOA技术可以运用面板原有的制程工艺将扫描线(scan line)的驱动电路制作在显示区周围的基板上,使之能替代外接IC完成扫描线的驱动。该设计可减少外接IC的绑定(bonding)工序,降低产品成本,而且可以使面板更适合制作窄边框或无边框的显示产品。与此同时,GOA技术需要有高压差的频率讯号输入至玻璃基板内,加上寄生电容(parasitic capacitor)比传统的栅极驱动器要大许多,因此将栅极驱动器整合在玻璃基板上的技术也会使得整体功耗上升。例如,在大尺寸的液晶显示产品应用时,若功耗过高,将造成控制电路板上的组件烧毁;在笔记本电脑应用时,功耗过高将明显缩短续航时间。
[0004]在现有技术中,GOA电路通常包括级联的多个GOA单元,每级GOA单元对应地驱动一级水平扫描线。然而,当前的GOA单元往往采用数量较多的薄膜晶体管进行电路架构,以产生所需的栅极控制信号,而这将严重影响显示装置的窄边框(slim border)设计趋势。例如,在面板厂商的某一机种中,边框的宽度到达2500微米之后便无法继续往下降,因其GOA电路在边框宽度方向上已占据了 1200微米,对应的占比高达48%。
[0005]有鉴于此,如何设计一种新的GOA电路或对现有的GOA电路予以改进,尽可能地减少GOA电路在边框宽度方向上的所占比重,进而减小边框的宽度,以克服现有技术中的上述缺陷或不足,是业内相关技术人员亟待解决的一项课题。

【发明内容】

[0006]针对现有技术中的GOA电路在面板窄边框化时所存在的上述缺陷,本发明提供了一种用于薄膜晶体管液晶显示器的GOA电路,透过减少薄膜晶体管的使用数量来减小GOA电路的宽度,进而达到窄边框化的目的。
[0007]依据本发明的一个方面,提供了一种用于薄膜晶体管液晶显示器的GOA电路,包括:
[0008]—第一开关,具有一第一端、一第二端以及一控制端,所述第一开关的控制端与第一端电性耦接且用于接收第(N-2)级高频时钟信号HC(n-2);
[0009]—第二开关,具有一第一端、一第二端以及一控制端,所述第二开关的控制端电性耦接至所述第一开关的第二端,所述第二开关的第一端电性耦接至第(N-1)级栅极控制信号 G(n-l);
[0010]—第三开关,具有一第一端、一第二端以及一控制端,所述第三开关的控制端电性耦接至所述第二开关的第二端,所述第三开关的第一端用以接收第N级高频时钟信号HC (η),所述第三开关的第二端用于输出第N级栅极控制信号G (η);以及
[0011]—第四开关,具有一第一端、一第二端以及一控制端,所述第四开关的控制端用于接收第N级栅极控制信号G (η),所述第四开关的第一端电性耦接至所述第一开关的第二端以及所述第二开关的控制端,所述第四开关的第二端电性耦接至一接地电压。
[0012]在其中的一实施例,所述GOA电路还包括一栅极下拉电路,所述栅极下拉电路具有:一第五开关,具有一第一端、一第二端以及一控制端,所述第五开关的控制端电性耦接至所述第一开关的第二端以及所述第二开关的控制端,所述第五开关的第一端电性耦接至第N级栅极控制信号G (η),所述第五开关的第二端电性耦接至所述接地电压;以及一第六开关,具有一第一端、一第二端以及一控制端,所述第六开关的控制端用于接收第(Ν+2)级高频时钟信号HC (η+2),第六开关的第一端电性耦接至第N级栅极控制信号G (η),第六开关的第二端电性耦接至所述接地电压。
[0013]在其中的一实施例,所述GOA电路还包括一栅极下拉电路,所述栅极下拉电路具有:一第五开关,具有一第一端、一第二端以及一控制端,所述第五开关的控制端电性耦接至所述第一开关的第二端以及所述第二开关的控制端,所述第五开关的第一端电性耦接至第N级栅极控制信号G (η),所述第五开关的第二端电性耦接至所述接地电压;以及一第六开关,具有一第一端、一第二端以及一控制端,所述第六开关的控制端用以接收第(Ν+2)级栅极控制信号G (η+2),第六开关的第一端电性耦接至第N级栅极控制信号G (η),第六开关的第二端电性耦接至所述接地电压。
[0014]在其中的一实施例,所述GOA电路还包括:一第七开关,具有一第一端、一第二端以及一控制端,所述第七开关的控制端电性耦接至所述第一开关的第二端以及所述第二开关的控制端,所述第七开关的第一端电性耦接至第(Ν+2)级高频时钟信号HC(η+2),所述第七开关的第二端电性耦接至所述接地电压。
[0015]在其中的一实施例,所述薄膜晶体管液晶显示器为一窄边框显示器。
[0016]依据本发明的另一个方面,提供了一种用于薄膜晶体管液晶显示器的GOA电路,包括:
[0017]—第一开关,具有一第一端、一第二端以及一控制端,所述第一开关的控制端与第一端电性耦接且用于接收第(Ν-3)级高频时钟信号HC(η-3);
[0018]—第二开关,具有一第一端、一第二端以及一控制端,所述第二开关的控制端电性耦接至所述第一开关的第二端,所述第二开关的第一端电性耦接至第(Ν-2)级栅极控制信号 G (n-2);
[0019]—第三开关,具有一第一端、一第二端以及一控制端,所述第三开关的控制端电性耦接至所述第二开关的第二端,所述第三开关的第一端用于接收第N级高频时钟信号HC (η),所述第三开关的第二端用于输出第N级栅极控制信号G (η);以及
[0020]—第四开关,具有一第一端、一第二端以及一控制端,所述第四开关的控制端用于接收第N级栅极控制信号G (η),所述第四开关的第一端电性耦接至所述第一开关的第二端以及所述第二开关的控制端,所述第四开关的第二端电性耦接至一接地电压。
[0021]在其中的一实施例,所述GOA电路还包括一栅极下拉电路,所述栅极下拉电路具有:一第五开关,具有一第一端、一第二端以及一控制端,所述第五开关的控制端电性耦接至所述第一开关的第二端以及所述第二开关的控制端,所述第五开关的第一端电性耦接至第N级栅极控制信号G (η),所述第五开关的第二端电性耦接至所述接地电压;以及一第六开关,具有一第一端、一第二端以及一控制端,所述第六开关的控制端用于接收第(Ν+3)级高频时钟信号HC (η+3),第六开关的第一端电性耦接至第N级栅极控制信号G (η),第六开关的第二端电性耦接至所述接地电压。
[0022]在其中的一实施例,所述GOA电路还包括一栅极下拉电路,所述栅极下拉电路具有:一第五开关,具有一第一端、一第二端以及一控制端,所述第五开关的控制端电性耦接至所述第一开关的第二端以及所述第二开关的控制端,所述第五开关的第一端电性耦接至第N级栅极控制信号G (η),所述第五开关的第二端电性耦接至所述接地电压;以及一第六开关,具有一第一端、一第二端以及一控制端,所述第六开关的控制端用于接收第(Ν+3)级栅极控制信号G (η+3),第六开关的第一端电性耦接至第N级栅极控制信号G (η),第六开关的第二端电性耦接至所述接地电压。
[0023]在其中的一实施例,所述第一开关、所述第二开关、所述第三开关以及所述第四开关均为N型薄膜晶体管。
[0024]在其中的一实施例,所述薄膜晶体管液晶显示器为一窄边框显示器。
[0025]采用本发明的用于薄膜晶体管液晶显示器的GOA电路,其第一开关的控制端与第一端电性耦接且用于接收第(Ν-2)级高频时钟信号HC(n-2),第二开关的控制端电性耦接至第一开关的第二端,第二开关的第一端电性耦接至第(N-1)级栅极控制信号G (n-1),第三开关的控制端电性耦接至第二开关的第二端,第三开关的第一端用以接收第N级高频时钟信号HC (η),第三开关的第二端用于输出第N级栅极控制信号G (η),第四开关的控制端用于接收第N级栅极控制信号G (η),第四开关的第一端电性耦接至第一开关的第二端以及第二开关的控制端,第四开关的第二端电性耦接至一接地电压。相比于现有技术,本发明提出了一种“4+2”薄膜晶体管构成的GOA电路,透过4个薄膜晶体管之间的电路连接来产生基本的栅极控制信号,并利用另外的2个薄膜晶体管形成栅极
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1