液晶显示设备及goa电路的制作方法

文档序号:9632259阅读:528来源:国知局
液晶显示设备及goa电路的制作方法
【专利说明】
【技术领域】
[0001]本发明涉及液晶显示技术领域,特别是涉及一种用于液晶显示设备的数组基板行驱动(Gate Driver On Array,GOA)电路。
【【背景技术】】
[0002]现代液晶面板生产中,降低成本,提高质量是提高液晶面板核心竞争力的重点。Tr1-gate是一种常用的降低成本的办法,其结构是把所有的像素旋转90度,扫描线(gateline)数目增加为三倍,数据线(data line)数目减少为原本的1/3,因数据芯片的成本较高,通过上述方法减少数据芯片的使用量,从而达到降低成本的目的。
[0003]数据芯片所在侧的覆晶薄膜(COF,chip on film)数量减少,对应的数据芯片所在侧扇出(fanout)区域走线变长,扇出区域的RC delay变严重,面板两侧数据信号因RCdelay最大而波形失真最严重,两侧充电不足,使得面板两侧出现色偏问题。
[0004]参考图1、图2a以及图2b。图1,绘示现有技术的液晶显示设备10的显示区域结构示意图。图2a,绘示根据图1的显示区域的实际显示的第一示意图。图2b,绘示根据图1的显示区域的实际显示的第二示意图。所述显示区域包括多行像素,按照红、绿以及蓝的顺序排列。举例而言,当显示纯色且灰阶为255 (后文用L255作为简称)的黄色画面,在图2a中,红色像素行与绿色像素行都需开启到L255的亮度,先打开红色像素,后打开绿色像素,驱动红色像素行(G(1)、G(4))的数据信号因波形失真,导致红色充电不足,无法达到L255要求的亮度,得到的黄色画面两侧会偏绿;在图2b中,如果先打开绿色像素,后打开红色像素,驱动绿色像素行(G(2)、G(5))的数据信号会波形失真而充电不足,从而导致显的黄色画面两侧偏红。
[0005]因此,需要提出一种液晶显示设备及G0A电路,以克服上述问题。

【发明内容】

[0006]本发明的目的在于提供一种用于液晶显示设备G0A电路。
[0007]为实现上述目的,本发明提供一种用于液晶显示设备的G0A电路,所述液晶显示设备包括多条扫描线,其特征在于,所述G0A电路包含多个G0A单元。所述多个G0A单元相互级联为多级G0A单元,所述第η级G0A单元包括时钟电路、下拉电路、自举电容电路、上拉电路及下拉维持电路。
[0008]所述时钟电路,用于接收多级时钟信号的第m级时钟信号、用于连接第η级启动信号线以及所述多条扫描线的第η级扫描线。所述下拉电路,用于连接栅级信号点、用于连接所述第η级扫描线、所述多条扫描线的第η+2级扫描线、第η+2级启动信号线以及固定电压源。所述自举电容电路,用于连接所述栅极信号点以及所述固定电压源。所述上拉电路,用于连接所述栅极信号点以及连接所述多条扫描线的第η-2级扫描线以及第η-2级启动信号线。所述下拉维持电路,用于连接所述栅级信号点、所述固定电压源以及所述第η级扫描线。所述m以及所述η为正整数。
[0009]在一优选实施例中,所述时钟电路包括第一晶体管以及第二晶体管。
[0010]所述第一晶体管的控制端连接所述栅极信号点,所述第一晶体管的输入端接收所述第m级时钟信号,所述第一晶体管的输出端连接所述第η级扫描线。
[0011]所述第二晶体管的控制端连接所述栅极信号点,所述第二晶体管的输入端连接所述第一晶体管的所述输入端,所述第二晶体管的输出端连接所述第η级启动信号线。
[0012]在一优选实施例中,每一所述m个时钟信号的占空比的大小相同。
[0013]在一优选实施例中,所述下拉电路包括第三晶体管以及第四晶体管。
[0014]所述第三晶体管的控制端连接所述第η+2级扫描线以及所述第η+2级启动信号线,所述第三晶体管的输入端连接所述固定电压源,所述第三晶体管的输出端连接所述第η级扫描线。
[0015]所述第四晶体管的控制端连接所述第η+2级扫描线以及所述第η+2级启动信号线,所述第四晶体管的输入端接收所述固定电压源,所述第四晶体管的输出端连接所述栅极信号点
[0016]在一优选实施例中,所述自举电容电路包括第一电容。所述第一电容的两端连接所述栅极信号点以及所述第η级数据线。
[0017]在一优选实施例中,所述上拉电路包括第五晶体管。所述第五晶体管的控制端连接所述第η-2级扫描线以及所述第η-2级启动信号线,所述第五晶体管的输入端连接所述第五晶体管的所述控制端,所述第五晶体管的输出端连接所述栅级信号点。
[0018]在一优选实施例中,所述下拉维持电路包括第一下拉维持电路以及第二下拉维持电路。
[0019]所述第一下拉维持电路包括第六晶体管、第七晶体管以及第八晶体管。
[0020]所述第六晶体管的输入端连接所述固定电压,所述第六晶体管的输出端连接所述栅级信号点。所述第七晶体管的控制端接收第一低频信号,所述第七晶体管的输出端连接所述第七晶体管的所述控制端。所述第八晶体管的控制端连接栅级信号点,所述第八晶体管的输入端连接所述固定电压源。
[0021]所述第二下拉维持电路包括第九晶体管、第十晶体管以及第十一晶体管。
[0022]所述第九晶体管的输入端连接所述固定电压,所述第九晶体管的输出端连接所述栅级信号点。所述第十晶体管的控制端接收第二低频信号,所述第十晶体管的输出端连接所述第十晶体管的所述控制端。所述第十一晶体管的控制端连接栅级信号点,所述第十一晶体管的输入端连接所述固定电压源。
[0023]在一优选实施例中,所述第一低频信号以及所述第二低频信号为反相的。
[0024]在一优选实施例中,所述第一低频信号和所述第二低频信号每100帧切换一次方向。
[0025]在一优选实施例中,包括如所述G0A电路的一种液晶显示设备。
[0026]本发明用G0A电路代替传统的栅极芯片,通过设计G0A电路的驱动方式,改善Tr1-gate色偏问题,同时使用G0A电路代替栅极芯片,可进一步降低生产成本。
【【附图说明】】
[0027]图1,绘示现有技术的液晶显示设备的显示区域结构示意图;
[0028]图2a,绘示根据图1的显示区域的实际显示的第一示意图;
[0029]图2b,绘示根据图1的显示区域的实际显示的第二示意图;
[0030]图3,绘示本发明的液晶显示设备的显示区域结构示意图;
[0031]图4,绘不本发明的液晶显不设备的G0A电路的不意图;
[0032]图5,绘示根据图4的G0A电路在图3的显示区域的实际显示的示意图。
【【具体实施方式】】
[0033]以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
[0034]图3,绘示本发明的液晶显示设备20的显示区域结构示意图。所述液晶显示设备20包括多条数据线(D1-D6)、多条扫描线(G1-G6)、G0A电路30。所述显示区域包括多行像素,按照红、绿以及蓝的顺序排列。所述液晶显示设备利用所述G0A电路30对所述多条扫描线(G1-G6)提供扫描信号。所述G0A电路30包括多个相互级联的G0A单元40。
[0035]图4,绘示本发明的G0A单元40的示意图。本图是以第η级G0A单元40为例。所述第η级G0A单元40包括时钟电路100、下拉电路200、自举电容电路300、上拉电路400及下拉维持电路500。
[0036]所述时钟电路100,用于接收多级时钟信号的第m级时钟信号CKm和用于连接第η级启动信号线ST(n)以及第η级扫描线G(n)。所述下拉电路200,用于连接栅级信号点Q(n)、所述第η级扫描线G (η)、第η+2级扫描线G (η+2)、第η+2级启动信号线ST(n+2)以及固定电压源Vss。所述自举电容电路300,用于连接所述栅极信号点Q(η)以及所述固定电压源Vss。所述上拉电路400,用于连接所述栅极信号点Q(η)以及连接所述多条扫描线的第η-2级扫描线G (η-2)以及第η_2级启动信号线ST (η_2)所述下拉维持电路500,用于连接所述栅级信号点Q(n)、所述固定电压源Vss以及所述第η级扫描线G (η)。所述m以及所述η为正整数。一般而言,m小于或等于η。
[0037]所述时钟电路100包括第一晶体管Τ1以及第二晶体管Τ2。所述第一晶体管Τ1的控制端连接所述栅极信号点Q(n),所述第一晶体管Τ1的输入端接收所述第m级时钟信号CKm,所述第一晶体管T1的输出端连接所述第η级扫描线G (η)。
[0038]所述第二晶体管Τ2的控制端连接所述栅极信号点Q(η),所述第二晶体管Τ2的输入端连接所述第一晶体管Τ1的所述输入端,所述第二晶体管Τ2的输出端连接所述第η级启动信号线ST (η)。
[0039]所述下拉电路200包括第三晶体管Τ3以及第四晶体管Τ4。
[0040]所述第三晶体管Τ3的控制端连接所述第η+2级扫描线G (η+2)以及所述第η+2级启动信号线ST (η+2),所述第三晶体管Τ3的输入端连接所述固定电压源Vss,所述第三晶体管T3的输出端连接所述第η级扫描线G (η)。
[0041]所述第四晶体管Τ4的控制端连接所述第η+2级扫描线G(n+2)以及所述第η+2级启动信号线ST(n+2),所述
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1