定时控制器的复位电路的制作方法

文档序号:7505875阅读:318来源:国知局
专利名称:定时控制器的复位电路的制作方法
技术领域
本发明涉及液晶显示装置,更确切地说,本发明涉及定时控制器的复位电路,所述定时控制器包括一个单元,该单元能防止因低压差分信号(LVDS)而引起的电压感应现象。
背景技术
近年来,为了实现更高的显示质量,正在研发具有高频率和高分辨率的平板显示器(FPD)。在各种FPD中,液晶显示(LCD)装置已经成为最近研究的主题。在LCD装置中,由于是通过高频晶体管—晶体管逻辑(TTL)信号传输数据信号和时钟信号,所以需要使图像信号的电压电平移位来适应高频TTL信号。电压电平移位会带来电磁干扰(EMI)问题。此外,由于通过TTL信号传输数据信号和时钟信号时需要大量传输路径,所以LCD装置需要大量电缆和连接器。因此,外部噪音将直接或间接影响数据信号和时钟信号,从而不能正确地显示图像。此外,还会限制由能实现全色高分辨率图形控制器支持的大量数据传输位。
为了解决这一问题,而提出了计算机主体和LCD装置之间接口的低压差分信号(LVDS)规范。LVDS规范是在IEEE 1596.3标准中确立的新的数据接口标准。它实际上是用于低压和高速数据传输的信号传输方法。通常,LVDS技术在安装于笔记本电脑中的LCD装置和主板图形控制器之间设置了窄带高速接口,或使用了接到台式计算机上的监视器的电缆。
图1是表示现有技术中计算机主体和液晶显示装置之间连接关系的示意性方框图。
在图1中,图形卡12作为信号源设置在计算机主体内。图形卡12向第一和第二LVDS传输单元14和16提供包含红(R)、绿(G)和蓝(B)色信号分量的TTL电平彩色信号,和多个控制信号。为了按照液晶的物理特性用线倒置法或点倒置法显示彩色图像,分别将R、G和B信号输送到具有相反极性的第一和第二LVDS传输单元14和16。把包含水平同步信号分量、垂直同步信号分量和数据使能(DE)信号分量的控制信号输送到第一LVDS传输单元14。
将输送到第一和第二LVDS传输单元14和16的每个信号转换成LVDS,而且通过多个信道将该LVDS传输到液晶显示(LCD)装置60。LCD装置60的第一和第二LVDS接收单元18和20接收通过多个信道传输的LVDS。第一和第二LVDS接收单元18和20将LVDS转换成TTL信号并将该TTL信号发送到定时控制器22。定时控制器22产生用于LCD模块24的TTL电平控制信号并确定控制信号和R、G、B信号的定时格式。定时格式中的控制信号和R、G、B信号发送到LCD模块24。
LCD模块24包括源极驱动器(未示出)、栅极驱动器(未示出)和LCD面板(未示出)。源极驱动器和栅极驱动器加载到印刷电路板(PCB)上而PCB与LCD面板相连。将R、G、B信号和某些控制信号发送到源极驱动器而将其他控制信号发送到栅极驱动器。LCD面板包括处于每个象素区中的薄膜晶体管(TFT)(未示出)。TFT按照从栅极驱动器输出的转换脉冲接通(ON)或断开(OFF)。把来自源极驱动器的数据信号发送到使TFT接通(ON)的象素区上并驱动象素区的液晶层使其透光。
在图2中,第一静电保护电路28与LVDS传输单元14相连而第二静电保护电路28与定时控制器22的LVDS接收单元18相连。定时控制器22包括使源极控制信号(SSC、SOE、SSP)和栅极控制信号(GSC、GOE、GSP)等特定信号使能(enable)的复位电路30。定时控制器22可以包括多个LVDS接收单元18和多个复位电路30。当未向整个电路施加输入电压“Vin”时,即,当未向静电保护电路28和复位电路30的每个DVCC节点施加约3.3V的源电压时,通过第二静电保护电路28把从LVDS传输单元14输出的约1.4V(±几百mV)LVDS电压输入到定时控制器22。
在图3中,用曲线图表示当没有向现有技术中的静电保护电路和复位电路的每个DVCC节点发送源电压时,从LVDS传输单元输出的LVDS电压。
在图4中,用电路图表示当把从LVDS传输单元输出的LVDS电压输入到现有技术中的静电电路时,静电电路的工作状态。当向静电保护电路输入约1.4V的LVDS电压时,因反向二极管“DR”接地而使电流通过正向二极管“DF”流向第一DVCC节点。因此,第一DVCC节点具有约0.3V至约0.7V的感应电势。
再次参照图2,由于第二静电保护电路28的第一DVCC节点与复位电路30的第二DVCC节点电性相连,所以,复位电路30的第二DVCC节点也具有约0.3V到约0.7V的感应电势。当向整个电路施加输入电压“Vin”(未示出)时,即,向复位电路30的第二DVCC节点施加约3.3V的源电压时,由于约1.4V的LVDS电压产生约0.7V的感应电势,所以复位电路30的电容“C”不是从0V开始充电,而是从约0.7V开始充电。
在图5中,用曲线图表示从现有技术的定时控制器输出的GOE信号。当复位电路30(参见图2)允许源极控制信号和栅极控制信号通过定时控制器22(参见图2)时,特别是,当向栅极驱动器施加GOE(栅极工作使能)信号时,在栅极驱动器正常工作的情况下应获得比约16毫秒长的持续时间(GOE遮蔽时间(mask time))。然而,如图5所示,从定时控制器22(参见图2)输出的GEO信号具有约为2毫秒的较短持续时间(如箭头所示)。较短的持续时间会使栅极驱动器不能正常工作,因此LCD面板不能正常显示图像。
在图6中,用曲线表示现有技术中的输入电压和时钟,其中当向整个电路施加输入电压“Vin”时,源极驱动器的时钟信号“CLOCK”具有导致出现不正常图像的不希望的脉冲(用椭圆表示)。

发明内容
因此,本发明涉及一种液晶显示装置和驱动所述液晶显示装置的方法,所述装置和方法基本上克服了因现有技术的局限和缺点而导致的一个或多个问题。
本发明的实施例提供了一种液晶显示装置,所述装置包括使栅极驱动器和源极驱动器正常工作的复位电路和定时控制器,本发明的实施例还提供一种驱动所述液晶显示装置的方法。
本发明的一个优点在于通过添加简单的电路和提供驱动该电路的方法而使液晶显示装置具有高可靠性。
本发明的其它特征和优点将在下面的说明中给出,其中一部分特征和优点可以从说明中明显得出或是通过对本发明的实践而得到。通过在文字说明部分、权利要求书以及附图中特别指出的结构,可以实现和获得本发明的目的和其它优点。
为了得到这些和其它优点,本发明所述定时控制器的复位电路包括晶体管,所述晶体管包括与第一节点相连的发射极,与第二节点相连的基极和与第三节点相连的集电极,在第一节点上施加数字输入电压(DVCC);连接在第一和第二节点之间的第一电阻;连接在第二节点和第四节点之间的第二电阻,所述第四节点接地;连接在第三和第四节点之间的第三电阻;连接在第三节点和第五节点之间的第四电阻,所述第五节点与定时控制器的输入端相连;和电容,其第一电极与第五节点相连,第二电极接地。
按照另一方面,液晶显示装置的电路包括含有至少一个输入端的定时控制器;与定时控制器连接的复位电路,其包括晶体管,所述晶体管包括与第一节点相连的发射极,与第二节点相连的基极和与第三节点相连的集电极,在第一节点上施加数字输入电压(DVCC);连接在第一和第二节点之间的第一电阻;连接在第二节点和第四节点之间的第二电阻,所述第四节点接地;连接在第三和第四节点之间的第三电阻;连接在第三节点和第五节点之间的第四电阻,所述第五节点与至少一个输入端相连;和电容,其第一电极与第五节点相连,第二电极接地;和与复位电路相连的滤波电路,所述滤波电路将施加到液晶显示装置栅极驱动器的GOE信号的GOE遮蔽时间保持得长于约16毫秒并且消除施加到液晶显示装置源极驱动器上的时钟信号脉冲。
按照另一方面,液晶显示装置包括设有栅极驱动器和源极驱动器的LCD模块;向栅极驱动器提供GOE(栅极工作使能)信号和向源极驱动器提供时钟信号的定时控制器,所述定时控制器包括静电保护电路;向定时控制器提供复位信号的复位电路,所述复位信号使GOE信号使能;和与复位电路相连的滤波电路,所述滤波电路将GOE信号的GOE遮蔽时间保持得长于约16毫秒并减小时钟的脉冲。
一种为提高液晶显示装置可靠性而设计的方法是,例如,向液晶显示装置的第一驱动器发送工作信号和向液晶显示装置的第二驱动器发送定时信号。此外,将附加信号发送到控制器以便使工作信号使能,然后,进行滤波,使工作信号遮蔽的时间周期与明显减少了图像干扰的第一驱动器的工作相一致,并减小定时信号的脉冲。
在上述提高液晶显示装置可靠性的方法中,工作信号遮蔽的时间周期可以长于约16毫秒。
很显然,上面的一般性描述和下面的详细说明都是示例性和解释性的,其意在对本发明的权利要求作进一步解释。


本申请所包含的附图用于进一步理解本发明,其与说明书相结合并构成说明书的一部分,所述附图表示本发明的实施例并与说明书一起解释本发明的原理。附图中图1是表示现有技术中计算机主体和液晶显示装置之间具体连接关系的示意性方框图;图2是表示现有技术中定时控制器、LVDS传输单元、和LVDS接收单元之间具体连接关系的示意性方框图;图3是表示当未向静电保护电路和复位电路的每个DVCC节点施加源电压时,从LVDS传输单元输出的LVDS电压的曲线图;图4是表示按照现有技术所述当将从LVDS传输单元输出的LVDS电压输入到静电电路时,静电电路的工作情况实施例;图5表示按照现有技术所述从定时控制器输出的GOE信号的曲线图;图6表示按照现有技术所述输入电压和时钟的曲线图;图7是表示按照本发明实施例所述液晶显示装置的定时控制器和复位电路的示意性电路图;图8是表示按照本发明的实施例所述从定时控制器输出的GOE信号的曲线图;和图9是表示按照本发明的实施例所述输入电压和时钟信号的曲线图。
具体实施例方式
现在将详细说明本发明的实施例,所述实施例的实例示于附图中。
图7是表示按照本发明实施例所述液晶显示装置的定时控制器和复位电路的示意性电路图。
在图7中,定时控制器22包括至少一个复位信号输入端32。为了获得比施加到栅极驱动器的约16毫秒GOE信号更长的GOE遮蔽时间周期和消除施加到源极驱动器的时钟信号脉冲,将滤波电路40连接到复位电路30。滤波电路40包括双极薄膜晶体管(TFT)50,和第一到第三电阻“R1”、“R2”和“R3”。PNP型或NPN型双极TFT50包括作为电极的基极“B”、发射极“E”和集电极“C”。发射极“E”与第一节点110相连,基极“B”与第二节点120相连,而集电极“C”与第三节点130相连。第四节点140接地。第一电阻“R1”连接在第一和第二节点110和120之间,第二电阻“R2”连接在第二和第四节点120和140之间,第三电阻“R3”连接在第三和第四节点130和140之间。第一节点110是DVCC节点而第三节点130与包含电阻“R”和电容“C”的复位电路30相连。第一、第二和第三电阻“R1”、“R2”和“R3”的电阻比基本上为100∶51∶1。例如,第一、第二和第三电阻“R1”、“R2”和“R3”的电阻分另为100KΩ、51KΩ和1KΩ。
当未向整个电路施加输入电压“Vin”(参见图6)时,即,不向静电保护电路28(参见图2)和滤波电路40的每个DVCC节点施加约为3.3V的源电压时,从LVDS传输单元14(参见图2)输出的约1.4V(±几百mV)LVDS电压将输入到第一静电保护电路28(参见图2)。因此,由于反向二极管“DR”(参见图4)接地,电流将通过正向二极管“DF”(参见图4)流向第一DVCC节点。结果,第一静电保护电路28(参见图2)的第一DVCC节点的感应电势将为约0.3V-约0.7V。由于第一静电保护电路28(参见图2)的第一DVCC节点与滤波电路40的第二DVCC节点电性连接,所以滤波电路40的第二DVCC节点也具有约0.3V-0.7V感应电势。当约0.7V的感应电势施加到滤波电路40的第二DVCC节点上时,可根据下式的电压分布定律来确定第二节点120的第一电压“V1”。
V1=0.7V×(51KΩ/(100KΩ+51KΩ))=0.23V由于在双极TFT50上施加了约0.23V的第一电压“V1”,所以双极TFT50断开(OFF)。因此,第三节点130的电势为0V而且复位电路30的电容“C”不充电。
当向整个电路施加输入电压“Vin”(参见图6)时,约有3.3V的源电压施加到第一静电保护电路28(参见图2)和滤波电路40的每个DVCC节点上。因此,可按下式的电压分布定律确定第二节点120的第二电压“V2”。
V2=3.3V×(51KΩ/(100KΩ+51KΩ))=1.11V由于施加到双极TFT50的第二电压“V2”约为1.11V,所以双极TFT50接通(ON)。因此,第三节点130的电势为3.3V,复位电路30的电容“C”开始充电。然后,复位电路30通过至少一个复位信号的输入端32向定时控制器22输出复位信号。
在图8中,GOE信号的GOE遮蔽时间周期(如图中的箭头所示)约为35毫秒,该时间周期长于约16毫秒的最小值。因此,可正常显示图像。
此外,在图9中,当将输入电压“Vin”施加到整个电路时,降低了源极驱动器时钟信号“CLOCK”中不希望的脉冲(用椭圆表示)。
随之而来的是,与复位电路相连的滤波电路可防止感应电压施加到DVCC节点上,由此获得GOE信号的稳定持续时间(GOE遮蔽时间)并减小了时钟信号中不希望的脉冲。因此,可减少定时控制器的故障并获得高显示质量的LCD装置。
对于熟悉本领域的技术人员来说,很显然,在不脱离本发明构思或范围的情况下,可以对本发明所述液晶显示装置和驱动所述液晶显示装置的方法做出各种改进和变型。因此,本发明意在覆盖那些落入所附权利要求及其等同物范围内的改进和变型。
权利要求
1.一种定时控制器的复位电路,包括晶体管,所述晶体管包括与第一节点相连的发射极,与第二节点相连的基极和与第三节点相连的集电极,在第一节点上施加数字输入电压(DVCC);连接在第一和第二节点之间的第一电阻;连接在第二节点和第四节点之间的第二电阻,所述第四节点接地;连接在第三和第四节点之间的第三电阻;连接在第三节点和第五节点之间的第四电阻,所述第五节点与定时控制器的输入端相连;和电容,其第一电极与第五节点相连,第二电极接地。
2.根据权利要求1所述的电路,其特征在于,晶体管是PNP(正—负—正)型。
3.根据权利要求1所述的电路,其特征在于,第一电阻与第二和第三电阻的比例基本上为100∶51∶1。
4.一种液晶显示装置的电路,包括含有至少一个输入端的定时控制器;与定时控制器连接的复位电路,所述复位电路包括晶体管,所述晶体管包括与第一节点相连的发射极,与第二节点相连的基极和与第三节点相连的集电极,在第一节点上施加数字输入电压(DVCC);连接在第一和第二节点之间的第一电阻;连接在第二节点和第四节点之间的第二电阻,所述第四节点接地;连接在第三和第四节点之间的第三电阻;连接在第三节点和第五节点之间的第四电阻,所述第五节点与至少一个输入端相连;和电容,其第一电极与第五节点相连,第二电极接地;和与复位电路相连的滤波电路,所述滤波电路允许施加到液晶显示装置栅极驱动器的GOE信号的栅极工作使能(GOE)遮蔽时间长于约16毫秒并且降低施加到液晶显示装置源极驱动器上的时钟信号脉冲。
5.根据权利要求4所述的电路,其特征在于,晶体管是PNP(正—负—正)型。
6.根据权利要求4所述的电路,其特征在于,第一电阻与第二和第三电阻的比例基本上为100∶51∶1。
7.一种液晶显示装置,包括设有栅极驱动器和源极驱动器的LCD模块;向栅极驱动器提供栅极工作使能(GOE)信号和向源极驱动器提供时钟信号的定时控制器,所述定时控制器包括静电保护电路;向定时控制器提供复位信号的复位电路,所述复位信号使GOE信号使能;和与复位电路相连的滤波电路,所述滤波电路允许将GOE信号的GOE遮蔽时间长于约16毫秒并减小时钟的脉冲。
8.根据权利要求7所述的装置,其特征在于,数字输入电压(DVCC)施加到静电保护电路和滤波电路。
9.根据权利要求8所述的装置,其特征在于,滤波电路包括第一、第二和第三电阻和晶体管。
10.根据权利要求9所述的装置,其特征在于,晶体管是包括发射极、基极和集电极的双极晶体管。
11.根据权利要求10所述的装置,其特征在于,第一电阻的第一端与发射极相连,第一电阻的第二端和第二电阻的第一端与基极相连,第三电阻的第一端与集电极相连,第二电阻的第二端和第三电阻的第二端接地,而DVCC施加到发射极。
12.根据权利要求11所述的装置,其特征在于,第一电阻与第二和第三电阻的比例基本上为100∶51∶1。
13.根据权利要求12所述的装置,其特征在于,复位电路包括第四电阻和包含第一电极和第二电极的电容。
14.根据权利要求13所述的装置,其特征在于,第四电阻的第一端与集电极相连,第四电阻的第二端与电容的第一电极以及定时控制器相连,而电容的第二电极接地。
15.根据权利要求8所述的装置,其特征在于,当外部主电源未施加到定时控制器上时,DVCC具有约为0.3V-0.7V的第一电压,当外部主电源施加到定时控制器上时,DVCC具有约3.3V的第二电压。
16.一种液晶显示装置的电路,包括时间控制单元,其向液晶显示装置的第一驱动器提供工作信号而向液晶显示装置的第二驱动器提供定时信号;复位单元,其向定时控制器提供使工作信号使能的附加信号;和滤波单元,其允许工作信号遮蔽的时间周期与使包含明显降低了图像干扰的第一驱动器工作的时间相一致,而且减小定时信号的脉冲。
17.根据权利要求16所述的电路,其特征在于,工作信号遮蔽的时间周期长于约16毫秒。
18.一种提高液晶显示装置可靠性的方法,所述方法包括向液晶显示装置的第一驱动器发送工作信号和向液晶显示装置的第二驱动器发送定时信号;向控制器发送使工作信号使能的附加信号;和对附加信号进行滤波,使工作信号遮蔽的时间周期与明显减少了图像干扰的第一驱动器的工作相一致,并减小定时信号的脉冲。
19.根据权利要求18所述的方法,其特征在于,工作信号遮蔽的时间周期长于约16毫秒。
全文摘要
一种定时控制器的复位电路包括晶体管,所述晶体管包括与第一节点相连的发射极,与第二节点相连的基极和与第三节点相连的集电极,在第一节点上施加数字输入电压(DVCC);连接在第一和第二节点之间的第一电阻;连接在第二节点和第四节点之间的第二电阻,所述第四节点接地;连接在第三和第四节点之间的第三电阻;连接在第三节点和第五节点之间的第四电阻,所述第五节点与定时控制器的输入端相连;和电容,其第一电极与第五节点相连,第二电极接地。
文档编号H03K17/22GK1510654SQ20031012181
公开日2004年7月7日 申请日期2003年12月19日 优先权日2002年12月23日
发明者崔在权 申请人:Lg.菲利浦Lcd株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1