有机发光显示装置及用于其的晶体管结构的制作方法_5

文档序号:9728415阅读:来源:国知局
DAC。结果,DAC将从补偿器93提供的数字形式的补偿数据(Data')转换为模拟形 式并将转换成模拟形式的补偿数据(数据电压)供给相应像素 P。
[0140] 在图8(B)和图8(C)中,在接收数据(Data)的方法中,可直接从时序控制器14给 补偿器93提供数据。然而,当时序控制器14将所述数据存储于存储器中时,可以以读取存 储于存储器中的数据的方式给补偿器93提供数据。
[0141] 图8㈧到图8(C)中所示的补偿器93的实现示例是通过将数字形式的数据 (Data)转换为数字形式的补偿数据(Data')的数字补偿方法(数据转换方法)。在该情形 中,可通过给数字形式的数据(Data)加上驱动晶体管DT的特性信息的数字值或从数字形 式的数据(Data)减去驱动晶体管DT的特性信息的数字值的计算处理来产生数字形式的补 偿数据(Data,)。
[0142] 图9A是针对图8的实现方法,连同一个像素的等效电路一起图解根据本发明一个 实施方式的有机发光显示装置的外补偿构造的示图。图9B是针对图8的实现方法,连同一 个像素的等效电路一起图解根据本发明另一个实施方式的有机发光显示装置的外补偿构 造的示图。
[0143] 同时,当参考电压线的数量和数据线的数量彼此相等时,就是说,当在布置于水平 方向(另一方向)上的每个像素 P中存在一条参考电压线时,可存在与布置于水平方向(另 一方向)上的像素 P分别对应的传感器91。那么,可同时对布置于水平方向(另一方向) 上的所有像素 P进行感测操作。就是说,在图2A中,当分别对应于四个像素 Pl到P4而存 在参考电压线RVL时,可同时感测四个各个像素 Pl到P4中的驱动晶体管DT的第一节点Nl 处的变化的电压。
[0144] 然而,当参考电压线的数量小于数据线的数量时,例如,当参考电压线的数量为数 据线数量的1/4时,即,布置于水平方向(另一方向)上的每四个像素 P存在一条参考电压 线,不可能对布置于水平方向(另一方向)上的所有像素 P同时进行感测操作。可每四个 像素对一个像素进行感测操作。就是说,当如同图3A中一样,对于四个像素 Pl到P4而存 在一条参考电压线RVL时,不能同时感测四个各像素 Pl到P4中的驱动晶体管DT的第一节 点Nl处的变化的电压,在特定时间点处,只能够感测四个像素 Pl到P4之中的一个像素的 驱动晶体管DT的第一节点Nl处的变化的电压。
[0145] 因此,在该特定时间点处,可能需要选择像素的功能,以感测四个像素 Pl到P4之 中的驱动晶体管DT的第一节点Nl处的变化的电压。
[0146] 图10是连同多个像素 Pl到P4 -起图解根据图8的实现方法的外补偿构造的示 图。
[0147] 图10图解了其中选择四个像素 Pl到P4之中与第(4n-l)条数据线DL(4n-l)连 接的像素 P3,感测该选择的像素的驱动晶体管DT的第一节点Nl处的变化的电压,从而确定 并补偿感测的像素的驱动晶体管DT的特性信息(阈值电压和/或迀移率)的方法。
[0148] 参照图10,为了选择四个像素 Pl到P4之中与第(4n-l)条数据线DL(4n-l)连接 的像素 P3,时序控制器14可给每个传感器91或数据驱动器12发送控制信号(第二控制信 号),该控制信号(第二控制信号)仅使对四个像素 Pl到P4与能够提供数据电压的四条数 据线DL(4n-3)、DL(4n-2)、DL(4n-l)和DL(4n)之间的连接进行切换的四个第二开关914a, 91你,914〇和914(1之中,对像素?3与第(411-1)条数据线01^411-1)之间的连接进行切换的 第二开关914c导通并使其余第二开关914a,914b和914d关断。
[0149] 同时,除图8(A)到图8(C)中所示的补偿器93的实现示例,即数字补偿方法(数据 转换方法)之外,根据图11中所示的另一个实现示例,数据驱动器12接收从时序控制器14 提供的数字形式的数据(Data),数据驱动器12的DAC使用伽马参考电压将数字形式的数 据(Data)转换为模拟形式,且补偿器93将从传感器91传输的晶体管DT的特性信息SI转 换为模拟值,从而基于被转换为模拟值的特性信息,能够转换所述转换的模拟数据(Analog Data),以产生数据电压作为补偿数据。该方法是完全模拟补偿方法(数据转换方法)。
[0150] 除该完全模拟补偿方法之外,根据图12A和12B中所示的另一实现示例,数据驱动 器12可接收从时序控制器14提供的数字形式的数据(Data),且数据驱动器12的DAC (包 含补偿器93)在使用伽马补偿电压将数字形式的数据(Data)转换为模拟形式时,可使用从 传感器91传输的晶体管DT的特性信息产生补偿数据(Data'),并将补偿数据转换为模拟形 式,以产生数据电压。严格的说,该方法将数据转换为数字形式。然而,因为该转换是在数 字-模拟转换步骤(DAC步骤)中进行的,所以该方法称为模拟补偿方法(数据转换方法)。
[0151] 在前面的内容中,已描述了根据本发明实施方式的有机发光显示装置10的整个 系统的部件之中的显示面板11、传感器91、补偿器93等,下文,将参照图13A,13B和14简 要描述数据驱动器12和栅极驱动器13。
[0152] 图13A和13B是图解根据本发明实施方式的有机发光显示装置10中包含的数据 驱动器12的构造的示图。
[0153] 图13A是图解在数据驱动器12接收补偿数据以驱动数据线的情形中,数据驱动器 的示图,图13B是图解包含补偿器93的数据驱动器的示图。
[0154] 参照图13A,根据本发明一个实施方式的有机发光显示装置10中包含的数据驱动 器12例如包括移位寄存器131、第一数据寄存器132、第二数据寄存器133、数字模拟转换器 134、输出缓冲器135和数据接收器136。
[0155] 数据接收器136从包含在时序控制器14或数据驱动器12内部的补偿器93或包 含在时序控制器14和数据驱动器12外部的补偿器93接收补偿数据(Data'),将补偿数据 转换为用于RGB每一个的预定比特数字数据(换句话说,具有预定比特数的数字数据)并 输出转换的数据,即预定比特数字数据。
[0156] 移位寄存器131利用水平时钟信号Hclock和水平同步信号Hsync控制操作时序, 以进行逐行驱动。就是说,移位寄存器131从时序控制器14接收水平同步信号Hsync和水 平时钟信号Hclock的输入,并使对应于选择该水平同步信号Hsync作为起始信号的一条栅 极线GL的所有数据(Data')与水平时钟信号Hclock同步并被顺序采样和存储于第一数据 寄存器132中。
[0157] 第一数据寄存器132顺序存储由第(m-1)条栅极线GL(m-l)的像素执行的数据 (Data')。
[0158] 第二数据寄存器133根据下一个水平同步信号Hsync存储被存储于第一数据寄存 器132中的数据(Data')。此时,第一数据寄存器132中顺序存储由第(m)条栅极线GL(m) 的像素执行的数据(Data')。
[0159] 上述第一数据寄存器132和第二数据寄存器133每一个可由其中输入和输出通过 两个反相器彼此连接的锁存器实现,因而第一数据寄存器132和第二数据寄存器133也分 别称为第一锁存器和第二锁存器。
[0160] DAC 134参照从外部提供的伽马参考电压将存储于第二数据寄存器133中的数字 形式的数据(Data')转换为模拟型数据电压。
[0161] 输出缓冲器135放大像素驱动力,即,使数据电压具有足够驱动数据线的电流驱 动能力,并通过数据线提供该数据电压。
[0162] 图13B是图解包含补偿器93的数据驱动器12的示图。
[0163] 参照图13B,数据驱动器12从时序控制器14接收未补偿的数据,且包含在其中的 补偿器93补偿该数据,以能够驱动数据线。
[0164] 因为与图13A中所示的数据驱动器12不同,图13B中所示的数据驱动器12接收 未补偿的数据,所以数据接收器136和DAC 134的功能彼此不同。
[0165] 参照图13B,数据接收器136从时序控制器14接收补偿之前的数据(Data)的输 入,将该数据(Data)转换为用于每个RGB/RWGB的比特数字数据,并输出转换的数据。
[0166] DAC 134在参照从外部提供的伽马参考电压将存储于第二数据寄存器133中的数 字形式的数据(Data)转换为模拟型数据电压时,通过进一步获取从传感器输入的感测电 压SI,可将存储于第二数据寄存器133中的数字形式的数据(Data)转换为模拟型数据电 压。因此,图13B的数据驱动器123中包含的DAC 134包括作为内部部件的补偿器93。
[0167] 图14是图解根据本发明实施方式的有机发光显示装置10中包含的栅极驱动器13 的构造的示图。
[0168] 参照图14,根据本发明一个实施方式的有机发光显示装置10中包含的栅极驱动 器13例如包括移位寄存器141、电平移位器142和输出缓冲器143。
[0169] 移位寄存器141通过从时序控制器14接收表示一帧开始的垂直同步信号Vsync 开始产生扫描脉冲,并根据垂直时钟信号Vclock使扫描脉冲的输出顺序成为ON状态。此 外,可包括逻辑算术运算电路,以通过使用输出使能信号OE缩短栅极线的充电时间来防止 信号延迟的影响。
[0170] 电平移位器142将扫描脉冲转换为可将(每个像素中包含的)第一和第二晶体管 Tl和T2导通/截止的电压。就是说,根据导通电压信号Von和截止电压信号Voff,电平移 位器142将一低电压转换为比将第一和第二晶体管Tl和T2导通或截止所需的一预定电压 高的导通电压Von和低于所述预定电压的截止电压Voff。
[0171] 输出缓冲器143可配置成通过提高电流驱动能力来输出扫描信号以适于驱动具 有RC负载的栅极线GL的电路。
[0172] 同时,栅极驱动器13通过一条栅极线GL给第一和第二晶体管Tl和T2的栅极节 点提供扫描信号。
[0173] 此外,栅极驱动器13可根据来自时序控制器14的控制信号提供一扫描信号,该扫 描信号在一个或多个水平时间HT保持为使第一和第二晶体管Tl和T2导通的扫描信号电 平(第二电平VGH或第一电平VGL)。在此,一个水平时间可以是以第二电平VGH施加数据 电压的时间。在这一点上,提供使第一和第二晶体管Tl和T2在一个或多个水平时间导通 的扫描信号是指,提供使第一和第二晶体管Tl和T2导通的扫描信号的时间长度可大于等 于以第二电平VGH提供数据电压的时间长度,就是说,使第一和第二晶体管Tl和T2导通的 扫描信号被提供得比具有第二电平VGH的数据电压时间长。
[0174] 此外,栅极驱动器13可根据时序控制器14的控制信号提供一扫描信号,其中扫描 信号变为使第一和第二晶体管Tl和T2导通的扫描信号电平(第二电平VGH或第一电平 VGL)的时间点比其中施加数据电压的时间点快。
[0175] 如上所述,提供在一个或多个水平时间HT保持为使第一和第二晶体管Tl和T2导 通的扫描信号电平(第二电平VGH或第一电平VGL)的扫描信号,或者提供其中扫描信号变 为使第一和第二晶体管Tl和T2导通的扫描信号电平(第二电平VGH或第一电平VGL)的 时间点比其中施加数据电压的时间点快的扫描信号的原因是为了数据充电。
[0176] 图15A和15B是对比性地图解根据本发明一个实施方式的其中各个像素的第一晶 体管的共享节点与
当前第5页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1