有机发光二极管显示设备的制造方法

文档序号:10536325阅读:488来源:国知局
有机发光二极管显示设备的制造方法
【专利摘要】一种有机发光二极管(OLED)显示设备包括:包括多个像素行的显示面板;驱动电路,被配置为:在正常模式下将第一显示数据提供到多个像素行;响应于模式信号,在调暗模式下将包括黑色数据的第二显示数据提供到多个像素行;将显示面板在调暗模式下的第二亮度减小到比显示面板在正常模式下的第一亮度低的水平;以及被配置为将低电源电压和高电源电压施加到显示面板的电源,电源提供该模式信号。
【专利说明】
有机发光二极管显示设备
技术领域
[0001]本发明的一个或多个示例实施例的方面涉及显示设备。
【背景技术】
[0002]已经开发了相比其它显示设备具有相对减小的重量和体积的各种平板显示设备。平板显示设备包括液晶显示(IXD)设备、场发射显示(FED)设备、等离子体显示面板(TOP)、有机发光显示(OLED)设备等。因为OLED设备使用基于电子和空穴的复合而发光的有机发光二极管来显示图像,所以当与其它平板显示设备相比时,OLED设备可以具有诸如相对快的响应速度和低功耗的特性。
[0003]在此【背景技术】部分中公开的上述信息仅用于增强对发明背景的理解,因此它可能包含不构成现有技术的信息。

【发明内容】

[0004]本发明一个或多个示例实施例的方面涉及有机发光二极管(OLED)显示设备和包括有机发光二极管(OLED)显示设备的显示系统。
[0005]根据本发明的一些示例实施例,OLED显示设备可以能够防止或降低图像质量劣化同时还降低功耗。
[0006]根据本发明的一些示例实施例,显示系统可以包括能够防止或降低图像质量劣化同时还降低功耗的OLED显示设备。
[0007]根据本发明的一些示例实施例,一种有机发光二极管(OLED)显示设备包括:包括多个像素行的显示面板;驱动电路,被配置为:在正常模式下将第一显示数据提供到多个像素行;响应于模式信号,在调暗模式下将包括黑色数据的第二显示数据提供到多个像素行;并且将显示面板在调暗模式下的第二亮度减小到比显示面板在正常模式下的第一亮度低的水平;以及被配置为将低电源电压和高电源电压施加到显示面板的电源,电源提供该模式信号。
[0008]多个像素行可以包括相对于彼此交替布置的多个奇数像素行和多个偶数像素行,其中多个奇数像素行中的每个可以包括相对于彼此交替布置的多个第一像素和多个第二像素,其中多个偶数像素行中的每个可以包括相对于彼此交替布置的多个第三像素和多个第四像素,并且其中每个第一像素可以包括被配置为发射第一颜色光的第一子像素和被配置为发射第二颜色光的第二子像素,每个第二像素可以包括被配置为发射第三颜色光的第三子像素和第二子像素,每个第三像素可以包括第三子像素和第二子像素,并且每个第四像素可以包括第一子像素和第二子像素。
[0009]驱动电路可以被配置为在调暗模式下将黑色数据提供到第二像素和第四像素的第二子像素。
[0010]驱动电路在调暗模式下可以被配置为:在第k帧周期(k为大于O的整数)期间将黑色数据提供到第二像素和第四像素的第二子像素;并且在第(k+Ι)帧周期期间将黑色数据提供到第一像素和第三像素的第二子像素。
[0011]驱动电路在调暗模式下可以被配置为:在第k帧周期(k为大于O的整数)期间将黑色数据提供到第二像素和第三像素的第二子像素;并且在第(k+Ι)帧周期期间将黑色数据提供到第一像素和第四像素的第二子像素。
[0012]驱动电路在调暗模式下可以被配置为:在第k帧周期(k为大于O的整数)期间将黑色数据提供到偶数像素行中的像素;并且在第(k+Ι)帧周期期间将黑色数据提供到奇数像素行中的像素。
[0013]驱动电路在调暗模式下可以被配置为:在第k帧周期(k为大于O的整数)期间将黑色数据提供到第二像素和第四像素;并且在第(k+Ι)帧周期期间将黑色数据提供到第一像素和第三像素。
[0014]第一颜色光可以为红色光,第二颜色光可以为绿色光,并且第三颜色光可以为蓝色光。
[0015]多个像素行可以包括相对于彼此交替布置的多个奇数像素行和多个偶数像素行,其中多个奇数像素行中的每个可以包括相对于彼此交替布置的第一像素和第二像素,其中多个偶数像素行中的每个可以包括相对于彼此交替布置的第三像素和第四像素,并且其中第一像素至第四像素中的每个可以包括被配置为发射第一颜色光的第一子像素、被配置为发射第二颜色光的第二子像素、以及被配置为发射第三颜色光的第三子像素。
[0016]驱动电路在调暗模式下可以被配置为:在第k帧周期(k为大于O的整数)期间将黑色数据提供到第一像素和第三像素的相同子像素;并且在第(k+Ι)帧周期期间将黑色数据提供到第二像素和第四像素的相同子像素。
[0017]相同子像素可以是第一子像素至第三子像素中的一个。
[0018]驱动电路在调暗模式下可以被配置为:在第k帧周期(k为大于O的整数)期间将黑色数据提供到第一像素和第四像素的相同子像素;并且在第(k+Ι)帧周期期间将黑色数据提供到第二像素和第三像素的相同子像素。
[0019]相同子像素可以是第一子像素至第三子像素中的一个。
[0020]驱动电路在调暗模式下可以被配置为:在第k帧周期(k为大于O的整数)期间将黑色数据提供到第一像素和第四像素;并且在第(k+Ι)帧周期期间将黑色数据提供到第二像素和第三像素。
[0021]第一颜色光可以是红色光,第二颜色光可以是绿色光,并且第三颜色光可以是蓝色光。
[0022]驱动电路可包括:扫描驱动器,被配置为通过多条扫描线将扫描信号提供到子像素;数据驱动器,被配置为通过多条数据线将与第一显示数据或第二显示数据对应的数据电压提供到子像素;发射驱动器,被配置为通过多条发射控制线将发射控制信号提供到子像素,以在调暗模式下调整每个子像素的非发射时间;时序控制器,被配置为控制扫描驱动器、数据驱动器、发射驱动器和电源,并且时序控制器可以被配置为响应于模式信号处理输入图像数据以生成第一显示数据或第二显示数据。
[0023]子像素中的每个可以包括:开关晶体管,包括被联接到数据线中的每条的第一端子、被联接到扫描线中的每条的栅极端子、和被联接到第一节点的第二端子;存储电容器,在高电源电压与第一节点之间;驱动晶体管,包括被联接到高电源电压的第一端子、被联接到第一节点的栅极端子、和第二端子;发射晶体管,包括被联接到驱动晶体管的第二端子的第一端子、被配置为接收发射控制信号的栅极端子、和第二端子;以及OLED,在发射晶体管的第二端子和低电源电压之间。
[0024]时序控制器可以包括:信号生成器,被配置为响应于控制信号和模式信号,来生成控制数据驱动器的第一驱动控制信号、控制扫描驱动器的第二驱动控制信号、控制发射驱动器的第三驱动控制信号、和控制电源的电力控制信号;以及数据转换器,被配置为响应于模式信号将输入图像数据转换为第一显示数据或第二显示数据。
[0025]数据转换器可以包括:第一处理逻辑,被配置为在正常模式下处理输入图像数据以将第一显示数据提供到数据驱动器;第二处理逻辑,被配置为在调暗模式下处理输入图像数据以将第二显示数据提供到数据驱动器;以及开关电路,被配置为响应于模式信号确定输入图像数据到第一处理逻辑和第二处理逻辑中的一个的路径。
[0026]根据本发明的一些实施例,一种显示系统包括:应用处理器,被配置为生成图像数据和控制信号;和有机发光二极管(OLED)显示设备,被配置为响应于控制信号显示图像数据,其中OLED显示设备包括:包括多个像素行的显示面板;驱动电路,被配置为:在正常模式下将第一显示数据提供到多个像素行;响应于模式信号,在调暗模式下将包括黑色数据的第二显示数据提供到多个像素行;并且将显示面板在调暗模式下的第二亮度减小到比显示面板在正常模式下的第一亮度低的水平;以及电源,包括被配置为将电源电压提供到OLED显示设备的电池、和被配置为检测电池的电力的电池感测模块,模式信号基于电池感测信号,电池感测模块基于电池的电力生成电池感测信号。
[0027]因此,OLED显示设备和显示系统可以基于电池感测信号在正常模式或其中显示面板的亮度被降低的调暗模式下操作。OLED显示设备和显示系统可以在正常模式下将图像数据转换为不包括黑色数据的第一显示数据,以在显示面板中显示第一显示数据,并且在调暗模式下将图像数据转换成包括黑色数据的第二显示数据,以在显示面板中显示第二显示数据,同时在调暗模式下减少非发射周期以防止条纹图案。
【附图说明】
[0028]从结合附图的下列详细描述中,本发明的示例实施例将被更清楚地理解。
[0029]图1是示出根据本发明一些示例实施例的有机发光二极管(OLED)显示设备的框图。
[0030]图2是示出图1的OLED显示设备中的子像素的示例的电路图。
[0031]图3示出图1的OLED显示设备中的显示面板的示例。
[0032]图4是示出图1的OLED显示设备中的时序控制器的框图。
[0033]图5是示出图4的时序控制器中的数据转换器的示例的框图。
[0034]图6示出根据本发明一些示例实施例的、图5的数据转换器在正常模式下提供给数据驱动器的第一显示数据的示例。
[0035]图7示出根据本发明一些示例实施例的、图5的数据转换器在调暗模式下提供给数据驱动器的第二显示数据的示例。
[0036]图8和图9示出根据本发明一些示例实施例的、图5的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0037]图10和图11示出根据本发明一些示例实施例的、图5的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0038]图12和图13示出根据本发明一些示例实施例的、图5的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0039]图14和图15示出根据本发明一些示例实施例的、图5的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0040]图16示出图1的OLED显示设备中的显示面板的另一示例。
[0041]图17是示出图4的时序控制器中的数据转换器的另一示例的框图。
[0042]图18示出根据本发明一些示例实施例的、图17的数据转换器在正常模式下提供给数据驱动器的第一显示数据的示例。
[0043]图19和图20、图21和图22、图23和图24、图25和图26、图27和图28以及图29和图30分别示出根据本发明一些示例实施例的、图17的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0044]图31和图32示出根据本发明一些示例实施例的、图17的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0045]图33是示出图1的OLED显示设备中所示的发射驱动器的框图。
[0046]图34是示出根据本发明一些示例实施例的、图33中的发射驱动器的级的电路图。
[0047]图35是用于解释根据本发明一些示例实施例的、当在调暗模式下没有使用黑色数据时图34中的第一级的操作的时序图。
[0048]图36是用于解释根据本发明一些示例实施例的、当在调暗模式下使用了黑色数据时图34中的第一级的操作的时序图。
[0049]图37是示出根据本发明一些示例实施例的、操作OLED显示设备的方法的流程图。
[0050]图38是示出在图37的操作OLED显示设备的方法中的第一模式的操作的流程图。
[0051]图39是示出在图37的操作OLED显示设备的方法中的第二模式的操作的流程图。
[0052]图40是示出根据本发明一些示例实施例的显示系统的框图。
[0053]图41是示出根据本发明一些示例实施例的包括OLED显示设备的电子设备的框图。
具体实施例
[0054]在下文中参考附图更充分地描述示例实施例。然而,本发明可以以许多不同的形式体现,并且不应被解释为限于本文所提出的示例实施例。
[0055]将理解,当元件或层被称为在另一元件或层“上”、“连接到”或“联接到”另一元件或层时,它可以直接在另一元件或层上、直接连接到或直接联接到另一元件或层,或者可以存在中间元件或层。相比之下,当元件被称为“直接在”另一元件或层“上”、“直接连接到”或“直接联接到”另一元件或层时,不存在中间元件或层。相同或相似的附图标记始终指代相同或相似的元件。如本文所用,术语“和/或”包括一个或多个相关联列出项的任意和所有组合。
[0056]将理解,尽管术语第一、第二、第三等可以在本文中用来描述各种元件、组件、区域、层、图案和/或部分,但是这些元件、组件、区域、层、图案和/或部分不应该受这些术语限制。
[0057]本文使用的术语仅用于描述特定的示例实施例,而并不旨在限制发明。如本文所用,单数形式“一”和“该”旨在也包括复数形式,除非上下文另外清楚地指出。将进一步理解,术语“包括”在此申请文件中使用时表明存在所陈述的特征、整数、步骤、操作、元件和/或组件,但不排除存在或添加一个或多个其它特征、整数、步骤、操作、元件、组件和/或它们的组。
[0058]示例实施例在本文中参考作为本发明的例示性理想化的示例实施例(和中间结构)的示例性图示的剖视示意图来描述。这样,作为例如制造技术和/或公差的结果,可以预期与图示形状的变化。因此,示例实施例不应该被解释为限于本文所示的区域的特定形状,而是包括例如由于制造产生的形状的偏差。图中所示的区域在本质上是示意性的,并且它们的形状并不旨在示出设备的区域的实际形状,也不旨在限制本发明的范围。
[0059]除非另有定义,本文使用的所有术语(包括技术和科学术语)具有与本发明所属领域的普通技术人员所通常理解的含义相同的含义。将进一步理解,诸如那些在常用字典中定义的术语应该被解释为具有与它们在相关领域的上下文中的含义一致的含义,并且将不以理想化或过于正式的意义来解释,除非在本文中明确地如此定义。
[0060]根据本文所描述的本发明实施例的电子或电气设备和/或任何其他相关设备或组件可以利用任何合适的硬件、固件(例如专用集成电路)、软件、或者软件、固件和硬件的组合来实现。例如,这些设备的各种组件可以被形成在一个集成电路(IC)芯片上或单独的IC芯片上。此外,这些设备的各种组件可以在柔性印刷电路膜、带载封装(TCP)、印刷电路板(PCB)上实现,或者被形成在一个基板上。此外,这些设备的各种组件可以是在一个或多个计算设备中的一个或多个处理器上运行的进程或线程,该进程或线程运行计算机程序指令并与其他系统组件交互以执行本文中描述的各种功能。计算机程序指令被存储在可利用诸如例如随机存取存储器(RAM)的标准存储器设备在计算设备中实现的存储器中。计算机程序指令还可以被存储在其他的非临时性计算机可读介质,诸如例如CD-ROM、闪存驱动器等中。此外,本领域技术人员应认识到,各种计算设备的功能可以被组合或集成到单个计算设备中,或者特定计算设备的功能可以跨一个或多个其他计算设备分布,而不脱离本发明示例性实施例的精神和范围。
[0061]在下文中参考附图更充分地描述示例实施例。相同或相似的附图标记始终指代相同或相似的元件。
[0062]图1是示出根据本发明一些示例实施例的有机发光二极管(OLED)显示设备的框图。
[0063]参考图1,OLED显示设备100可以包括驱动电路105、显示面板110和电源180。
[0064]驱动电路105可包括时序控制器130、数据驱动器150、扫描驱动器160和发射驱动器170 ο根据本发明的一些实施例,OLED显示设备100可进一步包括模式信号生成器190。时序控制器130、数据驱动器150、扫描驱动器160和发射驱动器170可以通过片上柔性印刷电路(COF)、片上玻璃(COG)、柔性印刷电路(FPC)等被联接到显示面板110。
[0065]显示面板110可以通过多条扫描线SLl至SLn (η是大于I的整数)被联接到驱动电路105的扫描驱动器160,可以通过多条数据线DLl至DLm(m是大于I的整数)被联接到数据驱动器150,并且可以通过多条发射控制线ELl至ELn被联接到驱动电路105的发射驱动器170。显示面板110可以包括多个子像素111,并且每个子像素111被布置在扫描线SLl至SLn中的每条、数据线DLl至DLm中的每条和发射控制线ELl至ELn中的每条的交叉点处。
[0066]电源180可向显示面板110提供高电源电压ELVDD和低电源电压ELVSS。电源180可以向发射驱动器170提供第一电压VGL和第二电压VGH。
[0067]扫描驱动器160可以基于第二驱动控制信号DCTL2通过多条扫描线SLl至SLn向子像素111中的每个施加扫描信号。
[0068]数据驱动器150可以基于第一驱动控制信号DCTLl通过多条数据线DLl至DLm向子像素111中的每个施加数据电压。数据驱动器150可以在正常模式下基于不包括黑色数据的第一显示数据DTAl向子像素111中的每个施加数据电压,并可以在调暗模式下基于包括黑色数据的第二显示数据DTA2向子像素111中的每个施加数据电压。
[0069]发射驱动器170可以基于第三驱动控制信号DCTL3通过多条发射控制线ELl至ELn向子像素111中的每个施加发射控制信号。显示面板110的亮度可以基于发射控制信号来调整。
[0070]电源180可以向显示面板110提供高电源电压ELVDD和低电源电压ELVSS,并且可以响应于电力控制信号PCTL向发射驱动器170提供第一电压VGL和第二电压VGH。在实施例中,电源180可包括可再充电电池181和电池感测模块183。电池感测模块183可感测可再充电电池181的剩余电力,以输出电池感测信号BS。
[0071]时序控制器130可接收输入图像数据RGB、控制信号CTL和模式信号MS,并可以生成第一驱动控制信号DCTLl至第三驱动控制信号DCTL3和电力控制信号PCTL。时序控制器130可向数据驱动器150提供第一驱动控制信号DCTL1,向扫描驱动器160提供第二驱动控制信号DCTL2,向发射驱动器170提供第三驱动控制信号DCTL3,以及向电源180提供电力控制信号PCTL。第三驱动控制信号DCTL3可以包括启动信号FLM(帧线标志(frame linemark))、第一时钟信号CLKl和第二时钟信号CLK2。
[0072]时序控制器130可以响应于模式信号MS将输入图像数据RGB转换为第一显示数据DTAl或第二显示数据DTA2。当模式信号MS指示正常模式时,时序控制器130可以将输入图像数据RGB转换为第一显示数据DTAl以提供到数据驱动器150。当模式信号MS指示调暗模式时,时序控制器130可以将输入图像数据RGB转换为第二显示数据DTA2以提供到数据驱动器150。
[0073]模式信号生成器190可以响应于表示可再充电电池181的剩余电力的电池感测信号BS,来生成确定显不面板110的模式的模式信号MS。模式信号生成器190可以被包括在电源180中。
[0074]图2是示出图1的OLED显示设备中的子像素的示例的电路图。
[0075]参考图2,显示面板110的每个子像素111可以包括开关晶体管Tl、存储电容器CST、驱动晶体管T2、发射晶体管T3和OLED。
[0076]开关晶体管Tl可以包括具有被联接到数据线DLl以接收数据电压SDT的第一端子、被联接到扫描线SLl以接收扫描信号SCN的栅极端子、以及被联接到第一节点NI的第二端子的P沟道金属氧化物半导体(PMOS)晶体管。驱动晶体管T2可包括具有被联接到高电源电压ELVDD的第一端子、被联接到第一节点NI的栅极端子、以及被联接到低电源电压ELVSS的第二端子的PMOS晶体管。存储电容器CST可以具有被联接到高电源电压ELVDD的第一端子、和被联接到第一节点NI的第二端子。发射晶体管T3可以包括具有被联接到驱动晶体管T2的第二端子的第一端子、被联接到OLED的第二端子、以及被联接到发射控制线ELl以接收发射控制信号ECl的栅极端子的PMOS晶体管。有机发光二极管OLED可以具有被联接到发射晶体管T3的第二端子的阳电极、以及被联接到低电源电压ELVSS的阴电极。
[0077]开关晶体管Tl响应于扫描信号SCN将数据电压SDT传送到存储电容器CST,并且有机发光二极管OLED可以响应于被存储在存储电容器CST中的数据电压SDT发光,以显示图像。
[0078]在示例实施例中,显示面板110的子像素111可以以数字驱动方法驱动。在像素的数字驱动方法中,驱动晶体管T2作为线性区域中的开关被操作。因此,驱动晶体管T2表示(或者可以以)导通状态和截止状态中的一种(操作)。
[0079]为了导通或截止驱动晶体管T2,使用具有包括导通电平和截止电平的两个电平的数据电压SDT。在数字驱动方法中,像素表示导通状态和截止状态中的一种,使得单个帧可以被划分成多个子场来表示各种灰度。像素在每个子场期间的导通状态和截止状态被组合,使得可以表示像素的各个灰度级。
[0080]发射晶体管T3响应于发射控制信号ECl被导通或截止,以向有机发光二极管OLED提供电流或拦截来自有机发光二极管OLED的电流。当从有机发光二极管OLED拦截电流时,有机发光二极管OLED不发光。因此,发射晶体管T3响应于发射控制信号ECl被导通或截止,以调节显示面板110的亮度。当显示面板110响应于模式信号MS处于调暗模式下时,显示面板110的功耗可以通过调整发射控制信号ECl的激活间隔以降低显示面板110的亮度来降低。
[0081]图3示出图1的OLED显示设备中的显示面板的示例。
[0082]参考图3,显示面板IlOa可以包括相对于彼此交替布置的多个奇数像素行PRO和多个偶数像素行PRE。奇数像素行PRO中的每个可以包括相对于彼此交替布置的第一像素PXll和第二像素PX12。偶数像素行中的每个可以包括相对于彼此交替布置的第三像素PX13和第四像素PX14。
[0083]每个第一像素PXll包括发射第一颜色光的第一子像素SPll和发射第二颜色光的第二子像素SP12,每个第二像素PX12包括发射第三颜色光的第三子像素SP13和发射第二颜色光的第二子像素SP12,每个第三像素PX13包括第三子像素和第二子像素,并且每个第四像素PX14包括第一子像素和第二子像素。在实施例中,第一颜色光可以是红色光,第二颜色光可以是绿色光,并且第三颜色光可以是蓝色光。也就是说,图3的显示面板IlOa可以是五格型(pentile)配置。
[0084]图4是示出图1的OLED显示设备中的时序控制器的框图。
[0085]参考图4,时序控制器130可以包括信号生成器131和数据转换器140。
[0086]信号生成器131可以响应于控制信号CTL和模式信号MS,来生成控制数据驱动器150的第一驱动控制信号DCTL1、控制扫描驱动器160的第二驱动控制信号DCTL2、控制发射驱动器170的第三驱动控制信号DCTL3、和控制电源180的电力控制信号PCTL。数据转换器140基于模式信号MS,可将输入图像数据RGB转换为不包括黑色数据的第一显示数据DTA1,或者可将输入图像数据RGB转换为包括黑色数据的第二显示数据DTA2。数据转换器140可以向数据驱动器150提供第一显示数据DTAl或包括黑色数据的第二显示数据DTA2。
[0087]图5是示出图4的时序控制器中的数据转换器的示例的框图。
[0088]当显示面板110是如图3所示的五格型配置时,图5的数据转换器140a可以被用在图4的数据转换器140中。
[0089]参考图5,数据转换器140a可包括开关电路145a、第一处理逻辑141a和第二处理逻辑143a。开关电路145a可以响应于模式信号MS确定输入图像数据RGB到第一处理逻辑141a和第二处理逻辑143a中的一个的路径。开关电路145a可以包括响应于模式信号MS进行切换的开关SW11。
[0090]当模式信号MS指示正常模式时,开关SWll将输入图像数据RGB传送到第一处理逻辑141a,并且第一处理逻辑141a处理输入图像数据RGB,以向数据驱动器150提供不包括黑色数据并符合五格型配置的第一显示数据DTAPl。当模式信号MS指示调暗模式时,开关SWll将输入图像数据RGB传送到第二处理逻辑143a,并且第二处理逻辑143a处理输入图像数据RGB,以向数据驱动器150提供包括黑色数据并符合五格型配置的第二显示数据DTAP2o
[0091]图6示出根据本发明一些示例实施例的、图5的数据转换器在正常模式下提供给数据驱动器的第一显示数据的示例。
[0092]参考图3、图5和图6,数据转换器140a的第一处理逻辑141a处理输入图像数据RGB,以向数据驱动器150提供不包括黑色数据的第一显示数据DTAP1,使得具有图3中五格型配置的显示面板IlOa的子像素SPll至SP13中的每个发光,并且数据驱动器150向显示面板IlOa的子像素SPll至SP13中的每个施加与第一显示数据DTAPl对应的数据电压。
[0093]图7示出根据示例实施例的、图5的数据转换器在调暗模式下提供给数据驱动器的第二显示数据的示例。
[0094]参考图3、图5和图7,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB,以向数据驱动器150提供包括黑色数据的第二显示数据DTAP2,使得具有图3中五格型配置的显示面板IlOa的子像素SPll至SP13中的一些不发光,并且数据驱动器150向显示面板IlOa的子像素SPll至SP13中的每个施加与第二显示数据DTAP2对应的数据电压。在调暗模式下,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB并转换输入图像数据RGB,以提供第二显示数据DTAP2,使得第二像素PX12和第四像素PX14的第二子像素SP12包括黑色数据。如上所述,第二子像素SP12发射绿色光,并且第二子像素SP12被包括在具有五格型配置的显示面板中的每个像素中。因此,当图7的第二显示数据DTAP2被施加到显示面板IlOa时,可视度不会被极大地影响。
[0095]图8和图9示出根据示例实施例的、图5的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0096]参考图3、图5、图8和图9,在调暗模式下,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB,以在第k帧周期(k为大于I的整数)期间向数据驱动器150提供包括黑色数据的第二显示数据DTAP21_0,并在第(k+Ι)帧周期期间向数据驱动器150提供包括黑色数据的第二显示数据DTAP21_E,使得具有图3中五格型配置的显示面板IlOa的子像素SPll至SP13中的一些不发光。在调暗模式下,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAP21_0,使得第二像素PX12和第四像素PX14的第二子像素SP12包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAP21_E,使得第一像素PXl I和第三像素PX13的第二子像素SP12包括黑色数据。如上所述,第二子像素SP12发射绿色光,并且第二子像素SP12被包括在具有五格型配置的显示面板中的每个像素中。因此,当图8的第二显示数据DTAP21_0和图9的DTAP21_E被施加到显示面板IlOa时,可视度不会由于帧之间的斩波(chopping)现象被极大地影响。
[0097]图10和图11示出根据示例实施例的、图5的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0098]参考图3、图5、图10和图11,在调暗模式下,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供包括黑色数据的第二显示数据DTAP22_0,并在第(k+Ι)帧周期期间向数据驱动器150提供包括黑色数据的第二显示数据DTAP22_E,使得具有图3中五格型配置的显示面板IlOa的子像素SPll至SP13中的一些不发光。
[0099]在调暗模式下,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAP22_0,使得第二像素PX12和第三像素PX13的第二子像素SP12包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAP22_E,使得第一像素PXll和第四像素PX14的第二子像素SP12包括黑色数据。
[0100]如上所述,第二子像素SP12发射绿色光,并且第二子像素SP12被包括在具有五格型配置的显示面板中的每个像素中。因此,当图10的第二显示数据DTAP22_0和图11的DTAP22_E被施加到显示面板IlOa时,可视度不会由于帧之间的斩波现象被极大地影响。
[0101]图12和图13示出根据示例实施例的、图5的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0102]参考图3、图5、图12和图13,在调暗模式下,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供包括黑色数据的第二显示数据DTAP23_0,并在第(k+Ι)帧周期期间向数据驱动器150提供包括黑色数据的第二显示数据DTAP23_E,使得具有图3中五格型配置的显示面板IlOa的子像素SPll至SP13中的一些不发光。
[0103]在调暗模式下,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAP23_0,使得偶数像素行中的所有像素包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAP23_E,使得奇数像素行中的所有像素包括黑色数据。
[0104]如上所述,第二子像素SP12发射绿色光,并且第二子像素SP12被包括在具有五格型配置的显示面板中的每个像素中。因此,当图12的第二显示数据DTAP23_0和图13的DTAP23_E被施加到显示面板IlOa时,可视度不会由于帧之间的时空抖动现象被极大地影响。
[0105]图14和图15示出根据示例实施例的、图5的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0106]参考图3、图5、图14和图15,在调暗模式下,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供包括黑色数据的第二显示数据DTAP24_0,并在第(k+Ι)帧周期期间向数据驱动器150提供包括黑色数据的第二显示数据DTAP24_E,使得具有图3中五格型配置的显示面板IlOa的子像素SPll至SP13中的一些不发光。
[0107]在调暗模式下,数据转换器140a的第二处理逻辑143a处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAP24_0,使得第二像素PX12和第四像素PX14包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAP24_E,使得第一像素PXll和第三像素PX13包括黑色数据。
[0108]如上所述,第二子像素SP12发射绿色光,并且第二子像素SP12被包括在具有五格型配置的显示面板中的每个像素中。因此,当图14的第二显示数据DTAP24_0和图15的DTAP24_E被施加到显示面板IlOa时,可视度不会由于帧之间的时空抖动现象被极大地影响。
[0109]在图6至图15中,R表示红色光,G表示绿色光,B表示蓝色光,并且BL表示黑色数据。
[0110]图16示出图1的OLED显示设备中的显示面板的另一示例。
[0111]参考图16,显示面板IlOb可以包括相对于彼此交替布置的多个奇数像素行PRO和多个偶数像素行PRE。奇数像素行PRO中的每个可以包括相对于彼此交替布置的第一像素PX21和第二像素PX22。偶数像素行中的每个可以包括相对于彼此交替布置的第三像素PX23和第四像素PX24。
[0112]第一像素PX21至第四像素PX24中的每个包括发射第一颜色光的第一子像素SP21、发射第二颜色光的第二子像素SP22、以及发射第三颜色光的第三子像素SP23。在实施例中,第一颜色光可以是红色光,第二颜色光可以是绿色光,并且第三颜色光可以是蓝色光。也就是说,图16的显示面板IlOb可以是真实条纹配置。
[0113]图17是示出图4的时序控制器中的数据转换器的另一示例的框图。
[0114]当显示面板110是如图16所示的真实条纹配置时,图17的数据转换器140b可以被用在图4的数据转换器140中。
[0115]参考图17,数据转换器140b可包括开关电路145b、第一处理逻辑141b和第二处理逻辑143b。开关电路145b可以响应于模式信号MS确定输入图像数据RGB到第一处理逻辑141b和第二处理逻辑143b中的一个的路径。开关电路145b可以包括响应于模式信号MS进行切换的开关SW22。
[0116]当模式信号MS指示正常模式时,开关SW22将输入图像数据RGB传送到第一处理逻辑141b,并且第一处理逻辑141b处理输入图像数据RGB,以向数据驱动器150提供不包括黑色数据并符合真实条纹配置的第一显示数据DTASl。当模式信号MS指示调暗模式时,开关SW22将输入图像数据RGB传送到第二处理逻辑143b,并且第二处理逻辑143b处理输入图像数据RGB,以向数据驱动器150提供包括黑色数据并符合真实条纹配置的第二显示数据DTAS2。
[0117]图18示出根据示例实施例的、图17的数据转换器在正常模式下提供给数据驱动器的第一显示数据的示例。
[0118]参考图16至图18,数据转换器140b的第一处理逻辑141b处理输入图像数据RGB,以向数据驱动器150提供不包括黑色数据的第一显示数据DTAS1,使得具有图16中真实条纹配置的显示面板IlOb的子像素SP21至SP23中的每个发光,并且数据驱动器150向显示面板IlOb的子像素SP21至SP23中的每个施加与第一显示数据DTASl对应的数据电压。
[0119]图19和图20、图21和图22、图23和图24、图25和图26、图27和图28以及图29和图30分别示出根据示例实施例的、图17的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0120]参考图16、图17和图19至图30,在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供各自包括黑色数据的第二显示数据 DTAS21_0、DTAS22_0、DTAS23_0、DTAS24_0、DTAS25_0 和 DTAS26_0 中的一个,并在第(k+Ι)帧周期期间向数据驱动器150提供各自包括黑色数据的第二显示数据 DTAS21_E、DTAS22_E、DTAS23_E、DTAS24_E、DTAS25_E 和 DTAS26_E 中的对应一个,使得具有图16中真实条纹配置的显示面板IlOb的子像素SP21至SP23中的一些不发光。
[0121]在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAS21_0、DTAS22_0、DTAS23_0、DTAS24_0、DTAS25_0和 DTAS26_0 中的一个,使得第一像素PX21 和第三像素PX23的子像素SP21至SP23中的一个相同的子像素或者第一像素PX21和第四像素PX24的子像素SP21至SP23中的一个相同的子像素包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器 150 提供第二显示数据 DTAS21_E、DTAS22_E、DTAS23_E、DTAS24_E、DTAS25_E和DTAS26_E中的对应一个,使得第二像素PX22和第四像素PX24的子像素SP21至SP23中的一个相同的子像素或者第二像素PX22和第三像素PX23的子像素SP21至SP23中的一个相同的子像素包括黑色数据。当图19至图30的第二显示数据DTAS21_0至DTAS26_0和DTAS21_E至DTAS26_E被施加到显示面板IlOb时,可视度不会由于帧之间的斩波现象被极大地影响。
[0122]一个相同的子像素可以是发射第三颜色光的第三子像素SP23、发射第二颜色光的第二子像素SP22和发射第一颜色光的第一子像素SP21中的一个。
[0123]参考图19和图20,在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAS21_0,使得第一像素PX21和第三像素PX23的第三子像素SP23包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAS21_E,使得第二像素PX22和第四像素PX24的第三子像素SP23包括黑色数据。
[0124]参考图21和图22,在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAS22_0,使得第一像素PX21和第四像素PX24的第三子像素SP23包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAS22_E,使得第二像素PX22和第三像素PX23的第三子像素SP23包括黑色数据。
[0125]参考图23和图24,在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAS23_0,使得第一像素PX21和第三像素PX23的第二子像素SP22包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAS23_E,使得第二像素PX22和第四像素PX24的第二子像素SP22包括黑色数据。
[0126]参考图25和图26,在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAS24_0,使得第一像素PX21和第四像素PX24的第二子像素SP22包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAS24_E,使得第二像素PX22和第三像素PX23的第二子像素SP22包括黑色数据。
[0127]参考图27和图28,在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAS25_0,使得第一像素PX21和第三像素PX23的第一子像素SP21包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAS25_E,使得第二像素PX22和第四像素PX24的第一子像素SP21包括黑色数据。
[0128]参考图29和图30,在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAS26_0,使得第一像素PX21和第四像素PX24的第一子像素SP21包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAS26_E,使得第二像素PX22和第三像素PX23的第一子像素SP21包括黑色数据。
[0129]图31和图32示出根据示例实施例的、图17的数据转换器在调暗模式下在连续两帧期间提供给数据驱动器的第二显示数据的示例。
[0130]参考图16、图17、图31和图32,在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供包括黑色数据的第二显示数据DTAS27_0,并在第(k+Ι)帧周期期间向数据驱动器150提供包括黑色数据的第二显示数据DTAS27_E,使得具有图16中真实条纹配置的显示面板IlOb的子像素SP21至SP23中的一些不发光。
[0131]在调暗模式下,数据转换器140b的第二处理逻辑143b处理输入图像数据RGB并转换输入图像数据RGB,以在第k帧周期期间向数据驱动器150提供第二显示数据DTAS27_0,使得第一像素PX21和第四像素PX24包括黑色数据,并在第(k+Ι)帧周期期间向数据驱动器150提供第二显示数据DTAS27_E,使得第二像素PX22和第三像素PX23包括黑色数据。
[0132]当图31的第二显示数据DTAS27_0和图32的第二显示数据DTAS27_E被施加到显示面板IlOb时,可视度不会由于帧之间的时空抖动现象被极大地影响。
[0133]在图18至图32中,R表示红色光,G表示绿色光,B表示蓝色光,并且BL表示黑色数据。
[0134]图33是示出图1的OLED显示设备中所示的发射驱动器的框图。
[0135]参考图33,发射驱动器170可以包括彼此相继连接以顺序输出发射控制信号ECl至ECn的多个级STAGEl至STAGEn。
[0136]级STAGEl至STAGEn被分别连接到发射控制线ELl至ELn,并顺序输出发射控制信号ECl至ECn。在预定周期期间,发射控制信号ECl至ECn彼此重叠。
[0137]级STAGEl至STAGEn中的每个接收第一电压VGL和具有比第一电压VGL的电压电平更高的电压电平的第二电压VGH。此外,级STAGEl至STAGEn中的每个接收第一时钟信号CLKl和第二时钟信号CLK2。在下文中,通过发射控制线ELl至ELn输出的发射控制信号ECl至ECn被称为第一发射控制信号至第η发射控制信号。
[0138]在级STAGEl至STAGEn中,第一级STAGEl响应于启动信号FLM被驱动。详细地说,第一级STAGEl响应于启动信号FLM、第一时钟信号CLKl和第二时钟信号CLK2接收第一电压VGL和第二电压VGH并生成第一发射控制信号ECl。第一发射控制信号ECl通过第一发射控制线ELl被施加到像素行中的像素。
[0139]级STAGE2至STAGEn彼此相继连接并被顺序驱动。详细地说,本级被连接到前一级的输出端,并接收从前一级输出的发射控制信号。本级响应于从前一级提供的发射控制信号被驱动。
[0140]例如,第二级STAGE2可以接收从第一级STAGEl输出的第一发射控制信号EC1,并响应于第一发射控制信号ECl被驱动。第二级STAGE2响应于第一发射控制信号ECl、第一时钟信号CLKl和第二时钟信号CLK2接收第一电压VGL和第二电压VGH并生成第二发射控制信号EC2。第二发射控制信号EC2通过第二发射控制线EL2被施加到像素行中的像素。其他级STAGE3至STAGEn以与第二级STAGE2相同的方式被驱动,因此其一些细节将不再重复。
[0141]图34是示出根据示例实施例的图33中的发射驱动器的级的电路图。
[0142]图34示出第一级STAGEl和第二级STAGE2的电路图,但是级STAGEl至STAGEn具有相同的电路配置和功能。因此,在下文中将详细描述第一级STAGEl的电路配置和操作,并且其他级STAGE2至STAGEn的电路配置和操作的其它方面将不再重复,以避免冗余。
[0143]参考图34,级STAGEl至STAGEn中的每个可以包括第一信号处理器171、第二信号处理器172和第三信号处理器173。
[0144]级STAGEl至STAGEn中的每个的第一信号处理器171被施加有第一子控制信号和第二子控制信号。级STAGE2至STAGEn中的每个的第一信号处理器171接收从前一级输出的发射控制信号作为第一子控制信号。第一级STAGEl的第一信号处理器171接收启动信号FLM作为第一子控制信号。此外,奇数级STAGE1、STAGE3、……、和STAGEn-1中的每个的第一信号处理器171接收第一时钟信号CLKl作为第二子控制信号。偶数级STAGE2、STAGE4、……、和STAGEn中的每个的第一信号处理器171接收第二时钟信号CLK2作为第二子控制信号。
[0145]因此,第一信号处理器171响应于第一子控制信号和第二子控制信号,来接收第一电压VGL并生成第一信号CSl和第二信号CS2。第一信号CSl和第二信号CS2被施加到第二信号处理器172。第一级STAGEl的第一信号处理器171响应于启动信号FLM和第一时钟信号CLKl,来接收第一电压VGL并生成第一信号CS I和第二信号CS2。第一信号处理器171将第一信号CSl和第二信号CS2施加到第二信号处理器172。第一信号处理器171可以包括第一晶体管Ml、第二晶体管M2和第三晶体管M3。第一晶体管Ml、第二晶体管M2和第三晶体管M3可以是P沟道金属氧化物半导体(PMOS)晶体管。
[0146]第一晶体管Ml具有被施加有启动信号FLM的源极端子、被施加有第一时钟信号CLKl的栅极端子、以及连接到第二晶体管M2的栅极端子的漏极端子。第二晶体管M2具有被连接到第一晶体管Ml的漏极端子的栅极端子、被连接到第三晶体管M3的源极端子的源极端子、以及被施加有第一时钟信号CLKl的漏极端子。第三晶体管M3具有被施加有第一时钟信号CLKl并被连接到第二晶体管M2的漏极端子的栅极端子、被连接到第二晶体管M2的源极端子的源极端子、以及被施加有第一电压VGL的漏极端子。
[0147]第一信号CSl从彼此连接的第二晶体管M2和第三晶体管M3的源极端子输出。第二信号CS2从第一晶体管Ml的漏极端子输出。
[0148]级STAGEl至STAGEn中的每个的第二信号处理器172被施加有第三子控制信号。奇数级STAGEUSTAGE3、……、和STAGEn-1中的每个的第二信号处理器172接收第二时钟信号CLK2作为第三子控制信号。偶数级STAGE2、STAGE4、……、和STAGEn中的每个的第二信号处理器172接收第一时钟信号CLKl作为第三子控制信号。第二信号处理器172响应于第三子控制信号、第一信号CSl和第二信号CS2,来接收第二电压VGH并生成第三信号CS3和第四信号CS4。第三信号CS3和第四信号CS4被施加到第三信号处理器173。
[0149]第一级STAGEl的第二信号处理器172响应于来自第一信号处理器171的第一信号CSl和第二信号CS2、以及第二时钟信号CLK2,来接收第二电压VGH并生成第三信号CS3和第四信号CS4。第二信号处理器172将第三信号CS3和第四信号CS4施加到第三信号处理器173。第二信号处理器172可以包括第四晶体管M4、第五晶体管M5、第六晶体管M6和第七晶体管M7、以及第一电容器Cl和第二电容器C2。第四晶体管M4至第七晶体管M7可以是PMOS晶体管。
[0150]第四晶体管M4具有被施加有第二时钟信号CLK2的栅极端子、被连接到第一节点NI和第二晶体管M2的栅极端子的漏极端子、以及被连接到第五晶体管M5的漏极端子的源极端子。第一电容器Cl具有被施加有第二时钟信号CLK2的第一电极、以及被连接到第四晶体管M4的漏极端子和第一节点NI的第二电极。第五晶体管M5具有被连接到第三晶体管M3的源极端子和第二节点N2的栅极端子、被施加有第二电压VGH的源极端子、以及被连接到第四晶体管M4的源极端子的漏极端子。第六晶体管M6具有被连接到第二节点N2的栅极端子、被连接到第七晶体管M7的漏极端子的源极端子、以及被施加有第二时钟信号CLK2的漏极端子。第二电容器C2具有被连接到第六晶体管M6的栅极端子的第一电极、以及被连接到第六晶体管M6的源极端子的第二电极。第七晶体管M7具有被施加有第二时钟信号CLK2的栅极端子、被连接到第三节点N3的源极端子、以及被连接到第六晶体管M6的源极端子的漏极端子。
[0151]第三信号CS3被施加到第三节点N3,并且第四信号CS4被施加到第一节点NI。第一级STAGEl的第三信号处理器173响应于从第二信号处理器172提供的第三信号CS3和第四信号CS4,接收第一电压VGL和第二电压VGH并生成第一发射控制信号ECl。第一发射控制信号ECl通过第一发射控制线ELl被施加到像素。第一发射控制信号ECl被施加到第二级STAGE2的第一信号处理器171。
[0152]第三信号处理器173包括第八晶体管M8、第九晶体管M9和第十晶体管MlO以及第三电容器C3。第八晶体管M8、第九晶体管M9和第十晶体管MlO是PMOS晶体管。
[0153]第八晶体管M8具有被连接到第一节点NI的栅极端子、被施加有第二电压VGH的源极端子、以及被连接到第三节点N3的漏极端子。第三电容器C3具有被施加有第二电压VGH的第一电极、和被连接到第三节点N3的第二电极。第九晶体管M9具有被连接到第三节点N3的栅极端子、被施加有第二电压VGH的源极端子、以及被连接到第一发射控制线ELl的漏极端子。第十晶体管MlO具有被连接到第一节点NI的栅极端子、被连接到第一发射控制线ELl的源极端子、以及被施加有第一电压VGL的漏极端子。第九晶体管M9的漏极端子和第十晶体管MlO的源极端子被连接到第二级STAGE2的第一信号处理器171的第一晶体管Ml的源极端子。
[0154]图35是用于解释当在调暗模式下没有使用黑色数据时图34中的第一级的操作的时序图。
[0155]参考图35,第一时钟信号CLKl和第二时钟信号CLK2具有相同的频率。也就是说,第一时钟信号CLKl和第二时钟信号CLK2具有相同的第一周期Pl。第二时钟信号CLK2通过将第一时钟信号CLKl偏移第一时钟信号CLKl的第一周期Pl的一半而得到。第一时钟信号CLKl和第二时钟信号CLK2之间的偏移周期被称为第一持续时间1H。
[0156]启动信号FLM仅被施加到第一级STAGE1,并且启动信号FLM的高电平持续时间被称为第二持续时间INTlI。第二持续时间INTll是第一时钟信号CLKl和第二时钟信号CLK2的第一周期Pl的两倍。也就是说,第二持续时间INTll是第一持续时间IH的四倍。
[0157]当第一时钟信号CLKl从高电平变为低电平时,启动信号FLM从低电平变为高电平。如上所述,启动信号FLM在从低电平变为高电平之后在第二持续时间INTll期间维持高电平。也就是说,当第一时钟信号CLKl从高电平变为低电平时启动信号FLM被激活,并且启动信号FLM的激活状态在第二持续时间INTll期间被维持。
[0158]在下文中,每个信号的高电平被称为第一电平,并且每个信号的低于高电平的低电平被称为第二电平。此外,第一电压VGL具有第二电平,并且第二电压VGH具有第一电平。
[0159]启动信号FLM和第一时钟信号CLKl在第一时间点til具有第二电平,并且第二时钟信号CLK2在第一时间点til具有第一电平。具有第二电平的第一时钟信号CLKl被施加到第一晶体管Ml的栅极端子和第三晶体管M3的栅极端子。因此,第一晶体管Ml和第三晶体管M3被导通。
[0160]具有第二电平的启动信号FLM通过导通的第一晶体管Ml被施加到第二晶体管M2的栅极端子和第一节点NI。因此,第二晶体管M2被导通,并且第一节点NI处的电压具有第二电平。具有第二电平的第一时钟信号CLKl以及第一电压VGL分别通过导通的第二晶体管M2和导通的第三晶体管M3被施加到第二节点N2。因此,第二节点N2处的电压具有第二电平。
[0161]具有第一电平的第二时钟信号CLK2被施加到第四晶体管M4和第七晶体管M7。因此,第四晶体管M4和第七晶体管M7被截止。因为第一节点NI处的电压具有第二电平,第八晶体管M8被导通。第二电压VGH通过导通的第八晶体管M8被施加到第三节点N3。
[0162]因此,第三节点N3处的电压具有第一电平。第三电容器C3被充有第二电压VGH。换句话说,第三电容器C3被充有具有第一电平的电压。因为第三节点N3处的电压具有第一电平,第九晶体管M9被截止。因为第一节点NI处的电压具有第二电平,第十晶体管MlO被导通。由于导通的第十晶体管M10,第一电压VGL被施加到第一发射控制线ELI。因此,第一发射控制信号ECl具有第二电平。
[0163]在第二时间点tl2,启动信号FLM具有第二电平,并且第一时钟信号CLKl和第二时钟信号CLK2具有第一电平。第一晶体管Ml和第三晶体管M3通过具有第一电平的第一时钟信号CLKl被截止。因为第一节点NI处的电压被维持在第二电平,第二晶体管M2被导通。具有第一电平的第一时钟信号CLKl通过导通的第二晶体管M2被施加到第二节点N2。
[0164]因此,第二节点N2处的电压具有第一电平。第一节点NI处的电压具有第二电平,因而第八晶体管M8和第十晶体管MlO被导通。第二电压VGH通过导通的第八晶体管M8被施加到第三节点N3,使得第三节点N3处的电压被维持在第一电平。因为第三节点N3处的电压具有第一电平并且第一节点N1处的电压具有第二电平,第九晶体管M9被截止,并且第十晶体管MlO被导通。因此,第一发射控制信号ECl被维持在第二电平。
[0165]在第三时间点tl3,第二时钟信号CLK2从第一电平变为第二电平,然后从第二电平再次变为第一电平。因此,由于第一电容器Cl的耦合,第一节点NI处的电势通过第二时钟信号CLK2的电势的变化而自举升压(boot-strap)。
[0166]也就是说,由于第一电容器Cl的耦合,在第二时间点tl2具有第二电平的电压的第一节点NI在第二时钟信号CLK2的第二电平周期中具有比第二电平低的第三电平的电压。随着被施加到PMOS晶体管的电压的电平变低,传统PMOS晶体管具有良好的驱动特性。因为第一节点NI处的电压在第二时钟信号CLK2的第二电平周期中具有比第二电平低的第三电平,第八晶体管M8和第十晶体管MlO的驱动特性可以得到提高。第一发射控制信号ECl被维持在第二电平。
[0167]在第四时间点tl4,启动信号FLM和第二时钟信号CLK2具有第一电平,并且第一时钟信号CLKl具有第二电平。第一晶体管Ml通过具有第二电平的第一时钟信号CLKl被导通,并且具有第一电平的启动信号FLM被施加到第一节点NI。第一节点NI处的电压具有第一电平,因而第二晶体管M2和第十晶体管MlO被截止。
[0168]第三晶体管M3响应于具有第二电平的第一时钟信号CLKl被导通,并且第一电压VGL被施加到第二节点N2。因此,第二节点N2处的电压具有第二电平。第七晶体管M7响应于具有第一电平的第二时钟信号CLK2被截止。因为第一节点NI处的电压具有第一电平,第八晶体管M8被截止。第三节点N3处的电压通过第三电容器C3被维持在第一电平。第三节点N3处的电压被维持在第一电平,因而第九晶体管M9被截止。因此,第一发射控制信号ECl被维持在第二电平。
[0169]在第五时间点tl5,启动信号FLM和第一时钟信号CLKl具有第一电平,并且第二时钟信号CLK2具有第二电平。第一晶体管Ml和第三晶体管M3通过具有第一电平的第一时钟信号CLKl被截止。因为第一节点NI处的电压被维持在第一电平,第二晶体管M2、第八晶体管M8和第十晶体管MlO被截止。第四晶体管M4和第七晶体管M7响应于具有第二电平的第二时钟信号CLK2被导通。此外,第二节点N2处的电压具有第二电平,使得第五晶体管M5和第六晶体管M6被导通。
[0170]如上面所述的自举升压,由于第二电容器C2的耦合,第二节点N2的电势通过第二时钟信号CLK2的电势的变化而自举升压。也就是说,第二节点N2处的电压在第二时钟信号CLK2的第二电平周期中具有比第二电平低的第三电平。
[0171]具有第二电平的第二时钟信号CLK2通过导通的第六晶体管M6和第七晶体管M7被施加到第三节点N3。因此,第三节点N3处的电压在第五时间点tl5具有第二电平。因为第三节点N3处的电压具有第二电平,第九晶体管M9被导通。因为第九晶体管M9被导通并且第十晶体管MlO被截止,第一发射控制信号ECl被维持在第一电平。
[0172]在第六时间点tl6,启动信号FLM和第一时钟信号CLKl具有第二电平,并且第二时钟信号CLK2具有第一电平。根据在第一时间点til的操作,第一发射控制信号ECl在第六时间点tl6具有第二电平。其中第一发射控制信号ECl具有第一电平的持续时间被称为第三持续时间INT12。第三持续时间INT12是第一持续时间IH的三倍。第一发射控制信号ECl通过第一发射控制线ELl被提供到第二级STAGE2和像素。
[0173]第二级STAGE2响应于第一发射控制信号ECl、第一时钟信号CLKl和第二时钟信号CLK2生成第二发射控制信号EC2。第二发射控制信号EC2在相对于第一发射控制信号ECl偏移第一持续时间IH之后被输出。换句话说,从级STAGEl至STAGEn输出的发射控制信号ECl至ECn被顺序偏移第一持续时间1H。
[0174]从本级输出的发射控制信号通过将从前一级输出的发射控制信号偏移第一持续时间IH来获得。在具有第一电平的发射控制信号ECl至ECn中的每个期间,对应像素行中的像素不发光。
[0175]当OLED显示设备100通过如参考图35所述增加非发射周期来降低显示面板110的亮度而执行调暗操作时,响应于数据电压的变化的诸如条纹图案的缺陷可能会出现在显示面板110中。
[0176]图36是用于解释根据示例实施例的、当在调暗模式下使用黑色数据时图34中的第一级的操作的时序图。
[0177]图36中从第一时间点t21到第五时间点t25的操作与图35中从第一时间点til到第五时间点tl5的操作基本相同。
[0178]在图36中,启动信号FLM的高电平持续时间被称为第二持续时间INT21。第二持续时间INT21与第一时钟信号CLKl和第二时钟信号CLK2的第一周期Pl相同。启动信号FLM在从低电平变为高电平之后在第二持续时间INT21期间维持高电平。也就是说,启动信号FLM在第一时钟信号CLKl从高电平变为低电平时被激活,并且启动信号FLM的激活状态在第二持续时间INT21期间被维持。
[0179]在第六时间点t26,启动信号FLM和第一时钟信号CLKl具有第二电平,并且第二时钟信号CLK2具有第一电平。第一发射控制信号ECl在第六时间点t26具有第二电平。其中第一发射控制信号ECl具有第一电平的持续时间被称为第三持续时间INT22。第三持续时间INT22是第一持续时间IH的一倍半。第一发射控制信号ECl通过第一发射控制线ELl被提供到第二级STAGE2和像素。
[0180]第二级STAGE2响应于第一发射控制信号ECl、第一时钟信号CLKl和第二时钟信号CLK2生成第二发射控制信号EC2。第二发射控制信号EC2在相对于第一发射控制信号ECl偏移第一持续时间IH之后被输出。换句话说,从级STAGEl至STAGEn输出的发射控制信号ECl至ECn被顺序偏移第一持续时间1H。从本级输出的发射控制信号通过将从前一级输出的发射控制信号偏移第一持续时间IH来获得。在具有第一电平的发射控制信号ECl至ECn中的每个期间,对应像素行中的像素不发光。
[0181]当OLED显示设备100通过如参考图36所述向显示面板110提供包括黑色数据的数据电压来降低显示面板110的亮度而执行调暗操作时,与图35的情况相比,可以防止在显示面板110中出现响应于数据电压的变化的诸如条纹图案的缺陷,并且显示面板110的亮度不被降低。
[0182]图37是示出根据示例实施例的操作OLED显示设备的方法的流程图。
[0183]图38是示出在图37的操作OLED显示设备的方法中的第一模式的操作的流程图。
[0184]图39是示出在图37的操作OLED显示设备的方法中的第二模式的操作的流程图。
[0185]在图37至图39中,假设显示面板110是五格型配置。
[0186]参考图1至图15和图37至图39,时序控制器130接收输入图像数据RGB (SllO)。电源180中的电池感测模块183确定电池181的剩余电力是否大于基准值,以向模式信号生成器190提供表示电池181的剩余电力是否大于基准值的电池感测信号BS(S120)。
[0187]当电池感测信号BS表示电池181的剩余电力大于基准值时,时序控制器130将输入图像数据RGB转换为不包括黑色数据的第一显示数据DTA1,以在第一模式(例如正常模式)下向数据驱动器150提供第一显示数据DTAl (S130)。当电池感测信号BS表示电池181的剩余电力不大于基准值时,时序控制器130将输入图像数据RGB转换成包括黑色数据的第二显示数据DTA2,以在第二模式(例如调暗模式)下向数据驱动器150提供第二显示数据 DTA2(S140)ο
[0188]在正常模式下,时序控制器130的数据转换器140转换符合五格型配置的第一显示数据DTA1,以将第一显示数据DTAl提供到数据驱动器150 (S131)。数据驱动器150将与第一显示数据DTAl对应的数据电压施加到显示面板中的像素行,使得与输入图像数据RGB对应的图像在正常模式下被显示在显示面板110上(S133)。
[0189]在调暗模式下,时序控制器130的数据转换器140转换包括黑色数据并符合五格型配置的第二显示数据DTA2,以将第二显示数据DTA2提供到数据驱动器150 (S141)。发射驱动器170降低子像素的非发射时间间隔,并且数据驱动器150将与第二显示数据DTA2对应的数据电压施加到显示面板中的像素行,使得显示面板110的亮度被降低(S143)。
[0190]图40是示出根据示例实施例的显示系统的框图。
[0191]参考图40,显示系统800可以包括应用处理器810和OLED显示设备820。OLED显示设备820可以包括驱动电路830、显示面板840和电源850。电源850可包括可再充电电池851和电池感测模块853。电源850可以将电力PWR提供到显示面板840。电池感测模块853可感测可再充电电池851的剩余电力,以将电池感测信号BS输出到驱动电路830。
[0192]显示系统800可以是便携式设备,诸如笔记本电脑、蜂窝电话、智能电话、个人计算机(PC)、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器、导航系统等。
[0193]应用处理器810将输入图像数据RGB、控制信号CTL和主时钟信号MCLK提供到OLED显示设备820。
[0194]驱动电路830、显示面板840和电源850分别与驱动电路105、显示面板110和电源180基本相同。因此,显示系统800基于电池感测信号BS在正常模式或其中驱动电路830降低显示面板840的亮度的调暗模式下操作。显示系统800在正常模式下将输入图像数据RGB转换为不包括黑色数据的第一显示数据DTAl以在显示面板840中显示第一显示数据DTAl,并在调暗模式下将输入图像数据RGB转换为包括黑色数据的第二显示数据DTA2以在显示面板840中显示第二显示数据DTA2,同时在调暗模式下减少非发射周期,以防止条纹图案。
[0195]图41是示出根据示例实施例的包括OLED显示设备的电子设备的框图。
[0196]参考图41,电子设备1000包括处理器1010、存储器设备1020、贮存设备1030、输入/输出(I/o)设备1040、电源1050和OLED显示设备1060。电源1050可包括可再充电电池1051和电池感测模块1053。电源1050可以提供电子设备1000的操作的电力。电池感测模块1053可以感测可再充电电池1051的剩余电力,以将电池感测信号BS输出到OLED显示设备1060。电子设备1000可以进一步包括用于与视频卡、声卡、存储器卡、通用串行总线(USB)设备和其他电子系统等通信的多个端口。
[0197]处理器1010可以执行各种计算功能或任务。处理器1010可以是例如微处理器、中央处理单元(CPU)等。处理器1010可以经由地址总线、控制总线、数据总线等被连接到其它组件。另外,处理器1010可以被联接到诸如外围组件互连(PCI)总线的扩展总线。
[0198]存储器设备1020可存储用于电子设备1000的操作的数据。例如,存储器设备1020可包括至少一个非易失性存储器设备,诸如可擦除可编程只读存储器(EPROM)设备、电可擦除可编程只读存储器(EEPROM)设备、快闪存储器设备、相变随机存取存储器(PRAM)设备、电阻随机存取存储器(RRAM)设备、纳米浮栅存储器(NFGM)设备、聚合物随机存取存储器(PoRAM)设备、磁随机存取存储器(MRAM)设备、铁电随机存取存储器(FRAM)设备等,和/或至少一个易失性存储器设备,诸如动态随机存取存储器(DRAM)设备、静态随机存取存储器(SRAM)设备、移动动态随机存取存储器(移动DRAM)设备等。
[0199]贮存设备1030可以是例如固态驱动器(SSD)设备、硬盘驱动器(HDD)设备、CD-ROM设备等。I/O设备1040可以是例如输入设备,诸如键盘、小键盘、鼠标、触摸屏等,和/或输出设备,诸如打印机、扬声器等。电源1050可供应用于电子设备1000的操作的电力。OLED显示设备1060可以经由总线或其它通信链路与其他组件通信。
[0200]OLED显示设备1060可以采用图1的OLED显示设备100。因此,OLED显示设备1060基于电池感测信号BS在正常模式或其中显示面板的亮度被降低的调暗模式下操作。OLED显示设备1060在正常模式下将图像数据转换为不包括黑色数据的第一显示数据,以在显示面板中显示第一显示数据,并在调暗模式下将图像数据转换为包括黑色数据的第二显示数据,以在显示面板中显示第二显示数据,同时在调暗模式下减少非发射周期以防止条纹图案。
[0201]本实施例可以被应用于具有有机发光显示设备1060的任何电子设备1000。例如,本实施例可以被应用到电子设备1000,诸如电视、计算机监视器、膝上型计算机、数字照相机、蜂窝电话、智能电话、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器、导航系统、视频电话等。
[0202]本发明可以被应用到包括显示立体图像的显示设备的任何显示设备或任何电子设备。例如,本发明可被应用到电视、计算机监视器、膝上型计算机、数字照相机、蜂窝电话、智能电话、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器、导航系统、视频电话等。
[0203]以上是示例实施例的例示,而不应被解释为其限制。尽管已经描述了一些示例实施例,本领域技术人员将容易理解,可以在示例实施例中进行许多修改,而实质上不脱离本发明的新颖性教导和方面。因此,所有这些修改都意在被包括在权利要求及其等同方案所限定的本发明的范围内。因此,应理解,前述是各种示例实施例的例示,而不应被解释为限于所公开的具体示例实施例,并且对所公开的示例实施例的修改以及其它示例实施例都意在被包括在所附权利要求及其等同方案的范围内。
【主权项】
1.一种有机发光二极管显示设备,包括: 包括多个像素行的显示面板; 驱动电路,被配置为: 在正常模式下将第一显示数据提供到所述多个像素行; 响应于模式信号,在调暗模式下将包括黑色数据的第二显示数据提供到所述多个像素行;并且 将所述显示面板在所述调暗模式下的第二亮度减小到比所述显示面板在所述正常模式下的第一亮度低的水平;以及 被配置为将低电源电压和高电源电压施加到所述显示面板的电源,所述电源提供所述模式信号。2.根据权利要求1所述的有机发光二极管显示设备,其中所述多个像素行包括相对于彼此交替布置的多个奇数像素行和多个偶数像素行, 其中所述多个奇数像素行中的每个包括相对于彼此交替布置的多个第一像素和多个第二像素, 其中所述多个偶数像素行中的每个包括相对于彼此交替布置的多个第三像素和多个第四像素,并且 其中每个第一像素包括被配置为发射第一颜色光的第一子像素和被配置为发射第二颜色光的第二子像素,每个第二像素包括被配置为发射第三颜色光的第三子像素和所述第二子像素,每个第三像素包括所述第三子像素和所述第二子像素,并且每个第四像素包括所述第一子像素和所述第二子像素。3.根据权利要求2所述的有机发光二极管显示设备,其中所述驱动电路被配置为在所述调暗模式下将所述黑色数据提供到所述第二像素和所述第四像素的所述第二子像素。4.根据权利要求2所述的有机发光二极管显示设备,其中所述驱动电路在所述调暗模式下被配置为: 在第k帧周期期间将所述黑色数据提供到所述第二像素和所述第四像素的所述第二子像素;并且 在第(k+Ι)帧周期期间将所述黑色数据提供到所述第一像素和所述第三像素的所述第二子像素, 其中k为大于O的整数。5.根据权利要求2所述的有机发光二极管显示设备,其中所述驱动电路在所述调暗模式下被配置为: 在第k帧周期期间将所述黑色数据提供到所述第二像素和所述第三像素的所述第二子像素;并且 在第(k+Ι)帧周期期间将所述黑色数据提供到所述第一像素和所述第四像素的所述第二子像素, 其中k为大于O的整数。6.根据权利要求2所述的有机发光二极管显示设备,其中所述驱动电路在所述调暗模式下被配置为: 在第k帧周期期间将所述黑色数据提供到所述偶数像素行中的所述像素;并且 在第(k+Ι)帧周期期间将所述黑色数据提供到所述奇数像素行中的所述像素, 其中k为大于O的整数。7.根据权利要求2所述的有机发光二极管显示设备,其中所述驱动电路在所述调暗模式下被配置为: 在第k帧周期期间将所述黑色数据提供到所述第二像素和所述第四像素;并且 在第(k+Ι)帧周期期间将所述黑色数据提供到所述第一像素和所述第三像素, 其中k为大于O的整数。8.根据权利要求2所述的有机发光二极管显示设备,其中所述第一颜色光为红色光,所述第二颜色光为绿色光,并且所述第三颜色光为蓝色光。9.根据权利要求1所述的有机发光二极管显示设备,其中所述多个像素行包括相对于彼此交替布置的多个奇数像素行和多个偶数像素行, 其中所述多个奇数像素行中的每个包括相对于彼此交替布置的第一像素和第二像素, 其中所述多个偶数像素行中的每个包括相对于彼此交替布置的第三像素和第四像素,并且 其中所述第一像素至所述第四像素中的每个包括被配置为发射第一颜色光的第一子像素、被配置为发射第二颜色光的第二子像素、以及被配置为发射第三颜色光的第三子像素。10.根据权利要求9所述的有机发光二极管显示设备,其中所述驱动电路在所述调暗模式下被配置为: 在第k帧周期期间将所述黑色数据提供到所述第一像素和所述第三像素的相同子像素;并且 在第(k+Ι)帧周期期间将所述黑色数据提供到所述第二像素和所述第四像素的相同子像素, 其中k为大于O的整数。
【文档编号】G09G3/3225GK105895019SQ201510885834
【公开日】2016年8月24日
【申请日】2015年12月4日
【发明人】李在植, 朴晋佑
【申请人】三星显示有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1