像素驱动电路及其驱动方法、阵列基板、显示装置的制造方法

文档序号:10595470阅读:384来源:国知局
像素驱动电路及其驱动方法、阵列基板、显示装置的制造方法
【专利摘要】本发明公开一种像素驱动电路及其驱动方法、阵列基板、显示装置,涉及显示技术领域,为解决驱动开关管的栅极长期处于高电压下工作所导致的驱动开关管出现阈值电压漂移的问题。所述像素驱动电路包括:漂移抑制单元、数据写入单元、补偿单元和工作单元;其中,漂移抑制单元接收基准控制信号和基准信号,漂移抑制单元用于在漂移抑制时段和重置时段,在基准控制信号的控制下将基准信号输出给补偿单元;在漂移抑制时段,基准信号的电位小于0。本发明提供的像素驱动电路用于驱动工作单元工作。
【专利说明】
像素驱动电路及其驱动方法、阵列基板、显示装置
技术领域
[0001]本发明涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法、阵列基板、显示装置。
【背景技术】
[0002]有机发光二极管(Organic Light-Emitting D1de,以下简称0LED)显示装置具有自发光、反应速度快、对比度高、视角广等诸多优点,是目前受到广泛关注的一种显示装置。
[0003]OLED显示装置包括矩阵式排布的多个像素,驱动和控制每个像素进行灰阶的显示依赖于像素内部的像素驱动电路。传统的像素驱动电路中,一般通过驱动开关管驱动像素中对应的OLED,来实现OLED显示装置的画面显示;这种驱动开关管在工作过程中,其栅极会长期在高偏压下工作,而这种长时间的高偏压作用会使得驱动开关管的化学特性不稳定,容易导致驱动开关管出现阈值电压漂移的现象,影响正常扫描信号的输出。

【发明内容】

[0004]本发明的目的在于提供一种像素驱动电路及其驱动方法、阵列基板、显示装置,用于解决驱动开关管的栅极长期处于高电压下工作所导致的驱动开关管出现阈值电压漂移的问题。
[0005]为了实现上述目的,本发明提供如下技术方案:
[0006]本发明的第一方面提供一种像素驱动电路,所述像素驱动电路的一个驱动周期包括:漂移抑制时段、重置时段、补偿时段、数据写入时段和工作时段,所述像素驱动电路包括:
[0007]漂移抑制单元,所述漂移抑制单元接收基准控制信号和基准信号,所述漂移抑制单元用于:在所述漂移抑制时段和所述重置时段,在所述基准控制信号的控制下将所述基准信号输出;在所述漂移抑制时段,所述基准信号的电位小于O;
[0008]数据写入单元,所述数据写入单元接收栅极控制信号、数据信号和电源电压信号,所述数据信号的电位为数据电位,所述数据写入单元用于:在所述补偿时段和所述数据写入时段,在所述栅极控制信号和电源电压信号的控制下将所述数据信号输出;
[0009]与所述漂移抑制单元连接且与所述数据写入单元连接的补偿单元,所述补偿单元还与输出节点连接,所述补偿单元接收电源电压信号;所述补偿单元用于:在所述重置时段,利用所述基准信号和处于低电位的电源电压信号,将所述输出节点的电位重置为重置电位;在所述补偿时段,利用所述数据信号和处于高电位的电源电压信号,将所述输出节点的电位从所述重置电位上拉至第一电位;在所述数据写入时段,利用所述数据信号和处于浮空状态的电源电压信号,将所述输出节点的电位从所述第一电位上拉至第二电位;在所述工作时段,在处于高电位的电源电压信号的作用下,生成一驱动信号并输出至所述输出节点;
[0010]与所述输出节点连接的工作单元,所述工作单元还与电源负极连接,所述工作单元用于:在所述工作时段,在所述驱动信号的驱动下工作。
[0011]基于上述像素驱动电路的技术方案,本发明的第二方面提供一种像素驱动电路的驱动方法,上述像素驱动电路包括:漂移抑制单元、数据写入单元、补偿单元和工作单元,其中所述补偿单元和所述工作单元的公共端为输出节点,所述驱动方法包括多个驱动周期,每个所述驱动周期包括:
[0012]漂移抑制时段,向所述漂移抑制单元输入基准控制信号和基准信号,使所述漂移抑制单元在所述基准控制信号的控制下,将电位小于O的所述基准信号输出至所述补偿单元;
[0013]重置时段,向所述漂移抑制单元输入基准控制信号和基准信号,使所述漂移抑制单元在所述基准控制信号的控制下,将所述基准信号输出至所述补偿单元,使所述补偿单元处于工作状态;并向所述补偿单元输入处于低电位的电源电压信号,将所述输出节点的电位重置为重置电位;
[0014]补偿时段,向所述数据写入单元输入栅极控制信号、数据信号和处于高电位的电源电压信号,使所述数据写入单元在所述栅极控制信号和处于高电位的电源电压信号的控制下,将所述数据信号输出至所述补偿单元;并向所述补偿单元输入处于高电位的电源电压信号,将所述输出节点的电位从所述重置电位上拉至第一电位;
[0015]数据写入时段,向所述数据写入单元输入栅极控制信号、数据信号和处于高电位的电源电压信号,使所述数据写入单元在所述栅极控制信号和处于高电位的电源电压信号的控制下,将所述数据信号输出至所述补偿单元;并使所述补偿单元利用处于浮空状态的所述电源电压信号,将所述输出节点的电位从所述第一电位上拉至第二电位;
[0016]工作时段,向所述补偿单元输入处于高电位的电源电压信号,使所述补偿单元在所述处于高电位的电源电压信号的作用下生成一驱动信号,利用所述驱动信号驱动所述工作单元工作。
[0017]基于上述像素驱动电路的技术方案,本发明的第三方面提供一种阵列基板,所述阵列基板包括上述像素驱动电路。
[0018]基于上述阵列基板的技术方案,本发明的第四方面提供一种显示装置,所述显示装置包括上述阵列基板。
[0019]本发明提供的像素驱动电路中,在漂移抑制时段,漂移抑制单元能够在基准控制信号的控制下将电位小于O的基准信号输出给补偿单元,将补偿单元中的驱动开关管的栅极电位变为负电位;在驱动开关管的栅极电位为负电位的情况下,驱动开关管的阈值电压向负向漂移,而阈值电压向负向漂移时,其漂移程度要远小于阈值电压向正向漂移的程度;这样在每个驱动周期内,驱动开关管的栅极电位能够在负电位和正电位(高电位)之间交替变换,很好的避免了由于补偿单元中驱动开关管的栅极长期处于高偏压下工作所导致的阈值电压Vth漂移的问题,保证了扫描信号的正常输出。
【附图说明】
[0020]此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
[0021]图1为本发明实施例提供的像素驱动电路的结构示意图;
[0022]图2为本发明实施例提供的像素驱动电路的控制时序图。
[0023]附图标记:
[0024]1-漂移抑制单元;2-数据写入单元; 3-补偿单元;
[0025]4-工作单元;5-电源单元;Pl-漂移抑制时段;
[0026]P2-重置时段;P3-补偿时段;P4-数据写入时段;
[0027]p5-工作时段;Tl-第一开关管; T2-第二开关管;
[0028]T3-第三开关管;T4-第四开关管; Td-驱动开关管;
[0029]Cl-第一电容;C2-第二电容;D-发光器件;
[0030]Gl-基准控制彳目号;G3-棚.极控制彳目号;G4-电源控制彳目号;
[0031]Data-数据信号;VDD-电源电压信号;ELVSS-电源负极;
[0032]N_l_输入节点;POS-输出节点;VSTRESS-基准信号。
【具体实施方式】
[0033]为了进一步说明本发明实施例提供的像素驱动电路及其驱动方法、阵列基板、显示装置,下面结合说明书附图进行详细描述。
[0034]请参阅图1,本发明实施例提供的像素驱动电路的一个驱动周期包括:漂移抑制时段pl、重置时段P2、补偿时段p3、数据写入时段p4和工作时段p5;像素驱动电路包括:漂移抑制单元1、数据写入单元2、补偿单元3和工作单元4;其中,漂移抑制单元I接收基准控制信号Gl和基准信号VSTRESS,漂移抑制单元I用于在漂移抑制时段pi和重置时段p2,在基准控制信号Gl的控制下将基准信号VSTRESS输出;而且在漂移抑制时段pi,基准信号VSTRESS的电位小于O;在补偿时段p3、数据写入时段p4和工作时段p5,漂移抑制单元I均没有信号输出。
[0035]数据写入单元2接收栅极控制信号G3、数据信号Data和电源电压信号VDD,数据信号Data的电位为数据电位,数据写入单元2用于在补偿时段p3和数据写入时段p4,在栅极控制信号G3和电源电压信号VDD的控制下将数据信号Data输出;在漂移抑制时段pl、重置时段P2和工作时段p5,数据写入单元2均没有信号输出。
[0036]补偿单元3与漂移抑制单元I连接且与数据写入单元2连接,补偿单元3还与输出节点pos连接,补偿单元3接收电源电压信号VDD;补偿单元3用于在重置时段p2,利用基准信号VSTRESS和处于低电位的电源电压信号VDD,将输出节点pos的电位重置为重置电位;在补偿时段P3,补偿单元3利用数据信号Data和处于高电位的电源电压信号VDD,将输出节点pos的电位从重置电位上拉至第一电位;在数据写入时段P4,补偿单元3利用数据信号Data和处于浮空状态的电源电压信号VDD,将输出节点pos的电位从第一电位上拉至第二电位;在工作时段P5,补偿单元3在处于高电位的电源电压信号VDD的作用下,生成一驱动信号并输出至输出节点pos;在漂移抑制时段pi补偿单元3没有信号输出。
[0037 ] 工作单元4与输出节点pos连接,工作单元4还与电源负极ELVSS连接,工作单元4用于在工作时段P5,在驱动信号的驱动下工作。
[0038]请参阅图1和图2,上述像素驱动电路在一个驱动周期的工作过程为:在漂移抑制时段Pl,漂移抑制单元I接收基准控制信号Gl和基准信号VSTRESS,漂移抑制单元I在基准控制信号Gl的控制下,将电位小于O的基准信号VSTRESS输出至补偿单元3;在重置时段p2,漂移抑制单元I接收基准控制信号Gl和基准信号VSTRESS,漂移抑制单元I在基准控制信号Gl的控制下,将基准信号VSTRESS输出至补偿单元3,使补偿单元3处于工作状态,同时补偿单元3接收处于低电位的电源电压信号VDD,实现将输出节点pos的电位重置为重置电位;在补偿时段P3,数据写入单元2接收栅极控制信号G3、数据信号Data和处于高电位的电源电压信号VDD,数据写入单元2在栅极控制信号G3和处于高电位的电源电压信号VDD的控制下,将数据信号Data输出至补偿单元3,同时补偿单元3接收处于高电位的电源电压信号VDD,实现将输出节点pos的电位从重置电位上拉至第一电位;在数据写入时段p4,数据写入单元2接收栅极控制信号G3、数据信号Data和处于高电位的电源电压信号VDD,数据写入单元2在栅极控制信号G3和处于高电位的电源电压信号VDD的控制下,将数据信号Data输出至补偿单元3,同时补偿单元3利用处于浮空状态的电源电压信号VDD,将输出节点pos的电位从第一电位上拉至第二电位;在工作时段P5,补偿单元3接收处于高电位的电源电压信号VDD,补偿单元3在处于高电位的电源电压信号VDD的作用下生成一驱动信号,驱动信号驱动工作单元4工作。
[0039]根据上述像素驱动电路的具体结构和像素驱动电路在一个驱动周期的工作过程可知,本发明实施例提供的像素驱动电路中,在漂移抑制时段Pl,漂移抑制单元I能够在基准控制信号Gl的控制下将电位小于O的基准信号VSTRESS输出给补偿单元3,将补偿单元3中的驱动开关管Td的栅极电位变为负电位;在驱动开关管Td的栅极电位为负电位的情况下,驱动开关管Td的阈值电压Vth向负向漂移,而阈值电压Vth向负向漂移时,其漂移程度要远小于阈值电压Vth向正向漂移的程度;这样在每个驱动周期内,驱动开关管的栅极电位能够在负电位和正电位(高电位)之间交替变换,很好的避免了由于补偿单元3中驱动开关管Td的栅极长期处于高偏压下工作所导致的阈值电压Vth漂移的问题,保证了扫描信号的正常输出。
[0040]值得注意的是,对于使用氧化物制作的驱动开关管Td,其栅极更容易受到单一偏压的影响,当采用这种氧化物驱动开关管Td来驱动工作单元4工作时,通过本发明实施例提供的像素驱动电路,同样能够避免由于氧化物驱动开关管的栅极长期处于高偏压下工作所导致的阈值电压Vth漂移的问题,保证了扫描信号的正常输出。
[0041]需要说明的是,本发明实施例所提供的像素驱动电路中,补偿单元3所利用的电源电压信号VDD的电位有三种状态:高电位、低电位和浮空;其中,补偿单元3利用浮空状态的电源电压信号VDD,是指补偿单元3不接收任何电位的电源电压信号VDD。此外,漂移抑制单元1、数据写入单元2和补偿单元3的公共端为输入节点N_1,补偿单元3和工作单元4的公共端为输出节点pos。
[0042]下面以具体的电路结构为例对本发明实施例所提供的像素驱动电路进行介绍。如图1所示,本实施所提供的像素驱动电路的漂移抑制单元I可包括:第一开关管Tl,该第一开关管Tl的控制端接收基准控制信号Gl,第一开关管Tl的输入端接收基准信号VSTRESS,第一开关管Tl的输出端连接补偿单元3。
[0043]数据写入单元2可包括:第二开关管T2和第三开关管T3;其中,第二开关管T2的控制端接收电源电压信号VDD,第二开关管T2的输入端连接第三开关管T3的输出端,第二开关管T2的输出端连接补偿单元3;第三开关管T3的控制端接收栅极控制信号G3,第三开关管T3的输入端接收数据信号Data。
[0044]补偿单元3可包括:驱动开关管Td,该驱动开关管Td的控制端连接漂移抑制单元I且连接数据写入单元2,该驱动开关管Td的输入端接收电源电压信号VDD,该驱动开关管Td的输出端连接输出节点pos;第一电容Cl,该第一电容Cl的第一端连接驱动开关管Td的控制端,该第一电容Cl的第二端连接驱动开关管Td的输出端。
[0045]工作单元4可包括:发光器件D,该发光器件D的阳极连接输出节点pos,该发光器件D的阴极连接电源负极ELVSS,发光器件D能够在驱动信号的驱动下发光;第二电容C2,该第二电容C2的第一端连接发光器件D的阳极,该第二电容C2的第二端连接发光器件D的阴极。
[0046]上述实施例提供的具体的像素驱动电路的工作过程为:在一个驱动周期内,依次包括以下五个时段:
[0047]漂移抑制时段pi,将电位小于O的基准信号VSTRESS输出至补偿单元3,使补偿单元3中的驱动开关管Td的栅极处于负压状态。在此时段内,基准控制信号Gl处于高电位,控制第一开关管Tl导通,从而电位小于O的基准信号VSTRESS从第一开关管Tl的输出端输出,使输入节点【1的电位VN」等于基准信号VSTRESS的电位(S卩负电位),即使得补偿单元3中的驱动开关管Td的栅极电位为负电位;电源电压信号VDD处于低电位VDD_L,从而控制第二开关管T2截止,使得数据写入单元2无信号输出。
[0048]重置时段P2,将输出节点pos的电位Vpos重置为重置电位,清除上一驱动周期的信息。在此时段内,基准控制信号Gl处于高电位,控制第一开关管Tl导通,从而基准信号VSTRESS(在此阶段基准信号VSTRESS的电位大于或等于驱动开关管Td的阈值电压Vth)从第一开关管Tl的输出端输出,使输入节点N_1的电位Vnj等于基准信号VSTRESS的电位,使驱动开关管Td处于导通状态,此时将电源电压信号VDD置于低电位VDD_L,就使得输出节点pos的电位Vpos变化为重置电位(即电源电压信号VDD的低电位VDD_L);驱动开关管Td的栅源电压Vgs = VN—i_Vpos>Vth,从而驱动开关管Td继续导通,输出节点pos的电位Vpos保持为VDD_L(即重置电位);而且在此时段电源电压信号VDD处于低电位VDD_L,能够控制第二开关管T2截止,使得数据写入单元2无信号输出;需要说明的是,虽然在此时段内驱动开关管Td保持导通,但是由于Vpos = VDD_L,因此并不足以使发光器件D打开并发光。
[0049]补偿时段p3,将输出节点pos的电位Vpos从重置电位拉高至第一电位,对输出节点pos的电位Vpos进行补偿。在此时段内,基准控制信号Gl处于低电位,控制第一开关管Tl截止,从而使第一开关管Tl停止输出基准信号VSTRESS;同时将电源电压信号VDD置于高电位VDD_H,即能够控制第二开关管T2导通,而且第三开关管T3在栅极控制信号G3的作用下,周期性的导通和截止,当栅极控制信号G3控制第三开关管T3导通时,低电位数据信号Data_L(数据信号Data的低电位Data_L大于等于驱动开关管Td的阈值电压Vth)从第三开关管T3的输出端输出到第二开关管T2的输入端,再经第二开关管T2的输出端输出至输入节点N_1和第一电容Cl (存储在第一电容Cl内)中,当栅极控制信号G3控制第三开关管T3截止时,存储在第一电容Cl中的低电位数据信号Data_L能够继续维持输入节点【1的电位Vnj,保证驱动开关管Td在此阶段一直处于导通的状态;由于在此阶段电源电压信号VDD处于高电位VDD_H,且驱动开关管Td导通,使得输出节点pos的电位Vpos由重置电位开始上升,驱动开关管Td的栅源电压Vgs开始由(Data_L_VDD_L)逐渐减小,直至Vgs = Vth,驱动开关管Td截止,此时,输出节点pos的电位Vpos = Data_L_Vth,(Data_L_Vth)即为第一电位。需要说明的是,在此阶段内,当Vgs>Vth时,虽然驱动开关管Td导通,但是输出节点pos的电位Vpos并不是很高,不足以驱动发光器件D打开并发光,当Vgs = Vth时,驱动开关管Td截止,处于高电位VDDJ^9电源电压信号VDD无法输送至输出节点pos,因此发光器件D仍然无法发光。
[0050]数据写入时段p4,将输出节点pos的电位Vpos从第一电位上拉至第二电位,以消除驱动开关管Td的阈值电压Vth对发光器件D的影响。在此时段内,基准控制信号Gl仍然处于低电位,即第一开关管Tl仍然截止,第一开关管Tl不会输出基准信号VSTRESS;电源电压信号VDD仍然处于高电位VDD_H,使第二开关管T2继续导通,栅极控制信号G3处于高电位将第三开关管T3导通,从而控制第三开关管T3将高电位数据信号Data_H输出至第二开关管T2的输入端,再由第二开关管T2将高电位数据信号Data_H输出至输入节点【1和第一电容Cl,这样输入节点【1的电位Vnj即为数据信号Data的高电位Data_H,输入节点【1的电位Vnj的变化量即为高电位数据信号Data_H与低电位数据信号Data_L之差(Data_H_Data_L);接着将栅极控制信号G3处于低电位,使第三开关管T3截止,由存储在第一电容Cl中的高电位数据信号Data_H继续维持驱动开关管Td的导通;在此时段控制驱动开关管Td的输入端不接收任何电位的电源电压信号VDD,即驱动开关管Td接收浮空状态的电源电压信号VDD,使第一电容Cl产生电容自举效应,将输出节点pos的电位Vpos由(Data_L_Vth)自举为第二电位,由于输入节点11的电位VN—!的变化量为(Data_H_Data_L),因此输出节点pos的变化量应为α(Data_H_Data_L),其中a = Cl/(C1+C2),从而第二电位应为:Vpos = Data_L_Vth+a(Data_H_Data_L);需要说明的是,在此时段内,由于驱动晶体管不接收电源电压信号VDD,因此发光器件D不会发光。
[0051 ]工作时段P5,驱动开关管Td导通,并接收处于高电位VDD_H的电源电压信号VDD,从而能够驱动发光器件D打开并发光。在此时段内,基准控制信号Gl处于低电位,控制第一开关管Tl截止;栅极控制信号G3处于低电位,控制第三开关管T3截止,从而输入节点Nj的电位Vn—I保持在Data_H,驱动开关管Td导通,输出节点pos的电位Vpos保持在[Data_L_Vth+a(Data_H_Data_L)]不变,因此驱动开关管Td的栅源电压Vgs恒定,即:
[0052]Vgs = Vn1-Vpos = Data_H- [ Data_L~V th+α (Data_H-Data_L)] 公式(I)
[0053]Vgs = (l-α) (Data_H-Data_L)+Vth 公式(2)
[0054]根据发光器件D的工作电流的计算公式:
[0055]Ic = K(Vgs-Vth)2 公式(3)
[0056]其中,K为常数,将上述公式(2)代入公式(3)中,能够得到:
[0057]Id = K[ (l-α) (Data_H-Data_L)+Vth-Vth ]2
[0058]Id = K[ (l-α) (Data_H_Data_L) ]2 公式(4)
[0059]根据上述公式(4)可以看出发光器件D的工作电流与驱动开关管Td的阈值电压Vth无关,即很好的补偿了驱动开关管Td由于阈值电压Vth漂移导致的发光器件D的工作电流的差异,既保证了发光器件D发光亮度恒定,又保证了像素驱动电路工作的稳定性。此外,在工作时段P5,输入节AN_1处于浮空的状态,因此,输入节点N_1的电位VN—i能够随着驱动开关管Td的输入端电位的升高而升高,使得驱动开关管Td能够更好的打开,对驱动开关管Td的阈值电压Vth起到很好的补偿作用。
[0060]另外,本实施例仅以上述具体的电路结构为例对所提供的像素驱动电路进行介绍,在本发明的其它实施例中,像素驱动电路的漂移抑制单元1、数据写入单元2、补偿单元3和工作单元4还可各自采用其它的结构实现,在此不再详述。
[0061]上述实施例提供的补偿单元3所利用处于高电位的电源电压信号VDD和处于低电位的电源电压信号VDD,可由阵列基板的外部驱动芯片提供。
[0062]基于上述具体的像素驱动电路,请继续参阅图1,本发明实施例还可以包括与补偿单元3连接的电源单元5,该电源单元5接收电源控制信号G4和电源电压信号VDD;电源单元5用于在漂移抑制时段Pl和重置时段P2,在电源控制信号G4的控制下将处于低电位的电源电压信号VDD输出至补偿单元3;在补偿时段p3和工作时段p5,在电源控制信号G4的控制下将处于高电位的电源电压信号VDD输出至补偿单元3;在数据写入时段p4,在电源控制信号G4的控制下使补偿单元3接收的电源电压信号VDD处于浮空状态。
[0063]上述电源单元5的结构多种多样,下面给出一种电源单元5的具体结构,以对其工作过程进行详细说明,当然不仅限于给出的这种结构。
[0064]电源单元5包括第四开关管T4,第四开关管T4的控制端接收电源控制信号G4,第四开关管T4的输入端接收电源电压信号VDD,第四开关管T4的输出端连接补偿单元3;具体的,以第四开关管T4高电位导通、低电位截止为例,在漂移抑制时段pi和重置时段p2,电源控制信号G4为高电位,第四开关管T4导通,电源电压信号VDD为低电位VDD_L,从而第四开关管T4的输出端输出低电位的电源电压信号VDD;在补偿时段p3和工作时段p5,电源控制信号G4仍高电位,第四开关管T4保持导通,电源电压信号VDD为高电位VDD_H,从而第四开关管T4的输出端输出高电位的电源电压信号VDD;在数据写入时段p4,电源控制信号G4为低电位,第四开关管T4截止,从而第四开关管T4的输出端的电位浮空,即驱动开关管Td不利用任何电位的电源电压信号VDD。当然,第四开关管T4也可采用高电位截止、低电位导通的开关管,这种情况下,第四开关管T4的电源控制信号G4的时序与前述电源控制信号G4的时序相反,即仅在数据写入时段P4为高电位,其余时段均为低电位。
[0065]上述技术方案中,通过增加用于控制电源电压信号VDD输入到补偿单元3的电源单元5,使得电源电压信号VDD的变化状态可以仅为高电位和低电位,即很好的协调了电源电压信号VDD对数据写入单元2和补偿单元3的作用。
[0066]为了更清楚的说明上述实施例提供的像素驱动电路的工作过程,下面给出具体示例:
[0067]实施例一
[0068]选用氧化物制作的开关管作为像素驱动电路中的驱动开关管Td,即驱动开关管Td的阈值电压为0V。
[0069]在漂移抑制时段pi,将基准信号VSTRESS的电位置为-16V,以实现其将输入节点N_I的电位Vn—I置于负电位;
[0070]在重置时段p2,将基准信号VSTRESS的电位升为OV,以实现其将驱动开关管Td导通;同时将电源控制信号G4的电位置于25V,使第四开关管T4导通,并将电源电压信号VDD的低电位VDD_L置于-4V,使得输出节点pos的电位Vpos被重置为-4V;
[0071]在补偿时段p3,将电源电压信号VDD的高电位VDD_H置于20V,将数据信号Data的低电位Da 18_1^置于0V,实现将输出节点pos的电位Vpos由-4V上拉至4V;
[0072]在数据写入时段p4,电源电压信号VDD的高电位VDD_H仍保持20V,将电源控制信号G4的电位置于-5V,使第四开关管T4截止,将栅极控制信号G3置于25V,使第三开关管T3导通,根据数据信号Data实际的高电位Data_H,实现将Data_H写入到驱动开关管Td的栅极,且实现将输出节点pos的电位Vpos上拉至第二电位;
[0073]在工作时段p5,电源电压信号VDD的高电位VDD_H仍保持20V,同时将电源控制信号G4的电位置于25V,使第四开关管T4导通;驱动开关管Td导通,接收20V的VDD_H,从而实现驱动发光器件D打开并发光。
[0074]本发明实施例还提供了一种像素驱动电路的驱动方法,用于驱动上述实施例提供的像素驱动电路,上述像素驱动电路包括:漂移抑制单元1、数据写入单元2、补偿单元3和工作单元4,其中补偿单元3和工作单元4的公共端为输出节点pos,驱动方法包括多个驱动周期,每个驱动周期包括:
[0075]漂移抑制时段pi,向漂移抑制单元I输入基准控制信号Gl和基准信号VSTRESSJi漂移抑制单元I在基准控制信号Gl的控制下,将电位小于O的基准信号VSTRESS输出至补偿单元3;
[0076]重置时段p2,向漂移抑制单元I输入基准控制信号Gl和基准信号VSTRESS,使漂移抑制单元I在基准控制信号Gl的控制下,将基准信号VSTRESS输出至补偿单元3,使补偿单元3处于工作状态;并向补偿单元3输入处于低电位的电源电压信号VDD,将输出节点pos的电位重置为重置电位;
[0077]补偿时段P3,向数据写入单元2输入栅极控制信号G3、数据信号Data和处于高电位的电源电压信号VDD,使数据写入单元2在栅极控制信号G3和处于高电位的电源电压信号VDD的控制下,将数据信号Data输出至补偿单元3;并向补偿单元3输入处于高电位的电源电压信号VDD,将输出节点pos的电位从重置电位上拉至第一电位;
[0078]数据写入时段P4,向数据写入单元2输入栅极控制信号G3、数据信号Data和处于高电位的电源电压信号VDD,使数据写入单元2在栅极控制信号G3和处于高电位的电源电压信号VDD的控制下,将数据信号Data输出至补偿单元3;并使补偿单元3利用处于浮空状态的电源电压信号VDD,将输出节点pos的电位从第一电位上拉至第二电位;
[0079]工作时段P5,向补偿单元3输入处于高电位的电源电压信号VDD,使补偿单元3在处于高电位的电源电压信号VDD的作用下生成一驱动信号,利用驱动信号驱动工作单元4工作。
[0080]本发明实施例提供的像素驱动电路的驱动方法中,在漂移抑制时段pi,漂移抑制单元I能够在基准控制信号Gl的控制下将电位小于O的基准信号VSTRESS输出给补偿单元3,将补偿单元3中的驱动开关管Td的栅极电位变为负电位,使得在每个驱动周期内,驱动开关管Td的栅极电位能够在负电位和正电位(高电位)之间交替,很好的避免了由于补偿单元3中驱动开关管Td的栅极长期处于高偏压下工作所导致的阈值电压Vth漂移的问题,保证了扫描信号的正常输出。
[0081]上述实施例提供的像素驱动电路还包括与补偿单元3连接的电源单元5,电源单元5接收电源控制信号G4和电源电压信号VDD;在漂移抑制时段pi和重置时段p2,向电源单元5输入电源控制信号G4和处于低电位的电源电压信号VDD,使电源单元5在电源控制信号G4的控制下将处于低电位的电源电压信号VDD输出至补偿单元3;在补偿时段p3和工作时段p5,使电源单元5在电源控制信号G4的控制下将处于高电位的电源电压信号VDD输出至补偿单元3;在数据写入时段p4,使电源单元5在电源控制信号G4的控制下将补偿单元3接收的电源电压信号VDD处于浮空状态。
[0082]当上述像素驱动电路中引入电源单元5时,其对应的驱动方法所产生的有益效果已在上述结构实施例部分描述,此处不再说明。
[0083]本实施例还提供了一种阵列基板,该阵列基板包括一个或多个以上各技术方案所提供的像素驱动电路,由于以上各技术方案所提供的像素驱动电路很好的避免了由于补偿单元3中驱动开关管Td的栅极长期处于高偏压下工作所导致的阈值电压Vth漂移的问题,保证了扫描信号的正常输出,因此本实施例所提供的阵列基板也具有这些优点。
[0084]本实施例还提供了一种显示装置,该显示装置包括上述阵列基板,该显示装置很好的避免了由于补偿单元3中驱动开关管Td的栅极长期处于高偏压下工作所导致的阈值电压Vth漂移的问题,保证了扫描信号的正常输出。需要说明的是,本实施例所提供的显示装置可以为电子纸、0LED(0rganic Light-Emitting D1de,有机发光二极管)面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
[0085]以上所述,仅为本发明的【具体实施方式】,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
【主权项】
1.一种像素驱动电路,其特征在于,所述像素驱动电路的一个驱动周期包括:漂移抑制时段、重置时段、补偿时段、数据写入时段和工作时段,所述像素驱动电路包括: 漂移抑制单元,所述漂移抑制单元接收基准控制信号和基准信号,所述漂移抑制单元用于:在所述漂移抑制时段和所述重置时段,在所述基准控制信号的控制下将所述基准信号输出;在所述漂移抑制时段,所述基准信号的电位小于O; 数据写入单元,所述数据写入单元接收栅极控制信号、数据信号和电源电压信号,所述数据信号的电位为数据电位,所述数据写入单元用于:在所述补偿时段和所述数据写入时段,在所述栅极控制信号和电源电压信号的控制下将所述数据信号输出; 与所述漂移抑制单元连接且与所述数据写入单元连接的补偿单元,所述补偿单元还与输出节点连接,所述补偿单元接收电源电压信号;所述补偿单元用于:在所述重置时段,利用所述基准信号和处于低电位的电源电压信号,将所述输出节点的电位重置为重置电位;在所述补偿时段,利用所述数据信号和处于高电位的电源电压信号,将所述输出节点的电位从所述重置电位上拉至第一电位;在所述数据写入时段,利用所述数据信号和处于浮空状态的电源电压信号,将所述输出节点的电位从所述第一电位上拉至第二电位;在所述工作时段,在处于高电位的电源电压信号的作用下,生成一驱动信号并输出至所述输出节点; 与所述输出节点连接的工作单元,所述工作单元还与电源负极连接,所述工作单元用于:在所述工作时段,在所述驱动信号的驱动下工作。2.根据权利要求1所述的像素驱动电路,其特征在于,所述漂移抑制单元包括第一开关管,所述第一开关管的控制端接收所述基准控制信号,所述第一开关管的输入端接收所述基准信号,所述第一开关管的输出端连接所述补偿单元。3.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入单元包括第二开关管和第三开关管;其中,所述第二开关管的控制端接收电源电压信号,所述第二开关管的输入端连接所述第三开关管的输出端,所述第二开关管的输出端连接所述补偿单元;所述第三开关管的控制端接收所述栅极控制信号,所述第三开关管的输入端接收所述数据信号。4.根据权利要求1所述的像素驱动电路,其特征在于,所述补偿单元包括: 驱动开关管,所述驱动开关管的控制端连接所述漂移抑制单元且连接所述数据写入单元,所述驱动开关管的输入端接收所述电源电压信号,所述驱动开关管的输出端连接所述输出节点; 第一电容,所述第一电容的第一端连接所述驱动开关管的控制端,所述第一电容的第二端连接所述驱动开关管的输出端。5.根据权利要求1所述的像素驱动电路,其特征在于,所述工作单元包括: 发光器件,所述发光器件的阳极连接所述输出节点,所述发光器件的阴极连接所述电源负极,所述发光器件用于在所述驱动信号的驱动下发光; 第二电容,所述第二电容的第一端连接所述发光器件的阳极,所述第二电容的第二端连接所述发光器件的阴极。6.根据权利要求1?5中任一项所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:与所述补偿单元连接的电源单元,所述电源单元接收电源控制信号和所述电源电压信号;所述电源单元用于:在所述漂移抑制时段和所述重置时段,在所述电源控制信号的控制下将处于低电位的电源电压信号输出至所述补偿单元;在所述补偿时段和所述工作时段,在所述电源控制信号的控制下将处于高电位的电源电压信号输出至所述补偿单元;在所述数据写入时段,在所述电源控制信号的控制下使所述补偿单元接收的所述电源电压信号处于浮空状态。7.根据权利要求6所述的像素驱动电路,其特征在于,所述电源单元包括:第四开关管,所述第四开关管的控制端接收所述电源控制信号,所述第四开关管的输入端接收所述电源电压信号,所述第四开关管的输出端连接所述补偿单元。8.—种像素驱动电路的驱动方法,其特征在于,所述像素驱动电路包括:漂移抑制单元、数据写入单元、补偿单元和工作单元,其中所述补偿单元和所述工作单元的公共端为输出节点,所述驱动方法包括多个驱动周期,每个所述驱动周期包括: 漂移抑制时段,向所述漂移抑制单元输入基准控制信号和基准信号,使所述漂移抑制单元在所述基准控制信号的控制下,将电位小于O的所述基准信号输出至所述补偿单元; 重置时段,向所述漂移抑制单元输入基准控制信号和基准信号,使所述漂移抑制单元在所述基准控制信号的控制下,将所述基准信号输出至所述补偿单元,使所述补偿单元处于工作状态;并向所述补偿单元输入处于低电位的电源电压信号,将所述输出节点的电位重置为重置电位; 补偿时段,向所述数据写入单元输入栅极控制信号、数据信号和处于高电位的电源电压信号,使所述数据写入单元在所述栅极控制信号和处于高电位的电源电压信号的控制下,将所述数据信号输出至所述补偿单元;并向所述补偿单元输入处于高电位的电源电压信号,将所述输出节点的电位从所述重置电位上拉至第一电位; 数据写入时段,向所述数据写入单元输入栅极控制信号、数据信号和处于高电位的电源电压信号,使所述数据写入单元在所述栅极控制信号和处于高电位的电源电压信号的控制下,将所述数据信号输出至所述补偿单元;并使所述补偿单元利用处于浮空状态的所述电源电压信号,将所述输出节点的电位从所述第一电位上拉至第二电位; 工作时段,向所述补偿单元输入处于高电位的电源电压信号,使所述补偿单元在所述处于高电位的电源电压信号的作用下生成一驱动信号,利用所述驱动信号驱动所述工作单元工作。9.根据权利要求8所述的像素驱动电路的驱动方法,其特征在于,所述像素驱动电路还包括与所述补偿单元连接的电源单元,所述电源单元接收电源控制信号和所述电源电压信号; 在所述漂移抑制时段和所述重置时段,向所述电源单元输入电源控制信号和处于低电位的电源电压信号,使所述电源单元在所述电源控制信号的控制下将处于低电位的电源电压信号输出至所述补偿单元; 在所述补偿时段和所述工作时段,使所述电源单元在所述电源控制信号的控制下将处于高电位的电源电压信号输出至所述补偿单元; 在所述数据写入时段,使所述电源单元在所述电源控制信号的控制下将所述补偿单元接收的所述电源电压信号处于浮空状态。10.—种阵列基板,其特征在于,包括权利要求1?7中任一项所述的像素驱动电路。11.一种显示装置,其特征在于,包括权利要求10所述的阵列基板。
【文档编号】G09G3/3258GK105957474SQ201610551788
【公开日】2016年9月21日
【申请日】2016年7月13日
【发明人】张杨, 刘金良
【申请人】京东方科技集团股份有限公司, 合肥鑫晟光电科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1