单级闸极驱动电路的多输出设计的制作方法

文档序号:9067873阅读:476来源:国知局
单级闸极驱动电路的多输出设计的制作方法
【技术领域】
[0001]本实用新型关于一种单级闸极驱动电路,尤其是关于一种单级闸极驱动电路的多输出设计。
【背景技术】
[0002]薄膜晶体管显示器已成为现在显示科技产品的主流,尤其应用于手机上有轻巧及方便携带等特点,而且非晶硅薄膜晶体管相对于多晶硅薄膜晶体管而言,使用非晶硅薄膜晶体管所制作的显示器能够降低生产成本,且能够在低温下制作在大面积的玻璃基板上,而提尚生广速率。
[0003]随着系统整合式玻璃面板的概念陆续提出,近来许多产品将显示器驱动电路中的闸极扫描电路整合在玻璃上,即为GOA(Gate-Driver-on-Array)电路,GOA电路具有诸多优势,除了可以减少显示器边框的面积外,更能够减少闸极扫描驱动电路IC的使用。
[0004]鉴于显示器窄边框的需求,本实用新型提出降低单级闸极驱动电路面积需求的技术。

【发明内容】

[0005]本实用新型的目的之一,为提供一种单级闸极驱动电路,其可以提升扫描线充放电速度。
[0006]本实用新型的目的之一,为提供一单级闸极驱动电路,其利用多输出设计达到布局面积的减少。
[0007]为达以上目的,本实用新型提供一种单级闸极驱动电路,其具有多个扫描电路而为多输出设计,其中一第一扫描电路包含一设定单元与一驱动单元,设定单元接收一起始信号产生一控制信号,驱动单元耦接设定单元并接收控制信号及一第一频率信号,控制信号及第一频率信号使驱动单元产生一第一扫描信号。驱动单元依据第一频率信号驱动第一扫描信号提升至一第一电平,驱动单元依据第一频率信号驱动第一扫描信号降低至一第二电平,第一电平高于第二电平。一第二扫描电路耦接第一扫描电路,并接收第一扫描信号及一第二频率信号,第二扫描电路依据第一扫描信号及第二频率信号产生一第二扫描信号。
[0008]为达上述目的,本实用新型提出以下技术方案:
[0009]一种单级闸极驱动电路的多输出设计,该单级闸极驱动电路具有多个扫描电路,包含:
[0010]一第一扫描电路,其包含:
[0011]一设定单元,接收一起始信号,产生一控制信号;
[0012]一驱动单元,耦接该设定单元,接收该控制信号及一第一频率信号,该控制信号及该第一频率信号使该驱动单元产生一第一扫描信号,该驱动单元依据该第一频率信号驱动该第一扫描信号提升至一第一电平,该驱动单元依据该第一频率信号驱动该第一扫描信号降低至一第二电平,该第一电平高于该第二电平;及
[0013]一第二扫描电路,耦接该第一扫描电路,接收该第一扫描信号及一第二频率信号,该第二扫描电路依据该第一扫描信号及该第二频率信号产生一第二扫描信号;
[0014]其中,该单级闸极驱动电路输出该第一扫描信号及该第二扫描信号至多个像素,控制所述像素。
[0015]根据本实用新型提出的单级闸极驱动电路的多输出设计,该设定单元包含:
[0016]—第一设定组件,具有一输入端、一控制端及一输出端,该输入端接收一第一电源,该控制端接收该起始信号,该输出端耦接该驱动单元,该第一设定组件依据该起始信号及该第一电源产生该控制信号;及
[0017]—第二设定组件,具有一输入端、一控制端及一输出端,该输入端接收一第二电源,该控制端接收一第三扫描信号,该输出端耦接该驱动单元,该第二设定组件依据该第三扫描信号及该第二电源设定该控制信号。
[0018]根据本实用新型提出的单级闸极驱动电路的多输出设计,该驱动单元包含:
[0019]一驱动组件,具有一输入端、一控制端及一输出端,该输入端接收该第一频率信号,该控制端耦接该设定单元,该输出端耦接该第二扫描电路,该驱动组件依据该第一频率信号及该控制信号而产生该第一扫描信号;及
[0020]一电容器,耦接于该驱动组件的该控制端与该输出端之间,依据该控制信号及该第一频率信号提升该第一扫描信号的电平。
[0021]根据本实用新型提出的单级闸极驱动电路的多输出设计,更包含:
[0022]—抗噪声电路,親接该第一扫描电路及该第二扫描电路,接收该第一频率信号,降低该第一扫描电路的噪声及该第二扫描电路的噪声。
[0023]根据本实用新型提出的单级闸极驱动电路的多输出设计,该抗噪声电路包含:
[0024]一控制单元,接收一第一电源、该第一频率信号及该控制信号,该控制信号控制该抗噪声电路未启用抗噪声工作,该第一电源及该第一频率信号控制该抗噪声电路启用抗噪声工作。
[0025]根据本实用新型提出的单级闸极驱动电路的多输出设计,该抗噪声电路包含一抗噪声单元,该抗噪声单元包含:
[0026]—第一晶体管,具有一输入端、一控制端及一输出端,该输入端親接该第一扫描电路的该驱动单元,该控制端耦接该控制单元,该输出端耦接一参考电平,该第一晶体管使该第一扫描电路的该驱动单元的一控制端的电平稳定于该参考电平;
[0027]—第二晶体管,具有一输入端、一控制端及一输出端,该输入端親接该第一扫描电路的该驱动单元,该控制端耦接该控制单元,该输出端耦接该参考电平,该第二晶体管使该第一扫描电路的该驱动单元的一输出端的电平稳定于该参考电平;
[0028]—第三晶体管,具有一输入端、一控制端及一输出端,该输入端親接该第二扫描电路的一驱动单元,该控制端耦接该控制单元,该输出端耦接该参考电平,该第三晶体管使该第二扫描电路的该驱动单元的一控制端的电平稳定于该参考电平;及
[0029]—第四晶体管,具有一输入端、一控制端及一输出端,该输入端親接该第二扫描电路的该驱动单元,该控制端耦接该控制单元,该输出端耦接该参考电平,该第四晶体管使该第二扫描电路的该驱动单元的一输出端的电平稳定于该参考电平。
[0030]根据本实用新型提出的单级闸极驱动电路I的多输出设计,该抗噪声电路包含:
[0031]一保护单元,具有一输入端、一控制端及一输出端,该输入端耦接该第一晶体管、该第二晶体管、该第三晶体管与该第四晶体管,该控制端接收一第三频率信号,该输出端耦接该参考电平,该保护单元依据该第三频率信号而周期性的将该第一晶体管、该第二晶体管、该第三晶体管与该第四晶体管的该控制端维持于该参考电平。
[0032]根据本实用新型提出的单级闸极驱动电路的多输出设计,该第一扫描电路的该驱动单元的一控制端透过该第二扫描电路的一设定单元而电性连接该第二扫描电路的一驱动单元的一控制端。
[0033]根据本实用新型提出的单级闸极驱动电路的多输出设计,该单级闸极驱动电路的多输出设计为一单向扫描。
[0034]根据本实用新型提出的单级闸极驱动电路I的多输出设计,其中一显示器具有多个单级闸极驱动电路,一第三频率信号同时控制所述单级闸极驱动电路的一第一单级闸极驱动电路放电与一第二单级闸极驱动电路充电,该第一频率信号同时控制所述单级闸极驱动电路的该第二单级闸极驱动电路放电与一第三单级闸极驱动电路充电。
【附图说明】
[0035]图1为本实用新型的多级闸极驱动电路的串接的一实施例的图示;
[0036]图2为本实用新型的单级闸极驱动电路的多输出设计
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1