单级闸极驱动电路的多输出设计的制作方法_4

文档序号:9067873阅读:来源:国知局
控制单级闸极驱动电路1、2、3的第二单级闸极驱动电路2放电与第三单级闸极驱动电路3充电。
[0061]请参阅图4,为本实用新型图3的下一级闸极驱动电路的多输出设计的电路图。如图所示,其为第二单级闸极驱动电路2,图4所欲呈现出与图2不同的是,图4的闸极驱动电路2运作时接收的信号是前一级闸极驱动电路I的第二扫描信号S2、后一级的一第五扫描信号S5、第三频率信号CLK3、第四频率信号CLK4与第一频率信号CLK1,但是其运作方式与图2所示的闸极驱动电路I相同。再者,此差异可以参阅图1,就可以明显的看出运作时第二单级闸极驱动电路2所接收的信号与第一单级闸极驱动电路I的差异之处。
[0062]综上所述,本实用新型提供一种单级闸极驱动电路,其具有多个扫描电路而为多输出设计,其中一第一扫描电路包含一设定单元与一驱动单元,设定单元接收一起始信号产生一控制信号,驱动单元耦接设定单元并接收控制信号及一第一频率信号,控制信号及第一频率信号使驱动单元产生一第一扫描信号。驱动单元依据第一频率信号驱动第一扫描信号提升至一第一电平,驱动单元依据第一频率信号驱动第一扫描信号降低至一第二电平,第一电平高于第二电平。一第二扫描电路耦接第一扫描电路,并接收第一扫描信号及一第二频率信号,第二扫描电路依据第一扫描信号及第二频率信号产生一第二扫描信号。
[0063]以上说明对本实用新型而言只是说明性的,而非限制性的,本领域普通技术人员理解,在不脱离以下所附权利要求所限定的精神和范围的情况下,可做出许多修改,变化,或等效,但都将落入本实用新型的保护范围内。
【主权项】
1.一种单级闸极驱动电路的多输出设计,该单级闸极驱动电路具有多个扫描电路,其特征在于,包含: 一第一扫描电路,其包含: 一设定单元,接收一起始信号,产生一控制信号; 一驱动单元,耦接该设定单元,接收该控制信号及一第一频率信号,该控制信号及该第一频率信号使该驱动单元产生一第一扫描信号,该驱动单元依据该第一频率信号驱动该第一扫描信号提升至一第一电平,该驱动单元依据该第一频率信号驱动该第一扫描信号降低至一第二电平,该第一电平高于该第二电平;及 一第二扫描电路,耦接该第一扫描电路,接收该第一扫描信号及一第二频率信号,该第二扫描电路依据该第一扫描信号及该第二频率信号产生一第二扫描信号; 其中,该单级闸极驱动电路输出该第一扫描信号及该第二扫描信号至多个像素,控制所述像素。2.如权利要求1所述的单级闸极驱动电路的多输出设计,其特征在于,该设定单元包含: 一第一设定组件,具有一输入端、一控制端及一输出端,该输入端接收一第一电源,该控制端接收该起始信号,该输出端耦接该驱动单元,该第一设定组件依据该起始信号及该第一电源产生该控制信号;及 一第二设定组件,具有一输入端、一控制端及一输出端,该输入端接收一第二电源,该控制端接收一第三扫描信号,该输出端耦接该驱动单元,该第二设定组件依据该第三扫描信号及该第二电源设定该控制信号。3.如权利要求1所述的单级闸极驱动电路的多输出设计,其特征在于,该驱动单元包含: 一驱动组件,具有一输入端、一控制端及一输出端,该输入端接收该第一频率信号,该控制端耦接该设定单元,该输出端耦接该第二扫描电路,该驱动组件依据该第一频率信号及该控制信号而产生该第一扫描信号;及 一电容器,耦接于该驱动组件的该控制端与该输出端之间,依据该控制信号及该第一频率信号提升该第一扫描信号的电平。4.如权利要求1所述的单级闸极驱动电路的多输出设计,其特征在于,更包含: 一抗噪声电路,耦接该第一扫描电路及该第二扫描电路,接收该第一频率信号,降低该第一扫描电路的噪声及该第二扫描电路的噪声。5.如权利要求4所述的单级闸极驱动电路的多输出设计,其特征在于,该抗噪声电路包含: 一控制单元,接收一第一电源、该第一频率信号及该控制信号,该控制信号控制该抗噪声电路未启用抗噪声工作,该第一电源及该第一频率信号控制该抗噪声电路启用抗噪声工作。6.如权利要求4所述的单级闸极驱动电路的多输出设计,其特征在于,该抗噪声电路包含一抗噪声单元,该抗噪声单元包含: 一第一晶体管,具有一输入端、一控制端及一输出端,该输入端親接该第一扫描电路的该驱动单元,该控制端耦接该控制单元,该输出端耦接一参考电平,该第一晶体管使该第一扫描电路的该驱动单元的一控制端的电平稳定于该参考电平; 一第二晶体管,具有一输入端、一控制端及一输出端,该输入端耦接该第一扫描电路的该驱动单元,该控制端耦接该控制单元,该输出端耦接该参考电平,该第二晶体管使该第一扫描电路的该驱动单元的一输出端的电平稳定于该参考电平; 一第三晶体管,具有一输入端、一控制端及一输出端,该输入端耦接该第二扫描电路的一驱动单元,该控制端耦接该控制单元,该输出端耦接该参考电平,该第三晶体管使该第二扫描电路的该驱动单元的一控制端的电平稳定于该参考电平;及 一第四晶体管,具有一输入端、一控制端及一输出端,该输入端耦接该第二扫描电路的该驱动单元,该控制端耦接该控制单元,该输出端耦接该参考电平,该第四晶体管使该第二扫描电路的该驱动单元的一输出端的电平稳定于该参考电平。7.如权利要求6所述的单级闸极驱动电路的多输出设计,其特征在于,该抗噪声电路包含: 一保护单元,具有一输入端、一控制端及一输出端,该输入端耦接该第一晶体管、该第二晶体管、该第三晶体管与该第四晶体管,该控制端接收一第三频率信号,该输出端耦接该参考电平,该保护单元依据该第三频率信号而周期性的将该第一晶体管、该第二晶体管、该第三晶体管与该第四晶体管的该控制端维持于该参考电平。8.如权利要求1所述的单级闸极驱动电路的多输出设计,其特征在于,该第一扫描电路的该驱动单元的一控制端透过该第二扫描电路的一设定单元而电性连接该第二扫描电路的一驱动单元的一控制端。9.如权利要求1所述的单级闸极驱动电路的多输出设计,其特征在于,该单级闸极驱动电路的多输出设计为一单向扫描。10.如权利要求1所述的单级闸极驱动电路的多输出设计,其特征在于,一显示器具有多个单级闸极驱动电路,一第三频率信号同时控制所述单级闸极驱动电路的一第一单级闸极驱动电路放电与一第二单级闸极驱动电路充电,该第一频率信号同时控制所述单级闸极驱动电路的该第二单级闸极驱动电路放电与一第三单级闸极驱动电路充电。
【专利摘要】本实用新型为一种单级闸极驱动电路的多输出设计,单级闸极驱动电路具有一第一扫描电路及一第二扫描电路,第一扫描电路包含一设定单元及一驱动单元,设定单元接收一起始信号产生一控制信号。驱动单元接收控制信号及一第一频率信号,控制信号及第一频率信号使驱动单元产生一第一扫描信号。驱动单元依据第一频率信号驱动第一扫描信号提升至一第一电平,驱动单元依据第一频率信号驱动第一扫描信号降低至一第二电平。第二扫描电路接收第一扫描信号及一第二频率信号,第二扫描电路依据第一扫描信号及第二频率信号产生一第二扫描信号。
【IPC分类】G09G3/20
【公开号】CN204720147
【申请号】CN201520311090
【发明人】刘柏村, 郑光廷, 张哲豪, 周凯茹, 吴哲耀, 赖谷皇, 康镇玺, 陈品充
【申请人】凌巨科技股份有限公司
【公开日】2015年10月21日
【申请日】2015年5月14日
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1