电压调节器的制造方法

文档序号:6303765阅读:179来源:国知局
电压调节器的制造方法
【专利摘要】本发明提供电压调节器,其在输出电压中产生了下冲之后,能够快速地将输出电压控制成规定的电压。该电压调节器具有:下冲检测电路,其对以电压调节器的输出电压为基础的电压进行检测,输出与输出电压的下冲量对应的电流;以及I-V转换电路,其根据由误差放大器的输出控制的电流和从下冲检测电路流出的电流,对流过输出晶体管的电流进行控制。
【专利说明】电压调节器【技术领域】
[0001 ] 本发明涉及电压调节器的下冲改善。
【背景技术】
[0002]图3示出以往的电压调节器的电路图。以往的电压调节器由误差放大器110、PM0S晶体管 120、201、204、NMOS 晶体管 202、203、205、电阻 231、232、233、234、比较器 210、反相器211、偏置电压生成电路212、电源端子100、接地端子101、基准电压端子102以及输出端子103构成。
[0003]通过误差放大器110对PMOS晶体管120的栅极进行控制,从输出端子103输出输出电压Vout。输出电压Vout是对用基准电压端子102的电压除以电阻231和电阻232的合计电阻值之后的值乘以电阻232的电阻值而得到的值。当产生下冲时,比较器210对在分压电压Vfb上加上偏置电压生成电路212的电压Vo后的电压与基准电压VREF进行比较,当在分压电压Vfb上加上偏置电压Vo后的电压比基准电压Vref低时,输出高电平。并且,使NMOS晶体管203导通。当输出电流1UT小于过电流IL时NMOS晶体管202导通,下拉PMOS晶体管120的栅极电压而以输出电压Vout变高的方式进行控制。由此,下冲得到了改善,电压调节器的下冲特性变得良好。(例如,参照专利文献I)。
[0004]专利文献1:日本特开2010-152451号公报
[0005]然而,在以往的电压调节器中存在如下问题:从下冲产生且使PMOS晶体管120全导通的状态到控制成输出规 定的输出电压Vout为止耗费时间。另外,还存在如下问题:在从下冲产生且使PMOS晶体管全导通的状态到控制成规定的输出电压Vout的期间,输出电流过量,从而输出电压Vout上升。

【发明内容】

[0006]本发明是鉴于上述问题而完成的,提供如下的电压调节器:其能够防止在输出电压Vout中产生了下冲后对输出电压Vout的控制比较耗费时间的情况,并且防止由于输出电流过量而导致输出电压Vout上升的情况。
[0007]为了解决以往的问题,本发明的电压调节器如下构成。
[0008]一种电压调节器,其具有误差放大器和输出晶体管,该电压调节器的特征在于,具有下冲检测电路,该下冲检测电路对以电压调节器的输出电压为基础的电压进行检测,输出与输出电压的下冲量对应的电流,该电压调节器根据该电流使流过输出晶体管的电流增加。
[0009]根据本发明的电压调节器,在输出电压中产生了下冲之后,能够快速地将输出电压控制成规定的电压。
【专利附图】

【附图说明】
[0010]图1是本实施方式的电压调节器的框图。[0011]图2是本实施方式的电压调节器的电路图。
[0012]图3是以往的电压调节器的电路图。
[0013]图4是示出本实施方式的电压调节器的另一例子的电路图。
[0014]标号说明
[0015]100 电源端子
[0016]101接地端子
[0017]102基准电压端子
[0018]103输出端子
[0019]110误差放大器
[0020]130下冲检测电路
[0021]135 1-V转换电路
【具体实施方式】
[0022]下面,参照附图对本实施方式进行说明。 [0023]【实施例】
[0024]图1是本实施方式的电压调节器的框图。本实施方式的电压调节器由误差放大器110、PMOS晶体管120、电阻131、132、133、下冲检测电路130、1-V转换电路135、电源端子100、接地端子101、基准电压端子102以及输出端子103构成。PMOS晶体管120作为输出晶体管而工作。图2是本实施方式的电压调节器的电路图。下冲检测电路130由NMOS晶体管113、114构成。1-V转换电路135由PMOS晶体管111和NMOS晶体管112构成。
[0025]接着,对本实施方式的电压调节器的连接进行说明。关于误差放大器110,其同相输入端子与基准电压端子102连接,反向输入端子连接在电阻131与电阻132的连接点处,该误差放大器110的输出端子与NMOS晶体管112的栅极连接。电阻131的另一方端子与输出端子103和PMOS晶体管120的漏极连接。关于NMOS晶体管112,其漏极与PMOS晶体管111的栅极和漏极连接,源极与接地端子101连接。PMOS晶体管111的源极与电源端子100连接。关于PMOS晶体管120,其栅极与PMOS晶体管111的栅极连接,源极与电源端子100连接。关于NMOS晶体管113,其栅极与基准电压端子102连接,漏极与PMOS晶体管111的栅极连接,源极与PMOS晶体管114的源极连接,背栅与接地端子101连接。关于PMOS晶体管114,其栅极连接在电阻132与电阻133的连接点处,漏极与接地端子101连接。电阻133的另一个端子与接地端子101连接。
[0026]对动作进行说明。基准电压端子102与基准电压电路连接并被输入基准电压Vref。电阻131与电阻132、133对作为输出端子103的电压的输出电压Vout进行分压,输出分压电压Vfb。误差放大器110对基准电压Vref与分压电压Vfb进行比较,并对NMOS晶体管112的栅极电压进行控制,以使输出电压Vout恒定。当输出电压Vout比目标值高时,分压电压Vfb比基准电压Vref高,误差放大器110的输出信号(NM0S晶体管112的栅极电压)降低。并且,使流过NMOS晶体管112的电流减少。PMOS晶体管111与PMOS晶体管120构成电流镜电路,当流过NMOS晶体管112的电流减少时流过PMOS晶体管120的电流也减少。由于输出电压Vout是由流过PMOS晶体管120的电流与电阻131、132、133的积来设定的,因此当流过PMOS晶体管120的电流减少时输出电压Vout降低。[0027]当输出电压Vout比目标值低时,分压电压Vfb比基准电压Vref低,误差放大器110的输出信号(NM0S晶体管112的栅极电压)变高。并且,使流过NMOS晶体管112的电流增加,使流过PMOS晶体管120的电流也增加。由于输出电压Vout是由流过PMOS晶体管120的电流与电阻131、132、133的积来设定的,因此当流过PMOS晶体管120的电流增加时输出电压Vout变高。由此,输出电压Vout被控制为恒定。
[0028]通过这种动作,1-V转换电路135根据由误差放大器110的输出控制的电流而对流过输出晶体管120的电流进行控制。
[0029]考虑在输出端子103上出现下冲,输出电压Vout瞬态地变小的情况。将利用电阻131、132与电阻133对输出电压Vout进行分压后的电压设为Vu。当输出电压Vout瞬态地减小时,电压Vu也减小,使PMOS晶体管114导通并流过电流。当设NMOS晶体管113的阈值为Vtn,PMOS晶体管114的阈值为Vtp时,能够在Vref- (Vtn+1 Vtp | Vu时使PMOS晶体管114导通。PMOS晶体管111使电流流过NMOS晶体管112。另外,由于误差放大器110的输出不变,因此当PMOS晶体管114导通时,PMOS晶体管111还需要使电流流过PMOS晶体管114,流过PMOS晶体管111的电流增加。由于流过PMOS晶体管111的电流增加,因此流过PMOS晶体管120的电流也增加。这样,输出电压Vout被控制为不再下降,能够阻止输出电压Vout的下冲的下降。
[0030]下冲产生后,当控制输出电压Vout使其增高时,流过PMOS晶体管114的电流逐渐减少,PMOS晶体管111的电流也逐渐减少。并且,PMOS晶体管111的电流回到平常的电流值,输出电压Vout被控制为恒定。在该控制期间,PMOS晶体管120以不全导通而继续控制输出电压Vout的方式工作。因此,输出电压Vout不会因输出电流过量而上升,即使在刚消除下冲之后也能够稳定地进行控制。
[0031]通过这种动作,1-V转换电路135根据来自下冲检测电路130的电流而对流过输出晶体管120的电流进行控制。
[0032]图4是示出本实施方式的电压调节器的另一例子的电路图。1-V转换电路135具有与图2的电路的不同的结构。即,在1-V转换电路135中增加了作为共源共栅晶体管的PMOS晶体管402。
[0033]关于PMOS晶体管402,其源极与PMOS晶体管111的漏极和NMOS晶体管113的漏极连接,漏极与PMOS晶体管111的栅极、PMOS晶体管120的栅极以及NMOS晶体管112的漏极连接。
[0034]输入到PMOS晶体管402的栅极的共源共栅电压Vcas被设定为如下的电压:该电压使得PMOS晶体管111的漏极电压成为能够让PMOS晶体管111以饱和方式工作的尽可能高的电压。通过该结构,能够使得NMOS晶体管113的漏极电压比图2的电路提高与PMOS晶体管111的阈值的绝对值相应的量。因此,能够使得下冲检测电路130可工作的电源电压降低与PMOS晶体管111的阈值的绝对值相应的量。
[0035]如以上说明,图4的电压调节器具有能够在比图2的电路低的电源电压下工作的效果。
[0036]另外,虽然作为下冲检测电路130的结构使用图2进行了说明,但不限定于该结构,只要是对下冲进行检测并根据与下冲量对应的电流使流过输出晶体管120的电流增加的结构,则可以是任何结构。[0037]如以上说明,本实施方式的电压调节器能够阻止在输出电压Vout中产生的下冲的下降,能够在阻止了下冲的下降之后不使输出电压Vout过度上升而稳定地进行控制。
【权利要求】
1.一种电压调节器,其具有误差放大器和输出晶体管,该电压调节器的特征在于, 该电压调节器具有下冲检测电路,该下冲检测电路对以所述电压调节器的输出电压为基础的电压进行检测,输出与所述输出电压的下冲量对应的电流, 所述电压调节器根据所述电流使流过所述输出晶体管的电流增加。
2.根据权利要求1所述的电压调节器,其特征在于, 所述电压调节器具有ι-v转换电路,该1-V转换电路根据由所述误差放大器的输出控制的电流和从所述下冲检测电路流出的电流对流过所述输出晶体管的电流进行控制。
3.根据权利要求2所述的电压调节器,其特征在于, 所述1-V转换电路具有第I晶体管,该第I晶体管由所述误差放大器的输出进行控制,所述1-V转换电路根据流过所述第I晶体管的电流对流过所述输出晶体管的电流进行控制。
4.根据权利要求3所述的电压调节器,其特征在于, 所述1-V转换电路具有第2晶体管,该第2晶体管与所述第I晶体管连接,使得以流过所述第I晶体管的电流或从所述下冲检测电路流出的电流为基础的电流流过所述输出晶体管。
5.根据权利要求3所述的电压调节器,其特征在于, 所述第I晶体管的栅极与所述误差放大器的输出连接,所述第I晶体管的漏极与所述输出晶体管的栅极连接。
6.根据权利要求4所述的电压调节器,其特征在于, 所述第2晶体管的栅极和漏极与所述输出晶体管的栅极和所述第I晶体管的漏极连接。
7.根据权利要求2至6中的任意一项所述的电压调节器,其特征在于, 所述下冲检测电路具有: 第3晶体管,其栅极被施加以输出电压为基础的电压;以及 第4晶体管,其栅极与所述误差放大器的同相输入端子连接,源极与所述第3晶体管的源极连接,漏极与所述ι-v转换电路连接。
8.根据权利要求4所述的电压调节器,其特征在于, 所述1-V转换电路在所述第I晶体管与所述第2晶体管之间具有共源共栅晶体管。
【文档编号】G05F1/56GK104035468SQ201410079006
【公开日】2014年9月10日 申请日期:2014年3月5日 优先权日:2013年3月6日
【发明者】宇都宫文靖 申请人:精工电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1