一种芯片上电电路的制作方法

文档序号:12563994阅读:307来源:国知局

本实用新型属于芯片供电电源技术领域,涉及一种芯片上电电路。



背景技术:

在现有的很多工业生产中,无论是设备或者控制电路中都设置有芯片,而先有的许多芯片在启动时,都需要一种芯片上电电路来为芯片启动提供必要的电源电压。在现有的设备以及控制电路中,芯片供电电路的电压不稳定导致芯片启动时出现故障,降低芯片的功能性,同时芯片的供电电路的不稳定还容易导致电路中的元件以及芯片的损坏,因此提高芯片供电电路的电压稳定性是一种途径来解决该问题。



技术实现要素:

本实用新型的目的是针对现有的技术存在上述问题,提出了一种安全性好、供电电压稳定性好的芯片上电电路。

本发明的目的可通过下列技术方案来实现:一种芯片上电电路,所述芯片上电电路包括第一电阻至第三电阻,第一电容至第四电容,第一二极管,第一MOS管,第二MOS管,电压输入端,第一稳压芯片,所述第一稳压芯片包括第一接口至第四接口,所述电压输入端经第三电阻后来拿第一稳压芯片的第四接口,所述电压输入端还连第一MOS管的漏极,所述第一MOS管的栅极连第二MOS管的漏极,所述第一MOS管的源极还连第一稳压芯片的第四接口,所述第一MOS管的源极还经第二电容后接地,所述第一MOS管的漏极经第一电阻,第一电容后接地,所述第一二极管并联于第一MOS管的漏极与栅极,其中第一二极管的阴极与第一MOS管的漏极;所述电压输入端经第二电阻后连第二MOS管的漏极,所述第二MOS管的源极接地,所述第二MOS管的栅极经第一电容后接地,所述第二二极管并联与第二MOS管的漏极以及源极,所述第二二极管的阴极连第二MOS管的漏极,所述第一稳压芯片的第一接口接地,所述第一稳压芯片的第三接口接3.3V正极电压输入,所述第一稳压芯片U1的第三接还经由第三电容以及第四电容并联构成的并联电路后接地,所述第一稳压芯片的第二接口连第一稳压芯片的第三接口。

与现有技术相比,本实用新型所公开的芯片上电电路设置有稳压芯片,因此 提高了为电源供电的电源的电压稳定性,同时电路中还设置有MOS管,防止电路中过大的电压对元件造成损坏,提高了电路的安全性。

附图说明

图1是芯片上电电路的电路图。

具体实施方式

以下是本发明的具体实施例并结合附图,对本发明的技术方案作进一步的描述,但本发明并不限于这些实施例。

如图1所示,一种芯片上电电路,所述芯片上电电路包括第一电阻R1至第三电阻R3,第一电容C1至第四电容C4,第一二极管D1,第一MOS管Q1,第二MOS管Q2,电压输入端Vin,第一稳压芯片U1,所述第一稳压芯片U1包括第一接口至第四接口,所述电压输入端Vin经第三电阻R3后来拿第一稳压芯片U1的第四接口,所述电压输入端Vin还连第一MOS管Q1的漏极,所述第一MOS管Q1的栅极连第二MOS管Q2的漏极,所述第一MOS管Q1的源极还连第一稳压芯片U1的第四接口,所述第一MOS管Q1的源极还经第二电容C2后接地,所述第一MOS管Q1的漏极经第一电阻R1,第一电容C1后接地,所述第一二极管D1并联于第一MOS管Q1的漏极与栅极,其中第一二极管D1的阴极与第一MOS管Q1的漏极;所述电压输入端Vin经第二电阻R2后连第二MOS管Q2的漏极,所述第二MOS管Q2的源极接地,所述第二MOS管Q2的栅极经第一电容C1后接地,所述第二二极管D2并联与第二MOS管Q2的漏极以及源极,所述第二二极管D2的阴极连第二MOS管Q2的漏极,所述第一稳压芯片U1的第一接口接地,所述第一稳压芯片U1的第三接口接3.3V正极电压输入,所述第一稳压芯片U1的第三接还经由第三电容C3以及第四电容C4并联构成的并联电路后接地,所述第一稳压芯片U1的第二接口连第一稳压芯片U1的第三接口。

所述芯片上电电路的5V正极输入电压经第一电阻R1降压后输出给第二MOS管Q2的栅极,经第二MOS管Q2的放大后,由第二MOS管Q2的漏极输出给第一MOS管Q1的栅极,放大后的输入电压经过第一MOS管Q1后有第一MOS管Q1的源极输出给第一稳压芯片的第四接口,所述第一MOS管Q1的作用为提高输入电压输出给第一稳压芯片U1的稳定性,所述第三电阻R3用于保持输入电压的一端与第一稳压芯片U1之间的电压差,同样的,第二电阻R2的 作用也为保持输入电压的一端与第一MOS管Q1的漏极之间的电压差。所述并联于第一MOS管Q1的漏极以及源极两端的第一二极管D1是用于防止当输入电压的一端在上电时,电路中产生的瞬间电压对第一MOS管Q1以及第一稳压芯片U1造成冲击,以致对该元件产生损坏。同理,并联于第二MOS管Q2的漏极以及源极的第二二极管D2是用于防止电压经第二MOS管Q2放大后输出给第一MOS管Q1后电路中的反相电压对第二MOS管Q2的损坏。所述放大后的电压经第一稳压芯片U1输入后,有第一稳压芯片U1的第二接口以及第三接口输出,所述第三电容C3以及第四电容C4构成的并联电路用于保持第一稳压芯片U1的第三接口、第四接口输出的电压稳定。所述第一稳压芯片U1的第二接口以及第三接口输出的电压较第一稳压芯片U1输入的电压略低一点,但第一稳压芯片U1的设置大大提高了输出后的电压的稳定性,为芯片的稳定启动提供了保证。

本文中所描述的具体实施例仅仅是对本发明精神作举例说明。本发明所属技术领域的技术人员可以对所描述的具体实施例做各种各样的修改或补充或采用类似的方式替代,但并不会偏离本发明的精神或者超越所附权利要求书所定义的范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1