高压元件结构的制作方法

文档序号:6849716阅读:187来源:国知局
专利名称:高压元件结构的制作方法
技术领域
本发明涉及一种高压元件结构,特别是涉及一种可以抑制寄生电流(parasitical current)的高压元件结构。
背景技术
近年来,随着移动电话等电子通讯产品的蓬勃发展,其所应用的液晶显示器(liquid crystal display;LCD)的驱动器显得格外的重要。现今业界已开发出32伏特、0.18微米高压工艺技术的产品,以应用于可携式单芯片薄膜晶体管液晶显示器(thin film transistor liquid crystal display;TFT LCD)等领域,这项技术的特点是可以为栅极驱动、源极驱动及控制器提供不同的电压,使其能够嵌入超高密度的静态随机存取存储器(static random access memory;SRAM)元件中,并制造出面积更小的芯片。
请参考图1,图1为现有高压元件结构10的上视图。如图1所示,高压元件结构10形成于一P型基底(图未显示)中,包括一第一N型井区12(如虚线所示区域)、一第二N型井区14(如虚线所示区域)、一连接部分第一N型井区12与第二N型井区14的通道扩散区(channel diffusion)16(如虚线所示区域)及一覆盖于通道扩散区16上方的多晶硅栅极18。高压元件结构10还包括一源极扩散区20位于第一N型井区12中、一漏极扩散区22位于第二N型井区14中,以及浅沟隔离(shallow trench isolation)24位于P型基底(图未显示),用以将源极扩散区20、漏极扩散区22及通道扩散区16作良好的隔离。其中,源极扩散区20、漏极扩散区22及多晶硅栅极18分别藉由接触插塞26、28、30、32及34连接外部电路(图未显示)。
为了避免通道扩散区的角落产生漏电流的现象,根据现有技术,高压元件结构10经过改良,使得通道扩散区16的长度大于源极扩散区20及漏极扩散区22的长度。然而,现今元件的尺寸越缩越小,造成通道扩散区16长于源极扩散区20及漏极扩散区22的突出区域36及38具有高栅极电压的地方产生许多寄生电流(parasitical current),并造成不可预测的输出电流电压特性(I-V characteristic)曲线。

发明内容
有鉴于此,本发明的主要目的在于提供一种高压元件结构,以解决前述的问题。
为达上述目的,根据本发明的优选实施例,本发明的高压元件结构设于一第一导电类型的一基底中,且高压元件结构包含具有第二导电类型的一第一井区及一第二井区位于基底中、具有一第一长度的一源极扩散区及一漏极扩散区分别位于第一井区及第二井区中以及具有一第二长度的一导体栅极层位于基底表面。其中,第二长度大于第一长度,因此形成二突出区域于导体栅极层两侧。本发明还包括一栅极氧化层位于导体栅极层所覆盖的基底表面、一通道扩散区位于被导体栅极层所覆盖的基底中并位于部分第一井区及第二井区上方、至少一浅沟隔离位于基底中以隔离源极扩散区、漏极扩散区及通道扩散区以及二窗口分别位于各突出区域。其中,各窗口暴露出部分栅极氧化层。
由于本发明形成二窗口于导体栅极层两侧突出的区域,故可有效地抑制寄生电流(parasitical current)的产生,并仍保有现有高压元件结构的长通道扩散区可避免通道扩散区的角落产生漏电流现象的优点,因此本发明非常有利于小尺寸的高压元件的制作。
为了进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与附图。然而附图仅供参考与辅助说明用,并非用来对本发明加以限制。


图1为现有高压元件结构的上视图。
图2为本发明的高压元件结构的上视图。
图3为图2中沿切线AA’的剖面示意图。
图4为图2中沿切线BB’的剖面示意图。
简单符号说明10高压元件结构12第一N型井区14第二N型井区 16通道扩散区
18多晶硅栅极 20源极扩散区22漏极扩散区 24浅沟隔离26接触插塞28接触插塞30接触插塞32接触插塞34接触插塞36突出区域38突出区域50高压元件结构52第一井区54第二井区56源极扩散区 58漏极扩散区60导体栅极层 62通道扩散区64突出区域66突出区域68窗口70窗口72接触插塞74接触插塞76接触插塞78接触插塞80接触插塞82浅沟隔离84基底86栅极氧化层具体实施方式
请参考图2,图2为本发明的高压元件结构50的上视图。如图2所示,本发明的高压元件结构50设于一第一导电类型的一基底(图未显示)中,且该高压元件结构包含具有第二导电类型的一第一井区52(如虚线所示区域)及一第二井区54(如虚线所示区域)位于基底中、具有一第一长度L1的一源极扩散区56及一漏极扩散区58分别位于第一井区52及第二井区54中、具有一第二长度L2的一导体栅极层60位于基底表面、一通道扩散区62(如虚线所示区域)位于被导体栅极层60所覆盖的基底中并位于部分第一井区52及第二井区54上方以及一栅极氧化层(图未显示)位于导体栅极层60所覆盖的基底表面。其中,第一导电类型具有P型掺杂者,第二导电类型具有N型掺杂者,以使高压元件结构50位于P型掺杂的基底中并具有N型掺杂的第一井区52与第二井区54,或者第一导电类型具有N型掺杂者,第二导电类型具有P型掺杂者,以使高压元件结构50位于N型掺杂的基底中并具有P型掺杂的第一井区52与第二井区54。导体栅极层60可由多晶硅(poly-silicon)或金属多晶硅化合物与多晶硅所结合的双层结构等等所构成。
上述第二长度L2大于第一长度L1,因此导体栅极层60的长度L2大于源极扩散区56及漏极扩散区58的长度L1,于是形成二突出区域64与66于导体栅极层60两侧,且导体栅极层60两侧的突出区域64与66具有二窗口68与70以暴露出部分栅极氧化层。其中,本发明于定义出导体栅极层60的时候,亦同时形成窗口68与70。通道扩散区62的长度大于源极扩散区56及漏极扩散区58的长度,因此本发明可有效避免通道扩散区62的角落产生漏电流的现象。
本发明的高压元件结构50还包括接触插塞72、74、76、78及80分别位于源极扩散区56、漏极扩散区58及导体栅极层60的突出区域64上方以连接外部电路(图未显示)以及至少一浅沟隔离(shallow trench isolation)82位于基底中以隔离源极扩散区56、漏极扩散区58及通道扩散区62。
为了更清楚说明本发明的高压元件结构,请参考图3及图4,图3为图2中沿切线AA’的剖面示意图及图4为图2中沿切线BB’的剖面示意图。如图3所示,本发明的高压元件结构50位于第一导电类型的基底84中,包含具有第二导电类型的第一井区52及第二井区54位于基底84中、源极扩散区56及漏极扩散区58分别位于第一井区52及第二井区54中、导体栅极层60位于基底84表面、通道扩散区62位于被导体栅极层60所覆盖的基底84中并位于部分第一井区52及第二井区54上方、栅极氧化层86位于导体栅极层60与基底84表面之间以及浅沟隔离82位于基底84中以隔离源极扩散区56、漏极扩散区58及通道扩散区62。
如图4所示,导体栅极层60的突出区域64具有窗口68以暴露出部分栅极氧化层86。其中,导体栅极层60覆盖于基底84中的通道扩散区62上方,且基底84中包括浅沟隔离82以形成隔离。
相较于现有技术,由于本发明于导体栅极层两侧突出的区域形成二窗口,故可有效地避免凸出于通道扩散区的导体栅极层所导致的电压效应,进而能抑制寄生电流的产生,并能保有现有高压元件结构的长通道扩散区可避免通道扩散区的角落产生漏电流现象的优点,因此本发明非常有利于小尺寸的高压元件的制作。
以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的均等变化与修饰,皆应属本发明的涵盖范围。
权利要求
1.一种高压元件结构,该高压元件结构设于一第一导电类型的一基底中,且该高压元件结构包括位于该基底中的具有一第二导电类型的一第一井区及一第二井区;分别位于该第一井区及该第二井区中的具有一第一长度的一源极扩散区及一漏极扩散区;位于该基底表面的具有一第二长度的一导体栅极层,其中该第二长度大于该第一长度,以于该导体栅极层两侧形成二突出区域;一通道扩散区,位于被该导体栅极层所覆盖的该基底中;以及二窗口,分别位于这些突出区域的该导体栅极层中。
2.如权利要求1所述的高压元件结构,其中该第一导电类型具有P型掺杂,该第二导电类型具有N型掺杂。
3.如权利要求1所述的高压元件结构,其中该第一导电类型具有N型掺杂,该第二导电类型具有P型掺杂。
4.如权利要求1所述的高压元件结构,其中该导体栅极层为多晶硅所构成。
5.如权利要求1所述的高压元件结构,其中该通道扩散区位于部分该第一井区及该第二井区上方。
6.如权利要求1所述的高压元件结构,其中该导体栅极层所覆盖的该基底表面还包括一栅极氧化层。
7.如权利要求6所述的高压元件结构,其中这些窗口暴露出部分该栅极氧化层。
8.如权利要求1所述的高压元件结构,还包括一接触插塞,位于这些突出区域上方。
9.如权利要求1所述的高压元件结构,还包括至少一接触插塞,位于该源极扩散区上方。
10.如权利要求1所述的高压元件结构,还包括至少一接触插塞,位于该漏极扩散区上方。
11.如权利要求1所述的高压元件结构,还包括位于该基底中的至少一浅沟隔离,以隔离该源极扩散区、该漏极扩散区及该通道扩散区。
12.一种高压元件结构,该高压元件结构设于一第一导电类型的一基底中,且该高压元件结构包括位于该基底中的具有一第二导电类型的一第一井区及一第二井区;分别位于该第一井区及该第二井区中的具有一第一长度的一源极扩散区及一漏极扩散区;位于该基底表面的具有一第二长度的一导体栅极层,其中该第二长度大于该第一长度,于该导体栅极层两侧形成二突出区域;一栅极氧化层,位于该导体栅极层所覆盖的该基底表面;一通道扩散区,位于被该导体栅极层所覆盖的该基底中,并位于部分该第一井区及该第二井区上方;位于该基底中的至少一浅沟隔离,以隔离该源极扩散区、该漏极扩散区及该通道扩散区;以及二窗口,分别位于这些突出区域的该导体栅极层中,且这些窗口分别暴露出部分该栅极氧化层。
13.如权利要求12所述的高压元件结构,其中该第一导电类型具有P型掺杂,该第二导电类型具有N型掺杂。
14.如权利要求12所述的高压元件结构,其中该第一导电类型具有N型掺杂,该第二导电类型具有P型掺杂。
15.如权利要求12所述的高压元件结构,其中该导体栅极层为多晶硅所构成。
16.如权利要求12所述的高压元件结构,还包括一接触插塞,位于这些突出区域上方。
17.如权利要求12所述的高压元件结构,还包括至少一接触插塞,位于该源极扩散区上方。
18.如权利要求12所述的高压元件结构,还包括至少一接触插塞,位于该漏极扩散区上方。
全文摘要
一种高压元件结构设于一第一导电类型的一基底中,包含具有第二导电类型的一第一井区及一第二井区位于基底中、具有一第一长度的一源极扩散区及一漏极扩散区分别位于第一井区及第二井区中以及具有一第二长度的一导体栅极层位于基底表面。其中第二长度大于第一长度,因此形成二突出区域于导体栅极层两侧。本发明还包括二窗口分别位于各突出区域。
文档编号H01L29/78GK1832197SQ20051005431
公开日2006年9月13日 申请日期2005年3月8日 优先权日2005年3月8日
发明者李文芳, 徐尉伦, 林育贤 申请人:联华电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1