发光装置及其驱动方法、发光芯片、打印头及成像设备的制作方法

文档序号:7056066阅读:1107来源:国知局
发光装置及其驱动方法、发光芯片、打印头及成像设备的制作方法
【专利摘要】本发明提供了发光装置及其驱动方法、发光芯片、打印头及成像设备。该发光装置包括:多个发光芯片,每个发光芯片都具有多个发光元件,且每个发光芯片都通过两个到Q个指定信号(Q为2以上的整数)被指定为点亮或不点亮的控制对象;以及选择信号产生部件,其选择性地发送P个选择信号(P为3以上的整数,其中P>Q)作为将所述多个发光元件中的每一个指定为控制对象的指定信号,用于所述多个发光芯片中的每一个的指定信号包括从所述P个选择信号中取的两个到Q个选择信号的组合。
【专利说明】发光装置及其驱动方法、发光芯片、打印头及成像设备
[0001]本申请是基于2010年12月16日提交的、申请号为201010600607.5、发明创造名称为“发光装置及其驱动方法、发光芯片、打印头及成像设备”的中国专利申请的分案申请。

【技术领域】
[0002]本发明涉及发光装置、发光装置的驱动方法、发光芯片、打印头及图像形成设备。

【背景技术】
[0003]在诸如打印机、复印机或传真机之类的电子照相图像形成设备中,以如下方式在记录纸张上形成图像。首先,通过使光记录单元发光以将图像信息转印到均匀带电的感光体上来在感光体上形成静电潜像。然后,利用调色剂对静电潜像进行显影使其可视。最后,将调色剂图像转印并定影到记录纸张上。除了利用激光束沿第一扫描方向进行激光扫描来执行曝光的光扫描记录单元以外,近年来响应于对设备小型化的要求,还采用了利用下面的LED打印头(LPH)的记录装置作为这种光记录单元。该LPH包括大量沿第一扫描方向排列的发光二极管(LED),这些发光二极管用作发光元件。
[0004]日本专利申请特许公开第2001-219596号描述了一种自扫描发光装置阵列,其中,每个发光元件芯片都设有用于在各发光元件芯片接收到点亮信号时控制其是否发光的端子。此外,在该自扫描发光装置阵列中,通过单条数据线分别对多个数据流进行多路传输,从而通过使用通用移位寄存器IC来使多个芯片发光。
[0005]在配置有使用多个自扫描发光装置阵列(SLED)芯片的LPH的记录装置中,要求用于向SLED芯片发送点亮信号的配线具有低电阻,这是因为该配线是用于提供点亮电流的配线。因此,为多个SLED芯片中的每一个都提供用于进行点亮的配线会造成在安装有多个SLED芯片的电路板上设置大量的用于发送点亮信号的宽且低电阻的配线。这使得电路板的宽度更宽,从而妨碍了小型化。此外,如果将这些配线构造为具有多层,以使电路板的宽度较窄,则该构造会妨碍成本降低。
[0006]本发明的一个目的在于提供一种能够减少配线数量的发光装置等。


【发明内容】

[0007]根据本发明的第一方面,提供了一种发光装置,其包括:多个发光芯片,每个发光芯片都具有多个发光元件,且每个发光芯片都通过两个至Q个指定信号(Q为2以上的整数)被指定为点亮或不点亮的控制对象;以及选择信号产生部件,其选择性地发送P个选择信号(P为3以上的整数,其中P > Q)作为将所述多个发光元件中的每一个指定为控制对象的指定信号,用于所述多个发光芯片中的每一个的指定信号包括从所述P个选择信号中取的两个到Q个选择信号的组合。
[0008]根据本发明的第二方面,在第一方面的发光装置中,所述多个发光芯片的数量为PCQ个以下,指定所述多个发光芯片中的每一个的指定信号的数量为Q个,以及从所述P个选择信号取的Q个选择信号的的组合均各不相同,每个组合指定所述多个发光芯片中的一个。
[0009]根据本发明的第三方面,在第一和第二方面的发光装置中,选择信号产生部件基于各组合中逐组合的方式按照时间顺序发送各选择信号,其中,每个组合都将多个发光芯片中的一个指定为控制对象。
[0010]根据本发明的第四方面,在第一和第二方面的发光装置中,发光装置还包括传递信号产生部件,其发送传递信号以顺序地将所述多个发光芯片中的每一个发光芯片中的多个发光元件逐一设置成控制对象。
[0011]根据本发明的第五方面,在第一和第二方面的发光装置中,发光装置还包括点亮信号产生部件,其发送点亮信号以向所述多个发光芯片中的每一个中的多个发光元件提供用于进行点亮的电能。
[0012]根据本发明的第六方面,在第一和第二方面的发光装置中,用于进行点亮的电能通过电源线提供给所述多个发光芯片中的每一个中的多个发光元件。发光装置还包括熄灭信号产生部件,其提供熄灭信号以将通过电源线施加给发光元件的电位改变为使发光元件熄灭的另一电位,以熄灭被点亮的每个发光元件。
[0013]根据本发明的第七方面,提供了一种发光装置的驱动方法,其中该发光装置包括多个发光芯片,每个发光芯片都具有多个发光元件,且每个发光芯片都通过两个至Q个指定信号(Q为2以上的整数)被指定为点亮或不点亮的控制对象。该驱动方法包括:顺序地将所述多个发光芯片中的每一个中的多个发光元件逐一设置为点亮或不点亮的控制对象;以及通过使用指定信号将所述多个发光芯片中的一个发光芯片指定为控制对象,其中,所述指定信号包括从P个选择信号(P为3以上的整数,P > Q)取的两个至Q个信号的组合。
[0014]根据本发明的第八方面,提供了一种发光装置,其包括:多个发光芯片,每个发光芯片都具有多个发光元件;使能信号提供单元,其将使能信号共同发送至属于由所述多个发光芯片分成的M(M为2以上的整数)个组中的每一组的发光芯片,该使能信号从被设置为控制对象的发光元件中选择一个发光元件作为点亮对象;写入信号提供单元,其将写入信号共同发送至属于由所述M个组中的每一组中的发光芯片所分成的N(N为2以上的整数)个级中的每一级的发光芯片,该写入信号从被设置为控制对象的发光元件中选择发光元件作为点亮对象;以及点亮信号提供单元,其将点亮信号共同发送至属于所述M个组中的每一组的发光芯片,该发光信号提供电能以点亮通过使能信号所选的和通过写入信号所选的发光兀件。
[0015]根据本发明的第九方面,在第八方面的发光装置中,写入信号提供单元基于所述M个组中逐组的方式按时间顺序将写入信号发送至属于所述N个级中的每一级的发光芯片,该写入信号从被指定为控制对象的发光元件中选择发光元件作为点亮对象。
[0016]根据本发明的第十方面,在第八和第九方面的发光装置中,点亮信号提供单元和使能信号提供单元分别在所述M个组中彼此之间相互错开的发送时间点向所述M个组发送点亮信号和使能信号。
[0017]根据本发明的第十一方面,在第十方面的发光装置中,点亮信号提供单元和使能信号提供单元分别以所述M个组中彼此之间具有360/M度移位的相位向所述M个组发送点亮信号和使能信号。
[0018]根据本发明的第十二方面,提供了一种发光芯片,其包括:多个发光兀件;多个传递元件,其被设置为分别对应于所述多个发光元件,以及顺序地将所述多个发光元件逐一设置为点亮或不点亮的控制对象;以及N个控制端子(N为2以上的整数),每个控制端子都接收指定信号来独立控制所述多个发光元件中的每个发光元件的点亮或熄灭。
[0019]根据本发明第十三方面,在第十二方面的发光芯片中,该发光芯片还包括多个AND电路,每一个AND电路都位于所述多个发光元件中的一个发光元件和所述多个传递元件中的一个传递元件之间,以及都接收分别发送至所述N个控制端子的N个信号和来自所述多个传递元件中所述的一个传递元件的信号的输入,并向所述多个发光元件中所述的一个发光元件输出信号,所述多个传递元件中所述的一个传递元件被设置为对应于所述多个发光元件中所述的一个发光元件。
[0020]根据本发明的第十四方面,在第十三方面的发光芯片中,所述多个传递元件是多个传递晶闸管,每个传递晶闸管都具有第一栅极端子、第一阳极端子和第一阴极端子,以及所述多个发光元件是多个发光晶闸管,每个发光晶闸管都具有第二栅极端子、第二阳极端子和第二阴极端子。该发光芯片还包括多个第一电气部件,每个第一电气部件都将所述多个传递晶闸管的第一栅极端子中的两个栅极端子相互连接。
[0021]根据本发明的第十五方面,在第十四方面的发光芯片中,发光芯片中的多个AND电路中的每一个AND电路都包括:第二电气部件,其一端连接至相应的一个传递晶闸管的第一栅极端子,而其另一端连接至相应的一个发光晶闸管的第二栅极端子;以及N个第三电气部件,每个第三电气部件都设置在所述N个控制端子中相应的一个控制端子和相应的一个发光晶闸管的第二栅极端子之间。
[0022]根据本发明的第十六方面,在第十四方面的发光芯片中,该发光芯片还包括:多个第二电气部件,其被设置为分别对应于所述多个传递晶闸管,以及每个第二电气部件都包括连接至第一栅极端子的一端和连接至相应的一个发光晶闸管的第二栅极端子的另一端;多个第三电气部件,其被设置为分别对应于所述多个发光晶闸管,以及每个第三电气部件都包括连接至第二栅极端子的一端;以及N个肖特基势垒二极管,每个肖特基势垒二极管都设置在所述N个控制端子中相应的一个控制端子和连接至所述多个第三电气部件的另一端的写入信号线之间。多个AND电路中的每一个AND电路都包括所述多个第二电气部件之一、所述多个第三电气部件之一和所述N个肖特基势垒二极管。
[0023]根据本发明的第十七方面,在第十四方面的发光芯片中,该发光芯片还包括:多个第四电气部件,每个第四电气部件都包括连接至所述多个传递晶闸管中相应的一个传递晶闸管的第一栅极端子的一端;多个写入晶闸管,每个写入晶闸管都具有第三栅极端子、第三阳极端子和第三阴极端子,第三栅极端子连接至所述多个第四电气部件中相应的一个第四电气部件的另一端;多个第五电气部件,每个第五电气部件都连接至所述多个写入晶闸管中相应的一个写入晶闸管的第三栅极端子,以及连接至所述多个发光晶闸管中相应的一个发光晶闸管的第二栅极端子;以及N个第六电气部件,每个第六电气部件都设置在所述N个控制端子中相应的一个控制端子和连接至所述多个写入晶闸管中每一个写入晶闸管的第三阳极端子和第三阴极端子之一的写入信号线的一端之间。所述多个AND电路中的每一个AND电路都包括所述多个第四电气部件之一、所述多个写入晶闸管之一和N个第六电气部件。
[0024]根据本发明的第十八方面,在第十七方面的发光芯片中,该发光芯片还包括写入使能晶闸管,其具有第四栅极端子、第四阳极端子和第四阴极端子,并设置在所述N个第六电气部件和连接至写入信号线的所述多个AND电路中每一个AND电路中的写入晶闸管之一的第三阳极端子和第三阴极端子之一之间,第四阳极端子和第四阴极端子之一连接至写入信号线。
[0025]根据本发明的第十九方面,在第十二至第十八方面的发光芯片中,该发光芯片还包括熄灭晶闸管,其具有第五栅极端子、第五阳极端子和第五阴极端子,第五栅极端子连接至点亮信号线,该点亮信号线发送点亮信号以提供用于进行点亮的电能且连接至所述多个发光晶闸管中每一个发光晶闸管的第二阳极端子和第二阴极端子之一,第五阳极端子和第五阴极端子之一经由限流电阻连接至熄灭信号端子,用于熄灭的熄灭信号被发送至该熄灭信号端子。
[0026]根据本发明的第二十方面,提供了一种发光芯片,其包括:多个自扫描发光装置阵列,其中每个自扫描发光装置阵列都包括多个发光元件和分别对应于所述多个发光元件而设置的多个传递元件,并顺序将所述多个发光元件逐一设置为点亮或不点亮的控制对象;以及N个控制端子(N为2以上的整数),每个控制端子都单独接收指定信号以控制所述多个发光元件中的每一个发光元件的点亮或熄灭。
[0027]根据本发明的第二十一方面,该发光芯片还包括反相晶闸管,其具有第六栅极端子、第六阳极端子和第六阴极端子,且设置在相邻的两个自扫描发光装置阵列之间,第六阳极端子和第六阴极端子之一连接至所述相邻的两个自扫描发光装置阵列中的一个的控制信号线,第六栅极端子连接至所述相邻的两个自扫描发光装置阵列中的另一个的控制信号线。
[0028]根据本发明的第二十二方面,提供了一种打印头,其包括:曝光单元,其对图像载体进行曝光以形成静电潜像;以及光学单元,其将由所述曝光单元发出的光聚焦到图像载体上。曝光单元包括:多个发光芯片,每个发光芯片都具有多个发光元件,且每个发光芯片都通过两个至Q个指定信号(Q为2以上的整数)被指定为点亮或不点亮的控制对象;以及选择信号产生部件,其选择性地发送P个选择信号(P为3以上的整数,其中P >Q)作为将所述多个发光元件中的每一个发光元件指定为控制对象的指定信号,用于所述多个发光芯片中的每一个发光芯片的指定信号包括从所述P个选择信号中取的两个到Q个选择信号的组合。
[0029]根据本发明的第二十三方面,提供了一种图像形成设备,其包括:充电单元,其对图像载体进行充电;曝光单元,其对图像载体进行曝光以形成静电潜像;光学单元,其将由所述曝光单元发出的光聚焦到图像载体上;显影单元,其对形成在图像载体上的静电潜像进行显影;以及转印单元,其将显影在图像载体上的图像转印至转印体。所述曝光单元包括:多个发光芯片,每个发光芯片都具有多个发光元件,且每个发光芯片都通过两个至Q个指定信号(Q为2以上的整数)被指定为点亮或不点亮的控制对象;以及选择信号产生部件,其选择性地发送P个选择信号(P为3以上的整数,其中P >Q)作为将所述多个发光元件中的每一个发光元件指定为控制对象的指定信号,用于所述多个发光芯片中的每一个发光芯片的指定信号包括从所述P个选择信号中取的两个到Q个选择信号的组合。
[0030]根据本发明的第一方面,相比于未采用当前构造的情况,可以减少配线的数量。
[0031]根据本发明的第二方面,相比于未采用当前构造的情况,可以分别控制多个发光-H-* I I
心/T ο
[0032]根据本发明的第三方面,相比于未采用当前构造的情况,可以容易地控制多个发光芯片的点売。
[0033]根据本发明的第四方面,相比于未采用当前构造的情况,可以进一步减少配线的数量。
[0034]根据本发明的第五方面,相比于未采用当前构造的情况,可以进一步减少配线的数量。
[0035]根据本发明的第六方面,相比于未采用当前构造的情况,可以省略提供用于点亮的电能的低电阻配线。
[0036]根据本发明的第七方面,相比于未采用当前构造的情况,可以利用数量较少的配线来驱动发光装置。
[0037]根据本发明的第八方面,相比于未采用当前构造的情况,可以容易地控制多个发光芯片。
[0038]根据本发明的第九方面,相比于未采用当前构造的情况,可以容易地控制多个发光芯片的点売。
[0039]根据本发明的第十方面,相比于未采用当前构造的情况,可以容易地控制多个发光芯片的点売。
[0040]根据本发明的第十一方面,相比于未采用当前构造的情况,可以容易地控制多个发光芯片的点亮。
[0041]根据本发明的第十二方面,相比于未采用当前构造的情况,可以提供减少了配线数量的发光芯片。
[0042]根据本发明的第十三方面,相比于未采用当前构造的情况,可以提供容易控制的发光芯片。
[0043]根据本发明的第十四方面,相比于未采用当前构造的情况,可以提供容易控制的发光芯片。
[0044]根据本发明的第十五方面,相比于未采用当前构造的情况,可以使发光芯片的尺寸更小。
[0045]根据本发明的第十六方面,相比于未采用当前构造的情况,可以使发光芯片的尺寸更小。
[0046]根据本发明的第十七方面,相比于未采用当前构造的情况,可以通过较少的工艺来制造发光芯片。
[0047]根据本发明的第十八和第十九方面,相比于未采用当前构造的情况,发光芯片工作稳定。
[0048]根据本发明的第二十方面,相比于未采用当前构造的情况,可以减少发光装置中使用的发光芯片的数量。
[0049]根据本发明的第二i^一方面,相比于未采用当前构造的情况,可以减少发光装置中的配线数量。
[0050]根据本发明的第二十二方面,相比于未采用当前构造的情况,可以实现尺寸更小的印刷头。
[0051]根据本发明的第二十三方面,相比于未采用当前构造的情况,可以实现尺寸更小的图像形成设备。

【专利附图】

【附图说明】
[0052]下面将参照附图对本发明的示例性实施例进行详细地描述,附图中:
[0053]图1是示出应用了第一示例性实施例的图像形成设备的整体构造的实例的示意图;
[0054]图2是示出了打印头的结构的截面示意图;
[0055]图3是第一示例性实施例中的发光装置的俯视图;
[0056]图4A和图4B是示出根据第一示例性实施例的发光芯片的构造、发光装置的信号广生电路的构造以及电路板上的配线构造的不意图;
[0057]图5是示出将被发送至各发光芯片的选择信号的组合的表格;
[0058]图6是用于说明根据第一示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0059]图7A和图7B是根据第一不例性实施例的发光芯片的平面布局及截面图;
[0060]图8是用于说明根据第一示例性实施例的发光芯片的操作的时序图;
[0061]图9是用于说明根据第二示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0062]图10是用于说明根据第三示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0063]图11是用于说明根据第四示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0064]图12是示出根据第五示例性实施例的发光装置的信号产生电路的构造及电路板上的配线构造的示意图;
[0065]图13是用于说明根据第五示例性实施例的发光芯片的操作的时序图;
[0066]图14是示出根据第六示例性实施例的发光装置的信号产生电路的构造及电路板上的配线构造的示意图;
[0067]图15是用于说明根据第六示例性实施例的发光芯片的操作的时序图;
[0068]图16A和图16B是示出根据第七示例性实施例的发光芯片的构造、发光装置的信号产生电路的构造以及电路板上的配线构造的示意图;
[0069]图17是示出将被发送至各发光芯片的选择信号的组合的表格;
[0070]图18是用于说明根据第七示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0071]图19是用于说明根据第七示例性实施例的发光芯片的操作的时序图;
[0072]图20是根据第八示例性实施例的发光装置的俯视图;
[0073]图21A和图21B是示出根据第八示例性实施例的发光芯片的构造、发光装置的信号产生电路的构造以及电路板上的配线构造的示意图;
[0074]图22是示出根据第八示例性实施例的被布置为矩阵形式中的各元素的发光装置的各发光芯片的示意图;
[0075]图23是用于说明根据第八示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0076]图24A和图24B是根据第八示例性实施例的发光芯片的平面布置图和截面图;
[0077]图25是用于说明根据第八示例性实施例的发光芯片的操作的时序图;
[0078]图26是用于说明光量校正方法的示意图;
[0079]图27是示出根据第九示例性实施例的发光装置的信号产生电路的构造及电路板上的配线构造的示意图;
[0080]图28是示出被布置为矩阵形式中的各元素的根据第九示例性实施例的发光装置的各发光芯片的示意图;
[0081]图29是用于说明第九示例性实施例中的发光芯片的操作的时序图;
[0082]图30是示出被分成M个发光芯片组的发光装置的发光芯片的示意图,这些发光芯片被布置为矩阵形式中的各元素;
[0083]图31是用于说明根据第十示例性实施例的发光芯片的电路构造的等效电路示意图;
[0084]图32是用于说明根据第十一示例性实施例的发光芯片的电路构造的等效电路示意图;
[0085]图33是用于说明根据第十二示例性实施例的发光芯片的电路构造的等效电路示意图;
[0086]图34A和图34B是根据第十二示例性实施例的发光芯片的平面布置图和截面图;
[0087]图35是用于说明根据第十二示例性实施例的发光芯片的操作的时序图;
[0088]图36是示出根据第十三示例性实施例的发光芯片的构造的示意图;
[0089]图37是示出根据第十三示例性实施例的发光装置的信号产生电路的构造及电路板上的配线构造的示意图;
[0090]图38是示出各发光芯片和将被发送的使能信号、写入信号和点亮信号之间的关系的不意图;
[0091]图39是示出被布置为矩阵形式中的各元素的根据第十三示例性实施例的发光装置的各发光芯片的示意图;
[0092]图40是用于说明根据第十三示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0093]图41是示出根据第十四示例性实施例的发光装置的信号产生电路的构造及电路板上的配线构造的示意图;
[0094]图42是用于说明根据第十四示例性实施例的发光芯片的操作的时序图;
[0095]图43是示出根据第十五示例性实施例的发光装置的电路板上的配线构造的示意图;
[0096]图44是用于说明根据第十五示例性实施例的发光芯片的操作的时序图;
[0097]图45A和图45B是示出根据第十六示例性实施例的发光芯片的构造、发光装置的信号产生电路的构造以及电路板上的配线构造的示意图;
[0098]图46是用于说明根据第十六示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0099]图47A和图47B是示出根据第十七示例性实施例的发光芯片的构造、发光装置的信号产生电路的构造以及电路板上的配线构造的示意图;
[0100]图48是用于说明根据第十七示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0101]图49是用于说明根据第十七示例性实施例的发光芯片的操作的时序图;
[0102]图50A和图50B是示出根据第十八示例性实施例的发光芯片的构造、发光装置的信号产生电路的构造以及电路板上的配线构造的示意图;
[0103]图51是用于说明根据第十八示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图;
[0104]图52是用于说明根据第十八示例性实施例的发光芯片的操作的时序图;以及
[0105]图53是用于说明根据第十九示例性实施例的发光芯片电路构造的等效电路示意图。

【具体实施方式】
[0106]下文中,将参照附图详细对给出本发明示例性实施例的描述。(第一示例性实施例)
[0107]图1是示出应用了第一示例性实施例的图像形成设备I的整体体构造的实例的示意图。图1所示的图像形成设备I通常称作串联式(tandem)式图像形成设备。图像形成设备I包括图像形成处理单元10、图像输出控制器30、和图像处理器40。图像形成处理单元10根据不同颜色的图像数据形成图像。图像输出控制器30控制图像形成处理单元10。连接至诸如个人计算机(PC) 2之类的装置以及图像读取设备3的图像处理器40对从上述装置接收到的图像数据执行预定的图像处理。
[0108]图像形成处理单元10包括图像形成单元11,该图像形成单元由以预先设定的间隔并行排列的多个引擎形成。图像形成单元11由四个图像形成单元11Y、11M、11C和IlK形成。图像形成单元11Y、11M、11C和IlK中的每一个都包括感光鼓12、充电装置13、打印头14和显影装置15。在感光鼓12 (其为图像载体的一个实例)上,形成静电潜像,且感光鼓12保持调色剂图像。充电装置13(作为充电单元的一个实例)以预定电位对感光鼓12的表面进行充电。打印头14对由充电装置13进行了充电的感光鼓12进行曝光。显影装置15 (作为显影单元的一个实例)对由打印头14形成的静电潜像进行显影。此处,除了放置在显影装置15中的调色剂颜色不同以外,图像形成单元11Y、11M、IIC和IIK具有近似相同的构造。图像形成单元11Y、11M、11C和IlK分别形成黄色(Y)、品红色(M)、青色(C)和黑色⑷调色剂图像。
[0109]此外,图像形成处理单元10还包括纸张传输带21、驱动辊22、转印辊23和定影装置24。纸张传输带21传输作为转印体的记录纸张,以通过多层转印将分别形成在图像形成单元11Y、11M、11C和IlK的感光鼓12上的不同颜色的调色剂图像转印到记录纸张上。驱动辊22是驱动纸张传输带21的辊。每个转印辊23 (作为转印单元的一个实例)将形成在相应感光鼓12上的调色剂图像转印到记录纸张上。定影装置24将调色剂图像定影到记录纸张上。
[0110]在该图像形成设备I中,图像形成处理单元10基于由图像输出控制器30提供的各种控制信号来执行图像形成操作。在图像输出控制器30的控制下,由图像处理器40对从个人计算机(PC)2或图像读取设备3接收的图像数据进行图像处理,然后将得到的数据提供给相应的图像形成单元11。然后,例如在黑色(K)图像形成单元IlK中,在感光鼓12沿箭头A的方向转动的同时,由充电装置13以预定电位对感光鼓12进行充电,然后由基于由图像处理器40提供的图像数据而发光的打印头14对感光鼓12进行曝光。通过该操作,在感光鼓12上形成了黑色(K)图像的静电潜像。之后,由显影装置15对形成在感光鼓12上的静电潜像进行显影,从而在感光鼓12上形成了黑色(K)的调色剂图像。类似地,分别在图像形成单元IlYUlM和IlC中形成黄色(Y)、品红色(M)和青色(C)的调色剂图像。
[0111]在各图像形成单元11中形成的感光鼓12上的各种颜色的调色剂图像按照次序被静电转印到随着通过施加至转印辊23的转印电场所引起的纸张传输带21的运动而提供的记录纸张上。此处,纸张传输带21沿箭头B的方向运动。通过该操作,在记录纸张上形成了合成调色剂图像(其为叠加各种颜色的调色剂图像)。
[0112]此后,其上静电转印有合成调色剂图像的记录纸张被传输至定影装置24。传输至定影装置24的记录纸张上的合成调色剂图像由定影装置24通过进行利用加热和加压的定影处理而定影在记录纸张上,然后从图像形成设备I输出。
[0113]图2是示出打印头14的结构的截面示意图。打印头14包括外壳16、发光装置65和棒状透镜阵列64。发光装置65 (作为曝光单元的一个实例)包括由多个发光元件(在第一不例性实施例中为发光晶闸管)组成的对感光鼓12进行曝光的发光部分63。棒状透镜阵列64 (作为光学单元的一个实例)将由发光部分63发出的光聚焦到感光鼓12的表面上。
[0114]发光装置65还包括其上安装有发光部分63、驱动发光部分63的信号产生电路110(见稍后描述的图3)等的电路板62。
[0115]外壳61例如由金属制成,并用于支撑电路板62和棒状透镜阵列64。外壳61被设置为使得发光部分63中的各发光元件的发光点位于棒状透镜阵列64的焦平面上。此外,棒状透镜阵列64沿感光鼓12的轴向(第一扫描方向)布置。
[0116]图3是第一不例性实施例中的发光装置65的俯视图。
[0117]如图3所75,在根据第一例性实施例的发光装置65中,发光部分63由在电路板62上以交错方式沿第一扫描方向布置成两行的四十个发光芯片Cl至C40形成。
[0118]发光芯片Cl至C40的构造可以彼此相同。从而,在不单独进行区分时,将发光芯片Cl至C40都称为发光芯片C。尽管在第一示例性实施例中,发光芯片C的总数为四十,但是该构造不限于此。
[0119]此外,如之前所述,发光装置65具有驱动发光部分63的信号产生电路110。
[0120]图4A和图4B是示出根据第一示例性实施例的发光芯片C的构造、发光装置65的信号产生电路110的构造以及电路板62上的配线构造的示意图。图4A示出了发光芯片C的构造,而图4B示出了发光装置65的信号产生电路110的构造、以及电路板62上的配线构造。图4B示出了包括发光芯片Cl至ClO的部分。
[0121]首先,描述图4A所示的发光芯片C的构造。
[0122]发光芯片C包括发光元件阵列102,该发光元件阵列102包括在矩形衬底80上沿长边设置成一行(见下面描述的图7A和图7B)的多个发光元件(在第一示例性实施例中为发光晶闸管L1、L2、L3、…)。发光芯片C还包括在衬底80的长度方向上的两个端部处的多个输入端子(Vga端子、φ2端子、tpW端子、φΕ端子、φ?端子、和φ?端子),这些端子是用于接收各种控制信号的多个焊盘。应该注意,这些输入端子从衬底80的一端开始按照Vga端子、φ2端子、和φ臀端子的顺序设置,并且从从衬底80的另一端开始按照φ?端子、fl端子、和φΕ端子的顺序设置。发光元件阵列102设置在φ胃端子和φΕ端子之间。
[0123]接下来,参照图4Β描述发光装置65的信号产生电路110的构造、以及电路板62上的配线构造。
[0124]如上所述,发光装置65的电路板62安装有信号产生电路110和发光芯片C (发光芯片Cl至C40),并且设置了在信号产生电路110和发光芯片Cl至C40之间连接的配线。
[0125]首先,描述信号产生电路110的构造。
[0126]尽管未示出,但是信号产生电路110从图像输出控制器30和图像处理器40 (见图1)接收进行了图像处理的图像数据和各种控制信号。信号产生电路110基于这些图像数据和各种控制信号来重排图像数据并且校正光量。
[0127]信号产生电路110包括传递信号产生部件120,其作为传递信号提供单元的一个实例,该传递信号产生部件120基于各种控制信号向发光芯片C (发光芯片Cl至C40)提供第一传递信号φ?和第二传递信号ο
[0128]信号产生电路110还包括选择信号产生部件160,其作为选择信号提供单元的一个实例,该选择信号产生部件160基于各种控制信号发送选择(指定)发光芯片C(发光芯片Cl至C40)中的一个发光芯片的十个选择信号φVa至CpVjti当不进行单独区分时,将选择信号fVa至cpVj称为选择信号cpV。从发光芯片C (发光芯片Cl至C40)中选择一个发光芯片C将被称作“指定一个发光芯片C”。
[0129]信号产生电路110还包括点亮信号产生部件140,其作为点亮信号提供单元的一个实例,该点亮信号产生部件140基于各种控制信号向发光芯片C (发光芯片Cl至C40)发送点亮信号φ? ο
[0130]接下来,描述发光芯片Cl至C40的布置。
[0131]在第一不例性实施例中,奇数编号的发光芯片Cl、C3、C5、...,和偶数编号的发光芯片C2、C4、C6、...排列成一行,使得设置有各自发光元件阵列102的这些发光芯片的边彼此相对。奇数编号的发光芯片C1、C3、C5、...,和偶数编号的发光芯片C2、C4、C6、...以交错方式布置,使得各发光芯片C的发光元件(在第一示例性实施例中为发光晶闸管L1、L2、L3、…)沿第一扫描方向在各发光芯片C之间以预定间隔排列。
[0132]下面描述用于在信号产生电路110和发光芯片C(发光芯片Cl至C40)之间进行连接的配线。
[0133]电路板62包括连接至Vsub端子(见图6和图7)的电源线200a,该Vsub端子设置于每个发光芯片C的反面,用于提供基准电位Vsub。电路板62包括连接至Vga端子的电源线200b,该Vga端子设置给每个发光芯片C,用于提供用于供电的电源电位Vga。
[0134]电路板62还包括第一传递信号线201和第二传递信号线202,这些传递信号线从信号产生电路110的传递信号产生部件120连接至发光芯片C(发光芯片Cl至C40)的φ?端子和φ2端子,用于分别发送第一传递信号φ?和第二传递信号φ2<>第一传递信号φ〗和第二传递信号φ2被共同(并行)传送至发光芯片C (发光芯片Cl至C40)。
[0135]电路板62包括点亮信号线204,其从信号产生电路110的点亮信号产生部件140连接至发光芯片C(发光芯片Cl至C40)的φ?端子,用于传送点亮信号φ--点亮信号φ?经由设置给各发光芯片C(发光芯片Cl至C40)的限流电阻RI被共同(并行)传送至发光芯片C (发光芯片Cl至C40)。
[0136]电路板62还包括选择信号线230至239,这些选择信号线从信号产生电路110的选择信号产生部件160连接至发光芯片C (发光芯片Cl至C40)的φΕ端子和(pW端子,用于分别传送选择信号cpV (f¥a至φ¥])。
[0137]图5是示出将被发送至各发光芯片C的(pVa至(pVj中的两个选择信号的组合的表格。对于每个发光芯片C,标有〇的两个选择信号φν作为指定信号被发送至各CpE和cpW端子,以唯一指定发光芯片c(发光芯片Cl至C40)之一。
[0138]例如,对于发光芯片Cl,选择信号线230连接至发光芯片Cl的CpW端子,而选择信号线231连接至发光芯片Cl的禪端子,从而选择信号(pVa被传送至<pW端子,而选择信号fVb被传送至φΕ端子。S卩,发光芯片Cl的指定信号是选择信号cpVa和q)Vb。
[0139]类似地,对于对于发光芯片C2,选择信号线231连接至发光芯片C2的(pW端子,而选择信号线232连接至发光芯片C2的φΕ端子,从而选择信号cp¥b被传送至φ胃端子,而选择信号CpVc被传送至φΕ端子。即,发光芯片C2的指定信号是选择信号<pVb和tpVc,
[0140]同样对于其他的发光芯片C3至C40,选择信号线230至239基于图5连接至发光芯片C3至C40的各(|)W端子和φΕ端子。
[0141]在第一示例性实施例中,无需对((AV端子和φΕ端子进行区分。例如,对于发光芯片Cl,选择信号线230可以连接至发光芯片Cl的φΕ端子,而选择信号线231可以连接至发光芯片Cl的φ冒端子。即,可以将相互不同的选择信号CpV传送至fW端子和φΕ端子(它们是控制端子的实例)。
[0142]如图5所示,传送至各发光芯片C(发光芯片Cl至C40)的选择信号CpV的各种组合均不相同(是唯一的)。因此,通过在不重复同一组合的情况下来选择两个选择信号φν(<pVa至<pVj ),来唯一指定各发光芯片C,以受到如下所述的控制。
[0143]通常,在不重复同一组合的情况下从P个选择信号φν取的Q个选择信号φν的组合的数量PCQ(P和Q使整数,其中P > Q)如下:
[0144][等式I]

Pt
^Al
[0145]Ρ^?= --
L 」ρ δ Q^(P Q)I
[0146]在第一示例性实施例中,由于从十个选择信号(P = 10) fV (cpVa至tp¥J)中选取2个选择信号(Q = 2),因此PCQ = 45。即,从十个选择信号fV ( ,Va至(pVj )中选取
2个选择信号的组合可以唯一指定高达四十五个发光芯片,这超过了第一示例性实施例中使用的四十个发光芯片。
[0147]另一方面,如果从九个选择信号cpV ( fVa StpVi )中选取2个选择信号(Q =
2),则PCQ = 36。在这种情况中,第一示例性实施例中使用的四十个发光芯片C不能被唯一指定。
[0148]如上所述,基准信号Vsub和电源电位Vga在电路板62上被共同传送至各发光芯片C (发光芯片Cl至C40)。
[0149]传递信号φ1、φ2,和点亮信号φ?也被共同传送至各发光芯片C(发光芯片Cl至C40)。
[0150]另一方面,选择信号cpV (cpVa至tpVj )基于图5所示的组合被传送至发光芯片C (发光芯片Cl至C40)。
[0151]现在描述配线的数量。
[0152]在未应用本发明的情况中,假设提供了四十个发光芯片C,则需要四十条点亮信号线204,这是因为点亮信号fl要被发送至每个发光芯片C。此外,还需要第一传递信号线201、第二传递信号线202、和电源线200a和200b。因此,在发光装置65上设置的配线的数量为四十条。
[0153]点亮信号线204需要具有低电阻,以向发光晶闸管L传送电流以进行点亮。因此,点亮信号线204需要宽的配线以具有低电阻。从而,在未应用第一示例性实施例的情况中,需要在发光装置65的电路板62上提供许多粗的配线,从而增大了电路板62的面积。
[0154]在第一示例性实施例中,如图4B所示,点亮信号线204的数量为一。此外,还需要第一传递信号线201、第二传递信号线201、和电源线200a和200b。此外,还需要十条选择信号线230至239。因此,在第一示例性实施例中,配线总数为十五条。
[0155]根据第一示例性实施例,配线数量约为未应用第一示例性实施例的情况中的配线数量的1/3。
[0156]此外,在第一示例性实施例中,将用于传送电流的宽配线的数量减少为一条点亮信号线204。由于如下所述的大电流不通过选择信号线230至239,因此选择信号线230至239无需为了具有低电阻而很粗。为此,第一示例性实施例不需要在电路板62上具有许多宽的配线,从而减小了电路板62的面积。
[0157]图6是用于说明根据第一示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片的电路构造的等效电路示意图。图6中,除了各输入端子(Vga端子、φ2端子、
(pW端子、φΕ端子、φ?端子、和φ?端子)以外,下述每个器件都基于稍后在图7Α和图7Β中描述的每个发光芯片C上的布局进行布置。
[0158]此处,发光芯片C利用发光芯片Cl作为实例进行描述。因此,在图6中,将发光芯片C表示为发光芯片Cl (C)。其他发光芯片C2至C40的构造与发光芯片Cl的构造相同。
[0159]尽管各输入端子(Vga端子、φ2端子、cpW端子、φΕ端子、φ?端子、和φ?端子)与图4Α所示的各输入端子处于不同的位置,但是为了方便描述,将这些输入端子示为位于图6的左侧。
[0160]如上所述,发光芯片Cl (C)包括发光晶闸管阵列(发光元件阵列102(见图4Α)),该发光晶闸管阵列包括布置在衬底80上的(作为发光元件的实例的)发光晶闸管L1、L2、L3、…(见稍后描述的图7A和图7B)。
[0161]此外,发光芯片Cl(C)包括传递晶闸管阵列,该传递晶闸管阵列包括以类似于发光晶闸管阵列的方式布置成一行的传递晶闸管Tl、T2、T3、…。
[0162]当不单独进行区分时,将发光晶闸管L1、L2、L3、…表示为发光晶闸管L,以及当不单独进行区分时,将传递晶闸管Tl、T2、T3、…表示为传递晶闸管Τ。
[0163]上述晶闸管(发光晶闸管L、传递晶闸管Τ)是具有阳极、阴极和栅极的三个端子的半导体器件。
[0164]本文中,可将传递晶闸管T的阳极端子、阴极端子和栅极端子分别称作第一阳极端子、第一阴极端子和第一栅极端子。类似地,可将发光晶闸管L的阳极端子、阴极端子和栅极端子分别称作第二阳极端子、第二阴极端子和第二栅极端子。
[0165]作为第一电气部件的实例,发光芯片Cl(C)包括耦合二极管Dxl、Dx2、Dx3、…,它们位于从Tl、T2、T3、…顺序取的两个相邻的传递晶闸管所组成的各对传递晶闸管之间。在传递晶闸管T1、T2、T3、…和发光晶闸管L1、L2、L3、…之间,设置有肖特基使能二极管SDel、SDe2、SDe3、…(其作为第三电气部件的实例)、肖特基写入二极管SDwl、SDw2、SDw3、…(其也作为第三电气部件的实例)、和连接电阻Ral、Ra2、Ra3、...(其中每一个都作为第二电气部件的实例)。
[0166]发光芯片Cl(C)还包括电源线电阻Rgxl、Rgx2、Rgx3、…。
[0167]类似于发光晶闸管L,当不进行区分时,分别将耦合二极管Dxl、Dx2、Dx3、…、连接电阻Ral、Ra2、Ra3、…、肖特基使能二极管SDel、SDe2、SDe3、…、肖特基写入二极管SDwUSDw2、SDw3、…、以及电源线电阻Rgxl、Rgx2、Rgx3、…表示为耦合二极管Dx、连接电阻Ra、肖特基使能二极管SDe、肖特基写入二极管SDw、电源线电阻Rgx。尽管本文中对肖特基使能二极管SDe和肖特基写入二极管SDw进行了区分,但是无需对它们进行区分。
[0168]发光晶闸管阵列中的发光晶闸管L的数量可以是预定数量。在第一示例性实施例中,如果发光晶闸管L的数量是128,则传递晶闸管T的数量也是128。类似地,连接电阻Ra、肖特基使能二极管SDe、肖特基写入二极管SDw、和电源线电阻Rgx每一个的数量也都是128。然而,耦合二极管Dx的数量比传递晶闸管T的数量少1,即为127个。
[0169]应该注意,传递晶闸管T的数量可以大于发光晶闸管L的数量。
[0170]发光芯片Cl (C)包括一个启动二极管DxO。发光芯片Cl (C)还包括限流电阻Rl和
R2,其用于防止过电流流经如下所述的用于传输第一传递信号φ?的第一传递信号线72和用于传输第二传递信号φ2的第二传递信号线73。
[0171]应该注意,发光晶闸管阵列中的发光晶闸管L1、L2、L3、…和传递晶闸管阵列中的传递晶闸管T1、T2、T3、…从图6中的左侧开始按标号的升序排列。类似地,耦合二极管Dxl、Dx2、Dx3、…,连接电阻 Ral、Ra2、Ra3、…,肖特基使能二极管 SDel、SDe2、SDe3、…,肖特基写入二极管SDwl、SDw2、SDw3、…,以及电源线电阻Rgxl、Rgx2、Rgx3、…也从图6中的左侧开始按标号的升序排列。
[0172]发光晶闸管阵列和传递晶闸管阵列在图6中从上到下按照传递晶闸管阵列、发光晶闸管阵列的顺序排列。
[0173]接下来,描述发光芯片Cl (C)中的各元件的电气连接。每个传递晶闸管T的阳极端子和每个发光晶闸管L的阳极端子连接至发光芯片Cl (C)的衬底80 (阳极共用)。
[0174]然后,这些阳极端子经由Vsub端子连接至电源线200a(见图4B),其中,Vsub端子是设置在衬底80背面上的背面电极85 (见下面描述的图7B)。电源线200a被提供有基准电位Vsub。
[0175]奇数编号的传递晶闸管Tl、T3、T5、…的阴极端子沿传递晶闸管T的排列连接至第一传递信号线72。然后,第一传递信号线72经由限流电阻Rl连接至φ?端子,该端子作为第一传递信号φ?的输入端子。第一传递信号线201 (见图4Β)连接至φ?端子以传输第一传递信号φ?-
[0176]另一方面,偶数编号的传递晶闸管T2、T4、T6、…的阴极端子沿传递晶闸管T的排列连接至第二传递信号线73。然后,第二传递信号线73经由限流电阻R2连接至f2端子,
该端子作为第二传递信号f2的输入端子。第二传递信号线202 (见图4Β)连接至φ2端子以传输第二传递信号
[0177]发光晶闸管L的阴极端子连接至点亮信号线75。然后,点亮信号线75连接至作为点亮信号φ?的输入端子的-端子。点亮信号线204(见图4Β)连接至φ?端子以传输点亮信号fL.
[0178]尽管图6中未示出,但是如图4B所示在点亮信号产生部件140和φ?端子之间设置有限流电阻RI。
[0179]传递晶闸管T的栅极端子Gtl、Gt2、Gt3、…分别经由连接电阻Ral、Ra2、Ra3、...逐一连接至发光晶闸管L1、L2、L3、…的相同编号的栅极端子Gil、G12、G13、…。
[0180]当不进行区分时,分别将栅极端子Gtl、Gt2、Gt3、…和栅极端子G11、G12、G13、…称作栅极端子Gt和栅极端子Gl。
[0181]肖特基写入二极管SDw的阴极端子连接至写入信号线74。然后,写入信号线74连接至端子,其中选择信号cpV (tpVa至f¥j)中的任意一个被传输至该(pW端子。选择信号线230(见图4B)连接至发光芯片Cl的(pW端子,以传输选择信号(j)Va。
[0182]肖特基写入二极管SDw的阳极端子连接至发光晶闸管L的栅极端子G1。
[0183]类似地,肖特基使能二极管SDe的阴极端子连接至使能信号线76。然后,使能信号线76连接至φΕ端子,其中选择信号fV (cpVa至fVj )中的任意一个被传输至该φΕ端子。选择信号线231 (见图4Β)连接至发光芯片Cl的φΕ端子,以传输选择信号CpVbn
[0184]肖特基使能二极管SDe的阳极端子连接至发光晶闸管L的栅极端子G1。
[0185]在从传递晶闸管T1、T2、T3、…的栅极端子Gtl、Gt2、Gt3、…中顺序取出的两个相邻栅极端子Gt所组成的各对栅极端子之间连接有耦合二极管Dxl、Dx2、Dx3、…。S卩,耦合二极管Dxl、Dx2、Dx3、…串联连接为分别插入相邻的栅极端子Gtl和Gt2、Gt2和Gt3、Gt3和Gt4、…之间。以使得电流从栅极端子Gtl流向栅极端子Gt2的方向来布置耦合二极管Dxl。其他f禹合二极管Dx2、Dx3、Dx4、…也以相同方式来布置。
[0186]传递晶闸管T的栅极端子Gt经由给每个传递晶闸管T设置的电源线电阻Rgx连接至电源线71。然后,电源线71连接至Vga端子。Vga端子连接至电源线200b (见图4B)以提供电源电位Vga。
[0187]传递晶闸管阵列一侧的传递晶闸管Tl的栅极端子Gtl连接至启动二极管DxO的阴极端子。另一方面,启动二极管DxO的阳极端子连接至第二传递信号线73。
[0188]图7A和图7B是根据第一不例性实施例的发光芯片C的平面布局及截面图。利用发光芯片Cl作为实例对发光芯片C进行描述。现在,将发光芯片C表示为发光芯片Cl (C)。其他发光芯片C2至C40的构造与发光芯片Cl的构造相同。
[0189]图7A是发光芯片Cl (C)的布局平面图,其示出了集中于发光晶闸管LI至L5以及传递晶闸管Tl至T4的部分。图7B是沿图7A所示的线VIIB-VIIB取的截面视图。从而,图7B按照从图7B的下到上的顺序示出了发光晶闸管L1、肖特基使能二极管SDel、肖特基写入二极管SDwl、电源线电阻Rgxl、耦合二极管Dxl、以及传递晶闸管Tl。在图7A和图7B中,以其名称来表示主要的元件和端子。
[0190]图7A中,以实线示出了连接在各元件之间的配线。图7B中,省略了连接在各元件之间的配线。
[0191]如图7B所示,发光芯片Cl (C)包括彼此独立的多个岛(第一岛141、第三岛143、第四岛144、第五岛145、第六岛146、和第七岛147),这些岛在诸如GaAs或GaAlAs的半导体中通过按照从下层到上层的顺序顺序地堆叠P型衬底80、p型第一半导体层81、n型第二半导体层82、p型第三半导体层83、和η型第四半导体层84,以及连续蚀刻周围的P型第一半导体层81、η型第二半导体层82、ρ型第三半导体层83、和η型第四半导体层84而形成。
[0192]应该注意,第一示例性实施例不包括第二岛142 (见后面描述的图24Α和图24Β),在下面描述的第八示例性实施例中包括第二岛142。
[0193]如图7Α所示,第一岛141为具有延伸部分的矩形平面视图,并包括发光晶闸管L1、肖特基写入二极管SDwl、肖特基使能二极管SDel、以及连接电阻Ra。第三岛143为具有放大末端的平面视图,并包括电源线电阻Rgx。第四岛144为矩形平面视图,并包括传递晶闸管Tl和耦合二极管Dxl。第五岛145具有矩形平面视图,并包括启动二极管DxO。第六岛146和第七岛147为具有放大末端的平面视图,且第六岛146包括限流电阻R1,而第七岛147包括限流电阻R2。
[0194]在发光芯片Cl (C)中,并行形成类似于第一岛141、第三岛143和第四岛144的各岛。这些岛以与第一岛141、第三岛143、和第四岛144类似的方式包括发光晶闸管L2、L3、L4、…,电源线电阻Rgx2、Rgx3、Rgx4、...,传递晶闸管T2、T3、T4、...等。从而省略其描述。
[0195]此外,衬底80的背面包括作为Vsub端子的背面电极85。
[0196]下面将参照图7A和图7B进一步描述第一岛141、第三岛143、第四岛144、第五岛145、第TK岛146、和第七岛147。
[0197]第一岛141中所包含的发光晶闸管LI具有作为衬底80的阳极端子、作为形成在η型第四半导体层84的区111上的η型欧姆电极121的阴极端子、以及作为通过蚀刻去除η型第四半导体层84后露出的P型第三半导体层83的栅极端子GlI。应该注意,未将栅极端子Gll形成为电极。光从η型第四半导体层84的区111上除了 η型欧姆电极121部分以外的表面发出。
[0198]第一岛141中所包含的肖特基写入二极管SDwl具有作为P型第三半导体层83的阳极端子、和作为形成在通过蚀刻去除η型第四半导体层84后露出的P型第三半导体层83上的肖特基电极151的阴极端子。
[0199]类似地,第一岛141中所包含的肖特基使能二极管SDel具有P型第三半导体层83的阳极端子、和作为形成在通过蚀刻去除η型第四半导体层84后露出的P型第三半导体层83上的肖特基电极152的阴极端子。
[0200]发光晶闸管LI的栅极端子G11、肖特基写入二极管SDwl的阳极端子、和肖特基使能二极管SDel的阳极端子共同为第一岛141的P型第三半导体层83。
[0201]第一岛141的P型第三半导体层83在平面视图中的延伸部分具有连接电阻Ral,P型欧姆电极132形成在该延伸部分的尖端。即,连接电阻Ral使用肖特基电极151和ρ型欧姆电极132之间的ρ型第三半导体层83作为电阻。
[0202]第三岛143所包含的电源线电阻Rgxl形成在形成于ρ型第三半导体层83上的两个P型欧姆电极133和134之间。电源线电阻Rgxl使用两个P型欧姆电极133和134之间的P型第三半导体层83作为电阻。
[0203]第四岛144所包含的传递晶闸管Tl具有作为衬底80的阳极端子、作为形成在η型第四半导体层84的区115上的η型欧姆电极124的阴极端子、以及作为形成在通过蚀刻去除η型第四半导体层84后露出的ρ型第三半导体层83上的ρ型欧姆电极135的栅极端子 Gtl。
[0204]类似地,第四岛144所包含的耦合二极管Dxl形成为具有作为设置在η型第四半导体层84的区113上的η型欧姆电极123的阴极端子、和ρ型第三半导体层83的阳极端子。作为阳极端子的P型第三半导体层83连接至传递晶闸管Tl的栅极端子Gtl。
[0205]第五岛145中所包含的启动二极管DxO具有作为形成在η型第四半导体层84的区(无参考标号)上的η型欧姆电极(无参考标号)的阴极端子,和作为形成在去除η型第四半导体层84后露出的ρ型第三半导体层83上的ρ型欧姆电极(无参考标号)的阳极端子。
[0206]以与第三岛143所包含的电源线电阻Rgxl相同的方式,第六岛146所包含的限流电阻Rl和第七岛所包含的限流电阻R2使用ρ型第三半导体层83作为电阻,该电阻位于形成于去除η型第四半导体层84后露出的ρ型第三半导体层83上的一对ρ型欧姆电极(无参考标号)之间。
[0207]下面描述图7Α中各元件之间的连接关系。
[0208]在第一岛141中,第一岛141的P型第三半导体层83 (其为发光晶闸管LI的栅极端子Gll)用作肖特基写入二极管SDwl的阳极端子、肖特基使能二极管SDel的阳极端子和连接电阻Ral的一个端子,从而这些端子相互连接。
[0209]作为连接电阻Ral的另一个端子的P型欧姆电极132连接至作为传递晶闸管Tl的栅极端子Gtl的ρ型欧姆电极135。
[0210]作为发光晶闸管LI的阴极端子的η型欧姆电极121连接至点亮信号线75。点亮信号线75连接至φ?端子。
[0211]作为肖特基写入二极管SDwl的阴极端子的肖特基电极151连接至写入信号线74。写入信号线74连接至cpW端子。
[0212]作为肖特基使能二极管SDel的阴极端子的肖特基电极152连接至使能信号线76。使能信号线76连接至φΕ端子。
[0213]作为第三岛143所包含的电源线电阻Rgxl的一个端子的P型欧姆电极连接至作为第一岛141所包含的连接电阻Ral的另一个端子的ρ型欧姆电极132。作为电源线电阻Rgxl的另一个端子的P型欧姆电极134连接至电源线71。电源线71连接至Vga端子。
[0214]作为第四岛144所包含的传递晶闸管Tl的阴极端子的η型欧姆电极124连接至第一传递信号线72。第一传递信号线72经由第六岛146所包含的限流电阻Rl连接至φ?端子。
[0215]作为第四岛144所包含的耦合二极管Dxl的阴极端子的η型欧姆电极123连接至作为邻近η型欧姆电极123设置的传递晶闸管Τ2的栅极端子Gt2的ρ型欧姆电极(无参考标号)。
[0216]另一方面,作为第四岛144所包含的传递晶闸管Tl的栅极端子Gtl的ρ型欧姆电极135连接至形成在作为第五岛145所包含的启动二极管DxO的阴极端子的η型第四半导体层84上的η型欧姆电极(无参考标号)。
[0217]形成在作为第五岛145所包含的启动二极管DxO的阳极端子的P型第三半导体层83上的ρ型欧姆电极(无参考标号)连接至形成在作为偶数编号的传递晶闸管Τ2、Τ4、Τ6、...的阴极端子的η型第四半导体层84上的η型欧姆电极(无参考标号),以及经由第七岛147所包含的限流电阻R2连接至φ2端子。
[0218]尽管本文省略了描述,但是类似的连接关系适用于其他的发光晶闸管L、传递晶闸管Τ、耦合二极管Dx、和肖特基写入二极管SDw、肖特基使能二极管SDe、连接电阻Ra、和电源线电阻Rgx。
[0219]如上所述形成了图6所示的发光芯片Cl (C)的电路构造。
[0220]现在描述发光装置65的操作。
[0221 ] 发光装置65包括发光芯片C (发光芯片Cl至C40)(见图3至图4B)。
[0222]如图4B所示,基准电位Vsub和电源电位Vga被共同提供给电路板62上的所有发光芯片(发光芯片Cl至C40)。第一传递信号tp1、第二传递信号φ2、和点亮信号φ?被共同发送至所有的发光芯片C。从而,所有的发光芯片C(发光芯片Cl至C40)被并行(同时)驱动。
[0223]如图5所示,发送选择信号CpV (爭\^至零胃)中的两个选择信号的组合来唯一指定发光芯片C(发光芯片Cl至C40)之一。
[0224]图8是用于说明根据第一示例性实施例的发光芯片C的操作的时序图。
[0225]图8中,描述了从发光装置65的发光芯片C (发光芯片Cl至C40)中选择的发光芯片Cl、C2、C3、C15、C16、C25、C26、C35、C36和C40的操作。其他发光芯片C的操作与上述类似。
[0226]图8示出了关注于控制是否点亮每个发光芯片C中的发光晶闸管LI和L2的操作时序图。下面,将对是否点亮发光晶闸管L的控制称为点亮控制。
[0227]图8中,按字母顺序经历从时间点a到时间点V的时间。在从时间点c到时间点r的时间间隔T(I)中,进行每个发光芯片C的发光晶闸管LI的点亮控制。在从时间点r到时间点V的时间间隔T(2)中,进行每个发光芯片C的发光晶闸管L2的点亮控制。在从时间点V开始的时间间隔Τ(3)中,进行每个发光芯片C的发光晶闸管L3的点亮控制。以类似方式,进行发光晶闸管Ln(η >4)的点亮控制。
[0228]在第一示例性实施例中,时间间隔T(I)、Τ(2)、Τ(3)、...具有相同的长度,并且在不进行区分时,被称作时间间隔T。
[0229]时间间隔T的长度可以是变量,只要保持下述的各信号之间的相互关系就可以。
[0230]第一传递信号φ?、第二传递信号φ2、和点亮信号φ?的信号波形是周期性的。SP,第一传递信号Cpl和第二传递信号以周期2XT(其为T(I)和Τ(2)之和)进行重复。点亮信号φ?以周期T进行重复。
[0231]另一方面,每个选择信号φν(<pVa至IpVj)如下所述都根据接收到的图像数据变化,并控制是否点亮指定的发光芯片C的发光晶闸管L。
[0232]从时间点a到时间点c的时间间隔用于发光芯片C开始其操作。在下面的操作描述中描述该时间间隔中的信号。
[0233]下面描述时间间隔T(I)和T(2)中的第一传递信号φ?和第二传递信号φ2的信号波形。
[0234]第一传递信号φ?在时间间隔T(I)的开始时间点c具有低电平电位(下文中称作
"L"),而在时间点q变换为高电平电位(下文中称作"H"),然后在时间点t从"H"变换为"L",并在时间点V保持"L",时间点V是时间间隔T(2)的结束时间点。
[0235]第二传递信号f2在时间间隔T(I)的开始时间点c为"H",而在时间点P从"H"
变换为"L",然后在时间点u从"L"变换为"H",并在时间间隔T (2)的结束时间点V保持在"H"。
[0236]现在,比较第一传递信号φ?和第二传递信号φ2,可以看到第一传递信号φ?在时间间隔T(I)中的波形为第二传递信号f2在时间间隔Τ(2)中的波形。第二传递信号φ2在时间间隔T(I)中的波形为第一传递信号φ?在时间间隔Τ(2)中的波形。
[0237]S卩,第一传递信号φ?和第二传递信号f2是以2Χ时间间隔T的周期进行重复的信号波形。第一传递信号f I和第二传递信号φ2在两个信号均为"L"的每个时间间隔(诸如从时间点P到时间点q的时间间隔)之前和之后交替重复"H"和〃L〃。除了从时间点a到时间点b的时间间隔以外,第一传递信号φ?和第二传递信号f2不共有这两个信号都为〃Η〃的时间间隔。
[0238]通过第一传递信号φ?和第二传递信号φ2组成的传递信号对,图6所示的传递晶闸管T如下所述顺序导通,并设置发光晶闸管L,该发光晶闸管L为点亮或不点亮(点亮控制)的控制对象。
[0239]下面描述点亮信号φ?的信号波形。
[0240]点亮信号φ?在时间间隔T⑴的开始时间点c从"H"变换为"L",并在时间点P从〃L"变换为"H"。点亮信号φ?在时间间隔T(I)的结束时间点r从"H"变换为"L"。该信号波形在时间间隔T(2)及以后进行重复。
[0241]点亮信号φ?是如下所述的给发光晶闸管L提供用于点亮(发光)的电流的信号。
[0242]接下来描述选择信号φ V的信号波形。
[0243]选择信号fV是根据接收到的图像数据变化并控制是否点亮指定的发光芯片C的发光晶闸管L的信号。
[0244]例如,选择信号fVa在时间间隔T(I)的开始时间点c为"L",在时间点d从"L〃
变换为"H",并在时间点e从"H"变换为"L"。然后选择信号fVa在时间间隔T(I)的结束时间点r保持在"L"。另一方面,选择信号fVb在时间间隔T(I)的开始时间点c为"L",在时间点d从"L"变换为"H",并在时间点e从"H"变换为"L"。然后选择信号fVb在时间点f从"L"变换为"H",并在时间点g从"H"变换为"L"。然后选择信号(pVb在时间间隔T(I)的结束时间点r保持在"L"。
[0245]选择信号φν在时间间隔T(I)的开始时间点c为"L",并在时间间隔T(I)的结束时间点r保持在"L"。当点亮信号φ?为〃L"时,选择信号cpV在从时间点c到时间点P的时间间隔中根据图像数据而具有为"H"的时间间隔。
[0246]在描述发光装置65和发光芯片C的操作之前,描述晶闸管(传递晶闸管T、发光晶闸管L)的基本操作。晶闸管是具有三个端子的半导体器件,这三个端子为:阳极端子、阴极端子和栅极端子。
[0247]下面中,作为一个实例,提供给作为晶闸管的阳极端子的Vsub端子的基准电位Vsub为OV ("H"),而提供给Vga端子的电源电位Vga为_3.3V (〃L〃),如图6和7所示。该晶闸管是通过如图7A和7B所示堆叠基于GaAs、GaAlAs等的ρ型半导体层和η型半导体层构成的。假设Pn结的扩散电位(正向电位)Vd为1.5V,假设肖特基结(势垒)的正向电位Vs为0.5V。这些值用于下面的说明。
[0248]处于其中没有电流在阳极端子和阴极端子之间流过的OFF状态的晶闸管在其阴极端子施加有低于阈值电压V的电位(负的较大电位)时变换为ON状态(导通)。晶闸管在导通时变换为其中有电流在阳极端子和阴极端子之间流过的状态(0Ν状态)。此处,晶闸管的阈值电压为栅极端子的电位减去扩散电位Vd。从而,如果晶闸管的栅极端子的电位为-1.5V,则阈值电压为-3.0V。即,当向阴极端子施加低于-3.0V的电压时,晶闸管导通。
[0249]当晶闸管处于ON状态时,栅极端子的电位接近该晶闸管的阳极端子的电位。由于此处将阳极端子假设为OV("H"),因此将在假设栅极端子的电位为OV("H")的条件下给出下面的说明。处于ON状态的晶闸管的阴极端子具有ρη结的扩散电位Vd。在该状态中,阴极端子的电位为-1.5V。
[0250]一旦晶闸管导通,该晶闸管就保持ON状态,直到阴极端子的电位变为高于保持ON状态所需的某一电位(负的较小电位)。由于处于ON状态的晶闸管的阴极端子的电位为-1.5V,因此当向该阴极端子施加高于-1.5V的电位时,该晶闸管变换为OFF状态(关断)。例如,当阴极端子变为"H" (OV)时,该阴极端子具有与阳极端子相同的电位,从而该晶闸管关断。
[0251]另一方面,只要向阴极端子持续施加低于-1.5V的电位以提供允许保持晶闸管的ON状态的电流,该晶闸管就保持ON状态。
[0252]从上面的描述可知,晶闸管一旦处于ON状态,就保持有电流流过的状态,并且不会被栅极端子的电位变换至OFF状态。即,晶闸管具有维持(存储和保持)ON状态的功能。
[0253]如上所述,持续施加至阴极端子以保持晶闸管的ON状态的电位(保持电位)可以高于(绝对值低于)施加至阴极端子以使晶闸管导通的电位。
[0254]发光晶闸管L在导通时点亮(发光),而在关断时不点亮(不发光)。处于ON状态的发光晶闸管L的发光输出(亮度)由流过阴极端子和阳极端子之间的电流确定。
[0255]在描述发光芯片C的操作之前,描述肖特基写入二极管SDw和肖特基使能二极管SDe的操作。
[0256]肖特基写入二极管SDw、肖特基使能二极管SDe、和连接电阻Ra构成3_输入AND电路ANDI。
[0257]下面利用以图6所示的点划线圈起来的肖特基写入二极管SDwl、肖特基使能二极管SDel和连接电阻Ral来描述3_输入AND电路ANDl。
[0258]在3-输入AND电路ANDl中,连接电阻Ral的一个端子O连接至肖特基写入二极管SDwl的阳极端子和肖特基使能二极管SDel的阳极端子。连接电阻Ral的另一个端子X连接至传递晶闸管Tl的栅极端子Gtl。肖特基写入二极管SDwl的阴极端子Y连接至写入信号线74,肖特基使能二极管SDel的阴极端子Z连接至使能信号线76。如上所述,写入信号线74连接至f胃端子,而使能信号线76连接至φΕ端子。
[0259]连接电阻Ral的一个端子O连接至发光晶闸管LI的栅极端子G11。
[0260]端子X、端子Y、和端子Z用作输入端子,端子O用作输出端子。如下所述,当端子X、端子Y、和端子Z的所有电位(信号)都变为"H"(0V)时,端子O的电位(信号)变为〃H" (OV)。从而3-输入AND电路ANDl用作具有3个输入端的AND电路。
[0261]表I示出了当连接电阻Ral的另一端子X的电位(表示为Gt(X))为〃H" (OV)时,
fW端子(3-输入AND电路ANDl的端子Y)的电位(表示为-W(Y) )、φΕ端子(3-输入AND电路ANDl的端子Z)的电位(表示为φ「( Z))、以及端子O的电位(表示为Gl (O))之间的关系。
[0262]即,当CpW(Y)和φΕ(Ζ)两者都为"H" (OV)时,3-输入AND电路ANDl用作AND,且Gl(O)为〃 H" (OV)。然而,当f胃(Y)和φΕ(Ζ)两者中的任意一个或二者皆为〃L〃 (-3.3V)时,
沿正向向肖特基写入二极管SDwl和肖特基使能二极管SDel两者或二者中的任意一个施加电压(正偏)时,Gl (O)变为通过〃L〃 (-3.3V)减去肖特基结的正向电位Vs (-0.5V)得到的-2.8V。
[0263]表I
[0264]
Gl(O)φΕ(Ζ)


I ’?” (OV) tlLtt (-3.3V)

nHn (0¥) (OV) -2.8V
_mWiY、____
[0265]

'iV'(-3.3V) 1-2.8V 1-2.8V
[0266]表2示出了连接电阻Ral的另一端子的电位(表示为Gt(X))为-1.5V时的fW(Y)^ φΕ(Ζ)和Gl (O)之间的关系。
[0267]由于Gt(X)为-1.5V,因此如果cpW(Y)和φΕ(Ζ)两者皆为"H"(OV),则反向向肖特基写入二极管SDwl和肖特基使能二极管SDel两者施加电位(反偏)。从而φ胃(Y)和φΕ(Ζ)两者皆为"H" (OV)的条件不影响Gl (O),从而Gl (O)变为-1.5V,即电位Gt (X)。
[0268]如果CpW(Y)和φΕ(Ζ)两者或两者中的任意一个为〃L〃 (-3.3V),则肖特基写入二极管SDwl和肖特基使能二极管SDel两者或两者中的任意一个具有正向偏压,从而Gl(O)变为通过Gt (X)减去肖特基结的正向电位Vs (-0.5V)得到的-2.8V。
[0269]表2
[0270]



fE(Z)
Gl(O)--


wHtt (OV) ttLw (-3.3V)

mHm(OV) -1.5 V -2.8V
fW(Y)___

"Ln (-3.3V) -2.8V-2.8V
[0271]表3示出了当连接电阻Ral的另一端子X的电位(表示为Gt(X))为-3V时的fW(Y)、φΕ(Ζ)和Gl (O)之间的关系。
[0272]即,由于Gt (X)为-3V,因此如果CpW(Y)-和φΕ(Ζ俩者皆为"H" (OV),则肖特基写入二极管SDwl和肖特基使能二极管SDel两者都具有反向偏压。从而φ胃(Y)和φΕ(Ζ>两者皆为"H" (OV)的条件不影响Gl (O),从而Gl (O)变为-3V,即电位Gt (X)。
[0273]即使φ胃(Y)和φΕ(Ζ>两者或两者中的任意一个改变为〃L〃(-3.3V),电位Gt(X)
与-3.3V之间的差不大于肖特基结的正向电位Vs (-0.5V),从而肖特基写入二极管SDwl和肖特基使能二极管SDel都不具有正向偏压,从而Gl (O)保持在电位Gt (X)的-3V。
[0274]即,如果3-输入AND电路ANDl的端子X的电位(Gt⑴)小于通过〃L〃 (_3.3V)减去肖特基结的正向电位Vs (-0.5V)得到的-2.8V,则电位Gl (O)与电位Gt (X)相同,并不依赖于tpW(Y)和φΕ(Ζ)的电位的变化。
[0275]表3
[0276]



fE(Z)
GI(O)-——^:—^


wHw (OV) "Lw (-3.3V)

"H" (OV) -3V -3V
fW(Y)___

"L" (-3JV) -3V-3V
[0277]尽管此处利用肖特基写入二极管SDwl、肖特基使能二极管SDel、和连接电阻Ral描述了 3-输入AND电路ANDl ;然而,还可以利用其他的肖特基写入二极管SDw、肖特基使能二极管SDe、和连接电阻Ra类似地描述其他的AND电路。
[0278]参照图4A至图6来根据图8所示的时序图描述发光装置65的操作。
[0279](I)时间点 a
[0280]下面描述发光装置65在时间点a的状态(初始状态),在该时间点开始提供基准电位Vsub和电源电位Vga。
[0281]〈发光装置65>
[0282]在图8所示的时序图中的时间点a,将电源线200a的电位设置成〃H〃 (OV)的基准电位Vsub,并将电源线200b的电位设置成〃L〃(-3.3V)的电源电位Vga(见图4B)。从而,每个发光芯片C (发光芯片Cl至C40)的Vga端子和Vsub端子分别被设置为〃H〃和〃L〃 (见图6)。
[0283]信号产生电路110的传递信号产生部件120将第一传递信号fl和第二传递信号φ2两者都设置为"H"。于是,第一传递信号线201和第二传递信号线202都被设置成"H"(见图4B)。相应地,每个发光芯片C(发光芯片Cl至C40)的φ?端子和φ2端子都被设置成"H"。经由限流电阻Rl连接至端子的第一传递信号线72的电位也被设置成"H",以及经由限流电阻R2连接至-2端子的第二传递信号线73的电位也被设置成"H"。
[0284]此外,信号产生电路110的点亮信号产生部件140将点亮信号φ?设置成"H"。于是,点亮信号线204被设置成"H"(见图4Β)。相应地,每个发光芯片C的φ?端子被设置成"H"。连接至fl端子的点亮信号线75也被设置成"H"(见图6)。
[0285]信号产生电路110的信号产生部件160将选择信号(pV (Cf)Va至fVj)设置成〃L〃。于是,选择信号线230至239被设置成〃L〃(见图4B)。相应地,每个发光芯片C (发光芯片Cl至C40)的fW和φΕ端子被设置成〃L〃(见图6)。连接至fW端子的的写入信号线74和连接至φΕ端子的使能信号线76也被设置成"L"(见图6)。
[0286]接下来,参照图5和图6根据图8所示的时序图来描述从发光芯片C (发光芯片Cl至 C40)中选择的发光芯片 Cl、C2、C3、C15、C16、C25、C26、C35、C36 和 C40 的操作。
[0287]尽管在图8和下面的说明中假设每个端子的电位以阶梯状方式改变,然而每个端子的电位实际上是逐渐变化的。从而,即使当电位改变时,只要满足下面提到的条件,晶闸管就将其状态改变为导通状态或关断状态。
[0288]<发光芯片C〉
[0289]由于传递晶闸管T和发光晶闸管L的阳极端子都连接至Vsub端子,因此这些端子被设置成"H"。
[0290]另一方面,奇数编号的传递晶闸管Tl、Τ3、Τ5、...的各阴极端子连接至第一传递信号线72,从而被设置成"H"。偶数编号的传递晶闸管12、14、16、...的阴极端子连接至第二传递信号线73,从而被设置为"H"。即,传递晶闸管T的阳极端子和阴极端子都被设置成"H",从而传递晶闸管T处于OFF状态。
[0291]类似地,发光晶闸管L的阴极端子连接至点亮信号线75,从而被设置为"H"。BP,发光晶闸管L的阳极端子和阴极端子都被设置成"H",从而发光晶闸管L处于OFF状态。
[0292]传递晶闸管T的栅极端子Gt经由电源线电阻Rgx连接至电源线71。电源线71被设置为〃L〃(-3.3V)的电源电位Vga。从而,除了下面描述的栅极端子Gtl和Gt2之外,栅极端子Gt的电位为〃L"。
[0293]发光晶闸管L的栅极端子Gl经由连接电阻Ra连接至栅极端子Gt。从而,经由连接电阻Ra连接至具有电位〃L〃 (-3.3V)的栅极端子Gt (除了栅极端子Gtl和Gt2以外)的栅极端子Gl的电位为"L"(-3.3V),该"L"(-3.3V)电位为栅极端子Gt的电位,如表3中所述。
[0294]从上面的描述可知,除了下面描述的传递晶闸管T1、T2和发光晶闸管L1、L2以外,传递晶闸管T和发光晶闸管L的阈值电压为-4.8V,该阈值电压-4.8V是各栅极端子Gt、Gl的电位(-3.3V)减去ρη结的扩散电位Vd(l.5V)得到的。
[0295]图6中的传递晶闸管阵列一端的栅极端子Gtl如上所述连接至启动二极管DxO的阴极端子。启动二极管DxO的阳极端子连接至第二传递信号线73。第二传递信号线73被设置为"H"。于是,启动二级管DxO由于阳极端子为〃L"且阴极端子为"H"而正向偏置。相应地,启动二级管DxO的阴极端子(栅极端子Gtl)的电位被设置成值(-1.5V),该值由启动二极管DxO的阳极端子的"H" (OV)减去启动二极管DxO的扩散电位Vd(l.5V)得到。因此,传递晶闸管Tl的阈值电压被设置成-3V,该阈值电压-3V由栅极端子Gtl的电位(-1.5V)减去扩散电位Vd (1.5V)得到。
[0296]根据表2栅极端子Gll的电位被设置成-2.8V,从而发光晶闸管LI的阈值电压被设置成_4.3V。
[0297]与传递晶闸管Tl相邻的传递晶闸管T2的栅极端子Gt2经由耦合二极管Dxl连接至栅极端子Gtl。传递晶闸管T2的栅极端子Gt2的电位被设置成-3V,该电压由栅极端子Gtl的电位(-1.5V)减去耦合二极管Dxl的扩散电位Vd(l.5V)得到。因此,传递晶闸管T2的阈值电压被设置成-4.5V。
[0298]根据表3栅极端子G12的电位被设置成-3V,从而发光晶闸管L2的阈值电压被设置成-4.5V。
[0299](2)时间点 b
[0300]在图8所示的时间点b,第一传递信号φ I从〃H〃 (OV)变换为〃L〃 (-3.3V)。从而,
发光装置65进入操作状态。
[0301]<发光芯片C〉
[0302]阈值电压为-3V的传递晶闸管Tl导通。然而,由于奇数编号的传递晶闸管Tn(η彡3)的阈值电压为-4.8V,从而那些传递晶闸管T不会导通。另一方面,阈值电压为-4.5V的传递晶闸管Τ2由于第二传递信号φ2为"H"(OV)而不会导通。
[0303]当传递晶闸管Tl导通时,栅极端子Gtl的电位变为阳极端子的"H" (OV)。传递晶闸管Tl的阴极端子(图6中的第一传递信号线72)的电位变为-1.5V,该-1.5V电位由传递晶闸管Tl的阳极端子的"H" (OV)减去ρη结的扩散电位Vd(1.5V)得到。正向偏置的耦合二极管Dxl的阴极端子(栅极端子Gt2)的电位变为-1.5V3_-1.5V电位通过阳极端子(栅极端子Gtl)的〃 H〃(0V)减去扩散电位Vd(1.5V)得到。相应地,传递晶闸管T2的阈值电压变为-3V。
[0304]经由耦合二极管Dx2连接至传递晶闸管T2的栅极端子Gt2的栅极端子Gt3的电位变为-3V。相应地,传递晶闸管T3的阈值电压变为-4.5V。由于传递晶闸管Tn (n ^ 4)的栅极端子Gt的电位为来自电源线电位Vga的〃L〃,这些传递晶闸管的阈值电压保持在-4.8V。
[0305]另一方面,尽管栅极端子Gtl的电位在传递晶闸管Tl导通后变为"H" (OV),但是如表I所示栅极端子Gll的电位保持-2.8V,从而发光晶闸管LI的阈值电压为-4.3V。另一方面,当栅极端子Gt2的电位变为-1.5V时,栅极端子G12的电位变为-2.8V,从而发光晶闸管L2的阈值电压如表2所示变为-4.3V。由于栅极端子Gt3的电位变为-3V,因此发光晶闸管L3的阈值电压变为-4.5V。其他的发光晶闸管L的阈值电压保持在-4.8V。
[0306]然而,由于点亮信号线75为"H",因此没有发光晶闸管L变换为ON状态。
[0307]S卩,在时间点b只有传递晶闸管Tl导通。传递晶闸管Tl恰在时间点b后(此处,称作当晶闸管在由于信号电位在时间点b的改变而对晶闸管进行改变之后处于稳定状态时的时间点)处于ON状态。其他的传递晶闸管T和所有的发光晶闸管L处于OFF状态。
[0308]下面,只有描述处于ON状态的晶闸管(传递晶闸管T、发光晶闸管L),而省略处于OFF状态的晶闸管(传递晶闸管T、发光晶闸管L)的描述。
[0309]如上所述,传递晶闸管T的栅极端子Gt彼此经由耦合二极管Dx相互连接。因此,当某一栅极端子Gt的电位改变时,经由正向偏置的耦合二极管Dx连接至该栅极端子Gt的其他栅极端子Gt的电位也改变。具有该栅极端子Gt的传递晶闸管T的阈值电压改变。当阈值电压变得高于"L〃时,则该晶闸管会导通。
[0310]下面将给出更具体的说明。经由正向偏置的一个耦合二极管Dx连接至具有"H" (OV)电位的某一栅极端子Gt的相邻栅极端子Gt的电位变为-1.5V,从而具有该相邻栅极端子Gt的传递晶闸管T的阈值电压变为-3V。由于该阈值电压高于(绝对值小于)〃L〃 (-3.3V),因此当阴极端子变为〃L〃 (-3.3V)时,该传递晶闸管T导通。
[0311]另一方面,经由两个正向偏置的耦合二极管Dx连接至具有"H" (OV)电位的某一栅极端子Gt的另一栅极端子Gt的电位变为-3V,从而具有该另一栅极端子Gt的传递晶闸管T的阈值电压变为-4.5V。由于该阈值电压低于〃L〃(-3.3V),因此该传递晶闸管不会导通,从而保持OFF状态。
[0312](3)时间点 c
[0313]在时间点C,点亮信号f丨从"H" (OV)变换为〃L〃 (-3.3V)。
[0314]<发光芯片C〉
[0315]即使点亮信号线75变为〃L〃 (-3.3V),发光晶闸管LI和L2的阈值电压也为_4.3V,发光晶闸管L3的阈值电压为-4.5V,以及发光晶闸管Ln (η彡4)的阈值电压为_4.8V,从而没有一个发光晶闸管L导通。
[0316]因此,恰在时间点c之后只有传递晶闸管Tl导通。
[0317](4)时间点 d
[0318]在时间点d,选择信号tpVa和cpVb从〃L〃(-3.3V)变换为"H" (OV)。下面,描述被发送了作为指定信号的具有改变的电位电平的选择信号φν的发光芯片C。
[0319]如图4和图5所示,选择信号CpVa被发送至发光芯片C1、C10、C11、C19、C21、C28、
C31和C37。另一方面,选择信号fVb被发送至发光芯片C1、C2、C12、C20、C22、C29、C32和C38。
[0320]选择信号cpVa和(pVb 二者一起仅被发送至发光芯片Cl。
[0321]此处,描述被发送了作为指定信号的为"H" (OV)的选择信号(pVa和(pVb的发光芯片Cl、被发送了为"H" (OV)的选择信号φ\____5的发光芯片C2、以及保持在〃L〃 (-3.3V)的选择信号<pVc。被发送了为"H" (OV)的选择信号(pVa或(pVb的发光芯片C10、C11、C12、C19、
C20、C21、C22、C28、C29、C31、C32、C37和C38的操作类似于发光芯片C2的操作。
[0322]<发光芯片Cl〉
[0323]由于选择信号(pVa被发送至φ\¥端子,而选择信号tpVb被发送至φΕ端子,因此,fW端子和φΕ端子被设置为"H" (OV)。由于栅极端子Gtl的电位为"H" (OV),因此根据表1,栅极端子Gll的电位变为0V,从而发光晶闸管LI的阈值电压变为-1.5V。此外,由于栅极端子Gt2的电位为-1.5V,因此根据表2,栅极端子G12的电位变为-1.5V,从而发光晶闸管L2的阈值电压变为-3V。此外,由于栅极端子Gt3的电位为-3V,因此根据表3,栅极端子G13的电位保持在-3V,从而发光晶闸管L3的阈值电压保持在-4.5V。发光晶闸管Ln(η彡4)的阈值电压保持在-4.8V。
[0324]于是,由于点亮信号CpI在时间点c为〃L〃 (-3.3V),因此阈值电压为-1.5V的发光晶闸管LI导通从而点亮(发光)(图8中表示为On)。点亮信号线75的电位变为ρη结的扩散电位Vd的-1.5V。
[0325]在该时间点,尽管发光晶闸管L2具有-3V的阈值电压,但是具有较高阈值电压的发光晶闸管LI之前已经导通,并已经将点亮信号线75的电位设置成-1.5V,从而发光晶闸管L2不导通。
[0326]因此,恰在时间点d后,传递晶闸管Tl处于ON状态,同时发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0327]<发光芯片C2>
[0328]由于选择信号(pVb被发送至φ\¥端子,因此(pW端子被设置成"H"(OV)。然而,
发送至φΕ端子的选择信号fVe保持在〃L〃(-3.3V)。从而,即使栅极端子Gtl的电位变为"H" (OV),栅极端子GlI的电位也根据表I保持在-2.8V,从而发光晶闸管LI的阈值电压保持在-4.3V。类似地,栅极端子G12的电位根据表2保持在-2.8V,从而发光晶闸管L2的阈值电压保持在-4.3V。此外,栅极端子G13的电位根据表3保持在-3V,从而发光晶闸管L3的阈值电压保持在-4.5V。
[0329]因此,尽管点亮信号φ?为〃L〃(-3.3V),发光晶闸管LI也不导通。
[0330]应该注意,切换的fW端子和φΕ端子将提供上述相同的操作,从而无需在φΨ端子和φΕ端子之间进行区分。
[0331]从而,传递晶闸管Tl恰在时间点d后处于ON状态。
[0332](5)时间点 e
[0333]在时间点e,选择信号CpVa和CpVb从"H" (OV)变换为〃L〃 (_3.3V),同时选择信号
f¥f 和 fVh 从"H" (OV)变换为 〃L〃 (-3.3V)。
[0334]<发光芯片Cl〉
[0335]由于处于〃L〃(-3.3V)的选择信号CpVa被发送至端子,而处于〃L〃 (-3.3V)的选择信号fVb被发送至φΕ端子,因此栅极端子Gll和G12的各自电位根据表I和表2返回到-2.8V,从而发光晶闸管LI和L2的阈值电压被设置成-4.3V。然而,由于点亮信号φ?
保持在〃L〃 (-3.3V),因此发光晶闸管LI保持ON状态从而保持点亮(发光)。
[0336]因此,恰在时间点e后,传递晶闸管Tl处于ON状态,同时发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0337]<发光芯片C2>
[0338]由于处于"L" (-3.3V)的选择信号(pVa被发送至爭胃端子,因此(pW端子返回到
〃L〃(-3.3V)。然而,如表I至表3所示,栅极端子Gl的电位不改变。
[0339]因此,恰在时间点e之后,传递晶闸管Tl处于ON状态。
[0340]<发光芯片C16>
[0341]由于选择信号CpVf被发送至fW端子,而选择信号cpVh被发送至φΕ端子,因此类似于时间点d的发光芯片Cl,发光晶闸管LI导通从而点亮(发光)。
[0342]恰在时间点e之后,传递晶闸管Tl处于ON状态,同时发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0343]<发光装置C65>
[0344]恰在时间点e之后,每个发光芯片C(发光芯片Cl至C40)的传递晶闸管Tl处于ON状态,从而发光芯片Cl的发光晶闸管LI和发光芯片C16的发光晶闸管LI处于ON状态,从而保持点亮(发光)。
[0345]如上所述,在其中发送至(pW端子和φΕ端子的选择信号φν (tpVa至cpVj)为
〃H〃(0V)的发光芯片C中,经由连接电阻Ra连接至传递晶闸管T的具有〃H〃(0V)电位的栅极端子Gt的发光晶闸管L的栅极端子Gl的电位被设置为0V,从而发光晶闸管L的阈值电压被设置为-1.5V。从而,如果点亮信号φ!的电位为〃L〃(-3.3V),则发光晶闸管L导通从而点亮(发光)。
[0346]另一方面,在其中发送至φ臀端子和φΕ端子的选择信号fV(tpVa至(pVj )中的任一个为"H" (OV)的发光芯片C中,即使栅极端子Gt的电位为"H" (OV),发光晶闸管L的栅极端子Gl的电位也保持在-2.8V,从而发光晶闸管L的阈值电压保持在-4.3V。因此,SP使点亮信号φ?的电位为"L" (-3.3V),发光晶闸管L也不会导通,也不会点亮(不发光)。
[0347]一旦发光晶闸管L导通从而点亮(发光),即使发送至CpW端子和φΕ端子的选择信号φν (cpVa至tpVj)中的一个或二个皆从"H" (OV)变换为"L" (-3.3V),发光晶闸管L也保持在ON状态并保持点亮(发光)。
[0348]下面中,只描述这种具有发送至φ胃端子和φΕ端子的为"H"(OV)的选择信号fV (cpVa至φ¥|)的发光芯片C。
[0349](6)时间点 f
[0350]在时间点f,选择信号(J)Vb和q)Vc从〃L〃 (-3.3V)变换为〃H〃 (OV),同时选择信号fVf 和 f¥h 从"H" (OV)变换为 〃L〃 (-3.3V)。
[0351]〈发光芯片C2>
[0352]由于选择信号fVb被发送至<pW端子,选择信号fVc被发送至φΕ端子,因此类似于时间点d的发光芯片Cl,发光晶闸管LI导通从而点亮(发光)。
[0353]恰在时间点f之后,传递晶闸管Tl处于ON状态,同时发光晶闸管LI也处于ON状态从而保持点売(发光)。
[0354]<发光装置65>
[0355]恰在时间点f之后,每个发光芯片C(发光芯片Cl至C40)的传递晶闸管Tl处于ON状态,从而发光芯片Cl的发光晶闸管L1、发光芯片C2的发光晶闸管L1、以及发光芯片C16的发光晶闸管LI处于ON状态从而点亮(发光)。
[0356](7)时间点 g
[0357]在时间点g,选择信号(pVb和<pVc从"H" (OV)变换为〃L〃 (-3.3V)。
[0358]<发光芯片C2>
[0359]尽管选择信号φν?被发送至(pW端子,而选择信号fVc被发送至φΕ端子,但是在时间点f导通的发光晶闸管LI保持点亮(发光)。
[0360]恰在时间点g之后,传递晶闸管Tl处于ON状态,同时发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0361]〈发光装置65>
[0362]恰在时间点g之后,每个发光芯片C(发光芯片Cl至C40)的传递晶闸管Tl处于ON状态,从而发光芯片Cl的发光晶闸管L1、发光芯片C2的发光晶闸管L1、以及发光芯片C16的发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0363](8)时间点 h
[0364]在时间点h,选择信号tpVf和CpVi从〃L〃 (-3.3V)变换为〃H〃 (OV)。尽管省略了详细描述,但是如图5所示,其中选择信号fVf发送至cpW端子而选择信号fVi发送至φΕ
端子的发光芯片C26的发光晶闸管LI导通,从而点亮(发光)。
[0365](9)时间点 i
[0366]在时间点i,选择信号CpVe和(pVg从〃L〃(_3.3V)变换为"H" (OV),同时选择信号(?¥:?和(|)\^从"!1"((^)变换为"L"(-3.3V)。尽管省略了详细描述,但是如图5所示,其中选择信号fVe发送至tpW端子而选择信号(pVg发送至φΕ端子的发光芯片C15的发光晶闸管LI导通,从而点亮(发光)。其中选择信号<pVf发送至φ胃端子而选择信号cpVi发送至φΕ端子的发光芯片C26的发光晶闸管LI保持ON状态,从而保持点亮(发光)。
[0367](10)时间点 j
[0368]在时间点j,选择信号CpVd和f¥j从〃L〃 (-3.3V)变换为〃H〃 (OV),同时选择信号φVe和φVg从〃H" (OV)变换为〃L〃 (-3.3V)。尽管省略了详细描述,但是如图5所示,其中选择信号<pVd发送至端子而选择信号φ V」发送至φΕ端子的发光芯片C40的发光晶闸管LI导通,从而点亮(发光)。其中选择信号cpVe发送至cpW端子而选择信号(pVg发送至φΕ端子的发光芯片C15的发光晶闸管LI保持ON状态,从而保持点亮(发光)。
[0369](11)时间点 k
[0370]在时间点k,选择信号CpVd和fVj从"H" (OV)变换为〃L〃 (-3.3V)。然而,其中选择信号fVd发送至(pW端子而选择信号(pVj发送至φΕ端子的发光芯片C40的发光晶闸管LI保持ON状态,从而保持点亮(发光)。
[0371](12)时间点 I
[0372]在时间点1,选择信号fVf和tpVj从〃L〃(_3.3V)变换为〃H〃 (OV)。尽管省略了详细描述,但是如图5所示,其中选择信号fVf发送至cpW端子而选择信号cpVj发送至φΕ
端子的发光芯片C36的发光晶闸管LI导通,从而点亮(发光)。
[0373](13)时间点 m
[0374]在时间点m,选择信号CpVf和(pVj从〃H〃 (OV)变换为〃L〃 (_3.3V)。然而,其中选择信号<pVf发送至fW端子而选择信号cpVj发送至φΕ端子的发光芯片C36的发光晶闸管LI保持ON状态,从而保持点亮(发光)。
[0375](14)时间点 η
[0376]在时间点η,选择信号(pVe和fVh从"L" (-3.3V)变换为"H" (OV)。尽管省略了详细描述,但是如图5所示,其中选择信号q)Ve发送至(pW端子而选择信号q)Vh发送至φΕ
端子的发光芯片C25的发光晶闸管LI导通,从而点亮(发光)。
[0377](15)时间点 O
[0378]在时间点O,选择信号fVe和零Vh从"H" (OV)变换为"L" (-3.3V)。然而,其中选择信号<pVe发送至fW端子而选择信号cpVh发送至φΕ端子的发光芯片C25的发光晶闸管LI保持ON状态,从而保持点亮(发光)。
[0379]<发光装置65>
[0380]恰在时间点ο之后,发光芯片C1、C2、C15、C16、C25、C26、C36和C40的各发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0381](16)时间点 ρ
[0382]在时间点p,点亮信号φ?从〃H〃 (OV)变换为〃L〃 (-3.3V),同时第二传递信号f2从"H" (OV)变换为 〃L〃 (-3.3V)。
[0383]< 发光芯片 Cl、C2、C15、C16、C25、C26、C36 和 C40>
[0384]当点亮信号φ?从"H" (OV)变换为〃L〃 (-3.3V)时,已被点亮(发光)的发光晶闸管LI的阴极端子的电位被设置为阳极端子的电位〃H" (OV)。从而发光芯片C1、C2、C15、C16、C25、C26、C36和C40的各发光晶闸管LI不会保持ON状态而是同时关断,从而熄灭。
[0385]因此,发光芯片Cl的发光晶闸管LI的点亮时间间隔从时间点d到时间点ρ。发光芯片C2的发光晶闸管LI的点亮时间间隔从时间点f到时间点P。与此类似,点亮时间间隔随着发光芯片C而不同。
[0386]<发光装置65>
[0387]另一方面,当第二传递信号f2从〃H" (OV)变换为〃L〃(_3.3V)时,阈值电压为_3V的发光芯片C(发光芯片Cl至C40)的传递晶闸管T2导通。于是,栅极端子Gt2的电位变为"H" (OV),栅极端子Gt3的电位变为-1.5V,以及栅极端子Gt4的电位变为-3V。从而,栅极端子G12的电位如表I所示变为-2.8V,栅极端子G13的电位如表2所示变为-2.8V,栅极端子G14的电位如表3所示变为-3V。
[0388](17)时间点 q
[0389]在时间点q,第一传递信号fl从〃L〃 (_3.3V)变换为〃H〃 (OV)。
[0390]<发光装置65>
[0391]由于各发光芯片C(发光芯片Cl至C40)的每个传递晶闸管Tl的阴极端子的电位变为阳极端子的电位"H" (OV),因此传递晶闸管Tl关断。
[0392]于是,栅极端子Gtl的电位向"L"(_3.3V)改变。于是耦合二极管Dxl变为反向偏置,并且栅极端子Gt2的为"H" (OV)的电位的影响不会影响到栅极端子Gtl。
[0393](18)时间点 r
[0394]在时间点r,点亮信号fl从〃H〃 (OV)变换为〃L〃 (-3.3V),并且开始时间间隔T⑵。
[0395]在该时间点之后,尽管传递晶闸管T2代替传递晶闸管Tl工作,但是重复时间间隔T(I)中的信号图案。在时间间隔Τ(2)中,发光芯片C(发光芯片Cl至C40)的每个传递晶闸管Τ2处于ON状态,从而对是否点亮发光晶闸管L2进行控制。
[0396]只要发光芯片C的(pW端子和φΕ端子不同时为"H" (OV),发光晶闸管L就会保持不发光(关断)。例如,在时间间隔T(I)中,发送至发光芯片C3的(pW端子和φΕ端子的选择信号(pVc和q>Vd分别不同时被设置成〃H〃(OV)。因此,在时间间隔T(I)中,发光芯片C3的发光晶闸管LI不导通,从而不点亮(关断)。类似地,发送至发光芯片C35的(pW端子和φΕ端子的选择信号(pVe和cpVi分别不同时被设置成"H" (OV),从而发光芯片C35的发光晶闸管LI不导通,从而不点亮(关断)。
[0397]在图8中,对于发光芯片Cl、C2、C15、C16、C25、C26、C36和C40,选择信号CpV
(f¥a 至 tpVj )从〃L〃 (-3.3V)变换为〃H〃 (OV),并且如果在点亮信号φ?在时间间隔T (I)
中对于其他发光芯片C为〃L"时,在从时间点c到时间点ρ的时间间隔中为点亮信号_设置为"H"状态的时间间隔,则发光晶闸管LI可以导通,从而点亮(发光)。
[0398]如上所述,每个发光芯片C(发光芯片Cl至C40)的发光晶闸管L的点亮时间间隔是从发送至cpW端子和φΕ端子的选择信号q>V ((pVa至<pVj)都变为"H"(OV)的时间点
(点亮开始时间点)到时间点P的时间间隔。从而,通过考虑发光晶闸管L的光强度,可以设定感光鼓12曝光的点亮时间间隔。即,可以在例如设置于图像输出控制器30或信号产生电路110中的非易失性存储器中累加由发光晶闸管L的光强度计算得到的校正值,并且可以基于每个发光晶闸管L的校正值来设置点亮开始时间点。以此方式,可以对每个发光晶闸管L的光量进行校正(光量校正),从而可以抑制感光鼓12的来自发光晶闸管L的曝光之间的差。
[0399]在第一示例性实施例中,每个发光芯片C (发光芯片Cl至C40)都可以被唯一指定,从而可以计算每个发光晶闸管L的点亮开始时间点。
[0400]在当选择信号φν为"H"时时间间隔(脉宽)中包含多个点亮开始时间点的情况中,可以通过平均多次曝光中的量来校正光量。
[0401]如上所述,在第一示例性实施例中,通过使每个传递晶闸管T顺序变换至ON状态来将3-输入AND电路ANDl的电位Gt (X)设置成"H" (OV),同时当φ胃(Υ_ φΕ(Ζ)都变为
〃H〃 (OV)时,栅极端子Gl变为〃H〃 (OV),从而发光晶闸管L的阈值电压被设置成-1.5V (3-输入AND电路ANDI)。
[0402]各发光芯片C(发光芯片Cl至C40)的传递晶闸管T被同时驱动,而点亮信号_被共同发送至发光芯片C(发光芯片Cl至C40)。选择信号φν (q>Va至tpVj)中的任意两个的组合被共同发送至每个发光芯片C(发光芯片Cl至C40),从而进行组合的两个选择信号<pV (tpVa至cpVj:)都为〃H"(OV)的发光芯片C(发光芯片Cl至C40)导通,从而点亮(发光)。
[0403]在第一示例性实施例中,通过利用选择信号φν (cpVa至cpVj )中的任意两个的组合指定每个发光芯片C(发光芯片Cl至C40)来抑制设置在电路板62上的配线数量。
[0404](第二示例性实施例)
[0405]第二示例性实施例具有不同于第一示例性实施例的发光芯片C的构造。
[0406]图9是用于说明根据第二示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片C的电路构造的等效电路示意图。此处再一次地,利用发光芯片Cl作为实例对发光芯片C进行描述。现在,在图9中,将发光芯片C表示为发光芯片C1(C)。其他发光芯片C2至C40的构造与发光芯片Cl相同。
[0407]在根据第二示例性实施例的发光芯片Cl(C)中,未设置图6中所示的第一示例性实施例的发光芯片Cl(C)中的肖特基使能二极管SDe。相应地,也未设置使能信号线76。
[0408]另一方面,在根据第二示例性实施例的发光芯片Cl(C)中,在写入信号线74和(pW端子之间设置肖特基写入二极管SDW。肖特基写入二极管SDW的阴极端子和阳极端子分别连接至φ冒端子和写入信号线74。此外,在写入信号线74和φΕ端子之间设置肖特基使能二极管SDE。肖特基使能二极管SDE的阴极端子和阳极端子分别连接至φΕ端子和写入信号线74。
[0409]其他的构造类似于第一示例性实施例的发光芯片Cl (C)的构造。从而,对与第一示例性实施例类似的那些部件标以相同的参考标号,并省略了对这些类似部件的详细描述。
[0410]在第二示例性实施例中,可以减小发光芯片C的尺寸,这是因为未设置第一示例性实施例中的发光芯片C中的肖特基使能二极管SDe和使能信号线76。
[0411]在第二示例性实施例中,3-输入AND电路AND2包括连接电阻Ra (其作为第二电气部件的一个实例)、肖特基写入二极管SDw(其作为第三电气部件的一个实例)、肖特基写入二极管SDW、和肖特基使能二极管SDE。
[0412]利用图9所示的点划线圈起来的连接电阻Ral、肖特基写入二极管SDwl、肖特基写入二极管SDW和肖特基使能二极管SDE来描述3-输入AND电路AND2。
[0413]在3-输入AND电路AND2中,肖特基写入二极管SDwl的阳极端子连接至连接电阻Ral的一个端子O。连接电阻Ral的另一端子X连接至传递晶闸管Tl的栅极端子Gtl。肖特基写入二极管SDwl的阴极端子连接至肖特基写入二极管SDW的阳极端子,以及连接至肖特基使能二极管SDE的阳极端子。肖特基写入二极管SDW的阴极端子Y连接至CpW端子,以及肖特基使能二极管SDE的阴极端子Z连接至φΕ端子。
[0414]端子X、端子Y、和端子Z用作输入端子,而端子O用作输出端子。如下所述,当端子X、端子Y、和端子Z中的所有电位(信号)都变为"H" (OV)时,端子O的电位(信号)变为〃H〃 (OV)。因此,3-输入AND电路AND2用作具有3个输入端的AND电路。
[0415]表4示出了当连接电阻Ral的另一端子X的电位(表示为Gt(X))为〃H" (OV)时,
(pW端子(3-输入AND电路AND2的端子Y)的电位(表示为CpW(Y) )、φΕ端子(3-输入AND电路AND2的端子Ζ)的电位(表示为φΕ(Ζ))、以及端子O的电位(表示为Gl (O))之间的关系。
[0416]当φ冒(Y)和 φΕ(Ζ>两者都为"H" (OV)时,Gl (O)为"H" (OV)。然而,当 CpW(Y)
和φΕ(Ζ)两者之一或二者皆为〃L〃(-3.3V)时,肖特基写入二极管SDW和肖特基使能二极管SDE之一或二者都,以及肖特基写入二极管SDwl正向偏置时,从而Gl (O)被设置为通过〃L〃(-3.3V)减去肖特基结的正向电位Vs (-0.5V)两倍的电位(-1V)得到的-2.3V。
[0417]表4
[0418]




ΦI ■{/)
Gl(O)-—^^-.,?Μ (OV) nLn (-3.3V)

"ll" (OV) "(I" (OV) -2..>V
fW(Y) _:____

"Lw (-3.3V) -2.3V-2.3V
[0419]表5示出了连接电阻Ral的另一端子X的电位(表示为Gt(X))为-1.5V时的tpW(Y).φΕ(Ζ)和Gl (O)之间的关系。
[0420]由于Gt (X)为-1.5V,因此如果fW(Y)和φΕ(Ζ)两者皆为〃H〃(0V),则肖特基写入二极管SDW、肖特基使能二极管SDEJP肖特基写入二极管SDwl都反向偏置。为此,q>W(Y)和φΕ(Ζ)两者皆为"H" (OV)的影响不影响Gl (O),从而Gl (O)被设置为-1.5V,即电位 Gt (X)。
[0421]当(pW(Y)和φΕ(Ζ)两者都或其中之一为〃L〃(-3.3V),则肖特基写入二极管SDW
和肖特基使能二极管SDE两者都或其中之一、以及肖特基写入二极管SDwl变为正向偏置,从而Gl(O)被设置为通过"L"(-3.3V)减去肖特基结的正向电位Vs(-0.5V)两倍的电位(-1V)得到的-2.3V。
[0422]表5
[0423]



φΕ(Ζ)
Gl(O) —--
_ wHh (OV) wLtt (-3.3V)
[0424]

?Μ (OV) -1.5V -2.3V
q)W(Y) _:___

"L" (-3.3V) -2.3V-2.3V
[0425]表6示出了当连接电阻Ral的另一端子X的电位(表示为Gt(X))为-3V时的φ\ν'(Υ)、(pE(Z_Gl(0)之间的关系。
[0426]即,由于Gt (X)为-3V,因此如果q?W(Y)和φΕ(Ζ)两者皆为"H"(OV),则肖特基写入二极管SDW、肖特基使能二极管SDEJP肖特基写入二极管SDwl都反向偏置。为此,(J)W(Y)和φ】_:(/)两者皆为"H" (OV)的影响不影响Gl (O),从而Gl (O)被设置为-3V,即电位Gt(X)。
[0427]即使φ\¥(Υ)和φΕ(Ζ俩者都或其中之一改变为〃L〃 (-3.3V),电位Gt⑴与-3.3V
之间的差也不大于肖特基结的正向电位Vs(-0.5V)的两倍的电位(-1V),从而,肖特基写入二极管SDW、肖特基使能二极管SDE、和肖特基写入二极管SDwl中没有一个正向偏置,因此Gl(O)保持电位Gt (X)的-3V。
[0428]SP,在3-输入AND电路AND2的端子X的电位(Gt⑴)小于通过〃L〃 (_3.3V)减去肖特基结的正向电位Vs (-0.5V)的两倍的电位(-1V)得到的-2.3V的情况中,电位Gl (O)
变成电位Gt⑴。电位Gl (O)不依赖于(pW(Y)或φΕ(Ζ)的电位的改变。
[0429]表6
[0430]

IφΕ(Ζ)
Gl(O)1-1-
__j "H" (OV) "L" (-3.3V)

?" (OV) 丨-3V -3V
tpW(Y) --J_U--

wLm (-3.3V) 1-3V-3V
[0431]尽管此处利用肖特基写入二极管SDW、肖特基使能二极管SDEJP肖特基写入二极管SDwl描述了 3-输入AND电路AND2 ;然而还可以类似地描述以栅极端子作为端子O的其他3-输入AND电路AND2。以栅极端子G12作为端子O的3-输入AND电路AND2包括连接电阻Ra2、肖特基写入二极管SDw2、肖特基写入二极管SDW、以及肖特基使能二极管SDE。
[0432]在表5和表6中,当φ胃(Y)和丨两者或其中之一为〃L〃 (-3.3V)时,栅极端子
Gl的电位被设置成-2.3V。该值不同于第一不例性实施例中的表I和表2所不的-2.8V。然而,栅极端子Gl具有-2.3V电位的发光晶闸管L的阈值电压为-3.8V。因此,即使点亮信号-为〃L〃 (-3.3V),发光晶闸管L也不导通从而不点亮(不发光)。
[0433]S卩,第二示例性实施例的发光装置65可以类似于第一示例性实施例的发光装置65进行驱动。
[0434]同样地,在第二示例性实施例中,也通过利用选择信号(pV (cpVa至fVj)中的任意两个的组合指定每个发光芯片C (发光芯片Cl至C40)来抑制设置在电路板62上的配线数量。
[0435](第三示例性实施例)
[0436]第三不例性实施例具有不同于第一不例性实施例的发光芯片C的构造。
[0437]图10是用于说明根据第三示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片C的电路构造的等效电路示意图。此处再一次地,利用发光芯片Cl作为实例对发光芯片C进行描述。在图10中,将发光芯片C表示为发光芯片C1(C)。其他发光芯片C2至C40的构造与发光芯片Cl相同。
[0438]在根据第三示例性实施例的发光芯片Cl(C)中,未设置用于图6所示的第一示例性实施例中的发光芯片Cl (C)中的电源线电阻Rgx和电源线71。其他的构造类似于第一示例性实施例的发光芯片Cl (C)的构造。从而,对与第一示例性实施例类似的那些部件标以相同的参考标号,并省略了这些类似部件的详细描述。
[0439]在第三示例性实施例中,可以减小发光芯片C的尺寸,这是因为未设置用于第一示例性实施例中的发光芯片Cl(C)中的电源线电阻Rgx和电源线71。
[0440]在第一示例性实施例中,栅极端子Gt经由电源线电阻Rgx连接至提供〃L〃 (-3.3V)电位的电源线71。因此,除了经由正向偏置的耦合二极管Dx连接至处于ON状态的传递晶闸管T的栅极端子Gt并受其影响的栅极端子Gt (传递晶闸管Tl为ON状态时的栅极端子Gt2和Gt3)以外,各栅极端子的电位被设置成〃L〃(-3.3V)。
[0441]在第三示例性实施例中,当(pW端子和φΕ端子被设置成"L" (-3.3V)时,除了经由正向偏置的耦合二极管Dx连接至处于ON状态的传递晶闸管T的栅极端子Gt并受其影响的栅极端子以外的栅极端子Gt的电位变为-2.8V,这是因为肖特基写入二极管SDw和肖特基使能二极管SDe变成正向偏置。由于栅极端子Gt具有-2.8V的电位的传递晶闸管T的阈值电压为-4.3V,因此即使第一传递信号fl或第二传递信号φ2变为〃L〃 (-3.3V),发光晶闸管L也不导通。
[0442]S卩,第三示例性实施例的发光芯片Cl (C)可以以与第一示例性实施例的发光芯片Cl(C)相同的方式进行驱动。
[0443]从而,同样在第三示例性实施例中,也通过利用选择信号fV OpVa至tpVj )中的任意两个的组合指定每个发光芯片C (发光芯片Cl至C40)来抑制设置在电路板62上的配线数量。
[0444](第四示例性实施例)
[0445]第四示例性实施例具有不同于第一示例性实施例的发光芯片C的构造。
[0446]图11是用于说明根据第四示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片C的电路构造的等效电路示意图。此处再一次地,利用发光芯片Cl作为实例对发光芯片C进行描述。现在,在图10中,将发光芯片C表示为发光芯片Cl (C)。其他发光芯片C2至C40的构造与发光芯片Cl相同。
[0447]在根据第四示例性实施例的发光芯片Cl(C)中,分别以写入电阻Rwl、Rw2、Rw3、...(其作为第三电气部件的一个实例)代替图6所示的第一示例性实施例的发光芯片Cl(C)中的肖特基写入二极管SDwl、SDw2、SDw3、...,以及分别以使能电阻Rel、Re2、Re3、...(其作为第三电气部件的一个实例)代替肖特基使能二极管SDel、SDe2、SDe3、...。当不进行区分时,将写入电阻Rwl、Rw2、Rw3、...称作写入电阻Rw,以及当不进行区分时,将使能电阻Rel、Re2、Re3、...称作使能电阻Re。
[0448]其他的构造类似于第一示例性实施例的发光芯片Cl (C)的构造。从而,对与第一示例性实施例类似的那些部件标以相同的参考标号,并省略了这些类似部件的详细描述。
[0449]在第四例性实施例中,未设置用于第一例性实施例中的发光芯片Cl (C)中的肖特基写入二极管SDw和肖特基使能二极管SDe,从而消除了形成肖特基电极(诸如图7A和图7B中的部件151、152)的处理。
[0450]现在,在第四示例性实施例中,3-输入AND电路AND3包括连接电阻Ra、写入电阻Rw和使能电阻Re。
[0451]利用图11中以点划线圈起来的连接电阻Ral、写入电阻Rwl和使能电阻Rel来描述3-输入AND电路AND3。
[0452]在3-输入AND电路AND3中,连接电阻Ral的一个端子O连接至写入电阻Rwl的一个端子(无参考标号)、以及连接至使能电阻Rel的一个端子(无参考标号)。连接电阻Ral的另一个端子X连接至传递晶闸管Tl的栅极端子Gtl。写入电阻Rwl的另一个端子Y连接至写入信号线74,而使能电路Rel的另一个端子Z连接至使能信号线76。
[0453]端子X、端子Y、和端子Z用作输入端子,而端子O用作输出端子。如下所述,当端子X、端子Y、和端子Z中的所有电位(信号)都变为"H" (OV)时,端子O的电位(信号)变为〃H〃 (OV)。因此,3-输入AND电路AND2用作具有3个输入端的AND电路。
[0454]表7示出了当连接电阻Ral的另一端子X的电位(表示为Gt(X))为〃H" (OV)时,
fW端子(3-输入AND电路AND3的端子Y)的电位(表示为(pW(Y) )、φΕ端子(3-输入AND电路AND3的端子Ζ)的电位(表示为φΕ(Ζ))、以及端子O的电位(表示为Gl (O))之间的关系。
[0455]此处,在Ra = 2 X Rw = 2 X Re (其中连接电阻Ra的电阻值为Ra,写入电阻Rw的电阻值为Rw,以及使能电阻Re的电阻值为Re)的情况中示出了上述关系。
[0456]当CpW(Y)和φΕ(Ζ)两者都为"H" (OV)时,Gl(O)被设置为"H" (OV)。然而,当
φ胃(Y)和CpE(Z)两者之一为"L" (-3.3V)时,该-3.3V电压被连接电阻Ra、写入电阻RwJP
使能电阻Re进行分压,从而Gl (O)被设置为-1.98V。此外,当q>W(Y)和φΕ(Ζ)两者都为"L" (-3.3V)时,Gl (O)被设置为-2.64V。
[0457]尽管此处未示出对应于第一示例性实施例所示的表2和表3的表,但是这些表可以以类似的方式获得。
[0458]在表7 中,当φW(Y).和 φΕ(Ζ)中的任意一个为 〃L〃 (-3.3V)时,Gl (O)为-1.98V,该电位不同于第一示例性实施例中的表I所示的-2.8V。然而,栅极端子Gl的电位为-1.98V的发光晶闸管L的阈值电压为-3.48V。因此,即使点亮信号φ?为"L"(-3.3V),发光晶闸管L也不导通,从而也不点亮(不发光)。
[0459]S卩,第四示例性实施例的发光装置65可以以与第一示例性实施例的发光?装置
65相同的方式进行驱动。
[0460]表7
[0461]
IφΕ(Ζ)
Gl(O) 1-—1---1 "Η" (OV) wL" (-3.3V)

nH" (O V) I "H" (OV) 1.9 8 V
fW(Y) L.—————

mLm (-3.3V) 1-1.98V -2.64V
[0462]当Ra/Rw以及Ra/Re增大时,如果f胃(Y)和φΕ(Ζ)中的任意一个为〃L〃 (_3.3V),
则Gl(O)会减小。然而,当Ra增大时,则发光晶闸管L的栅极端子Gl需要花费较长的时间来释放电荷。另一方面,Re和Rw不能减小得太多,这是因为Re和Rw受传递晶闸管T的栅极端子Gt的电流供应能力的限制。从而,优选地将Ra/Rw和Ra/Re设置为I以上且5以下。
[0463]同样地,在第四示例性实施例中,也通过利用选择信号CpV (fVa至cpVj)中的任意两个的组合指定每个发光芯片C (发光芯片Cl至C40)来抑制设置在电路板62上的配线数量。
[0464](第五示例性实施例)
[0465]第五不例性实施例具有不同于第一不例性实施例的发光装置65的信号产生电路110的构造、以及具有不同于第一示例性实施例的电路板62上的配线构造。
[0466]图12是示出根据第五示例性实施例的发光装置65的信号产生电路110的构造、以及电路板62上的配线构造的示意图。应该注意,发光芯片C的构造与第一示例性实施例的构造(见图4A)相同。图12示出了发光芯片Cl至ClO的部分。
[0467]下文中,将主要描述第五示例性实施例中与第一示例性实施例不同的那些部件,并且对与第一示例性实施例类似的那些部件标以相同的参考标号,并省略了这些类似部件的详细描述。
[0468]在第五示例性实施例中,信号产生电路110包括点亮信号产生部件140 (其作为点亮信号提供单元的一个实例),其基于各种控制信号向发光芯片(发光芯片Cl至C40)发送点亮信号φ?ο和(pie。
[0469]电路板62包括点亮信号线204ο,其经由各限流电阻RI从信号产生电路110的点亮信号产生部件140连接至奇数编号的发光芯片C1、C3、C5、...的fl端子,以发送点亮信号φ?ο.?点亮信号φ?ο被共同(并行)发送至奇数编号的发光芯片Cl、C3、C5、...。
[0470]类似地,电路板62包括用于发送点亮信号(pie的点亮信号线204e,其经由各限流电阻RI从信号产生电路110的点亮信号产生部件140连接至偶数编号的发光芯片C2、C4、C6、...的fl端子。点亮信号fie被共同(并行)发送至偶数编号的发光芯片C2、C4、C6、...。
[0471]从而,第五示例性的电路板62所包含的配线数量为十六条,其比第一示例性实施例中的十五条配线数量多一条。然而,第五示例性实施例中的十六条的配线数量远小于未应用第五示例性实施例情况中的四十四条。
[0472]在第五示例性实施例中,相比于第一示例性实施例的点亮信号线204,可以减小流经点亮信号线204e和204ο中每一个的电流,这是因为提供了点亮信号线204e和204ο。
[0473]将被发送至第五示例性实施例中的每个发光芯片C (发光芯片Cl至C40)的选择信号<pVa至(pVj的组合与第一示例性实施例(见图5)相同。
[0474]此外,第五示例性实施例中的发光芯片C的电路构造与第一示例性实施例(见图6和图7)相同。
[0475]图13是用于说明根据第五示例性实施例的发光芯片C的操作的时序图。
[0476]图13中,将描述从发光装置65的发光芯片C(发光芯片Cl至C40)选择的发光芯片Cl、C2、C3、C15、C16、C25和C26的操作。其他发光芯片C的操作与上述类似。图13示出了关注于每个发光芯片C的操作的时序图,其控制是否点亮发光芯片C中的发光晶闸管LI 和 L2。
[0477]在图13中,时间按照字母顺序从时间点a经历到时间点V。图13中的时间点a到时间点V与图8中的时间点a到时间点V相同。此外,在图13中,在时间点m和时间点η之间新给出了时间点α,在时间点0和时间点ρ之间新给出了时间点β,在时间点s和时间点t之间新给出了时间点Y和δ (时间点Υ在时间轴上位于时间点δ之前)。
[0478]在第五示例性实施例中,类似于第一示例性实施例,在从时间点c到时间点r的时间间隔T(I)期间对每个发光芯片C的发光晶闸管LI进行点亮控制。在从时间点r到时间点V的时间间隔T(2)期间对每个发光芯片C的发光晶闸管L2进行点亮控制。在从时间点V开始的时间间隔Τ(3)期间对每个发光芯片C的发光晶闸管L3进行点亮控制。以类似的方式,对发光晶闸管Ln(n ^ 4)进行点亮控制。
[0479]下文中,主要描述第五示例性实施例中与第一示例性实施例不同的部分。
[0480]点亮信号fie的信号波形与第一示例性实施例中的点亮信号fl (见图8)相同。另一方面,通过将点亮信号tpfo的信号波形移位至在时间轴上延迟半个时间间隔T的点来给出点亮信号φ?ο的信号波形。
[0481]为了使奇数编号的发光芯片C1、C3、C15、C25的发光晶闸管LI点亮(发光),需要在点亮信号ΦΚ'为〃L〃(-3.3V)时的从时间点c到时间点ρ的时间间隔中设定指定发光芯片C1、C3、C15、C25中每一个发光芯片的每个选择信号(pV (q)Va至(pVj )的为"H" (OV)的时间间隔。该操作与第一示例性实施例中的操作相同。
[0482]另一方面,为了使偶数编号的发光芯片C2、C16、C26的发光晶闸管LI点亮(发光),需要在点亮信号—O为"L"(_3.3V)的从时间点α到时间点ρ的时间间隔中设定指定发光芯片C2、C16、C26中每一个发光芯片的每个选择信号CpV (fVa至(pVj )从〃L〃(_3.3V)
改变为"H"(0V)的时刻(点亮开始时间点)。即,点亮开始时间点可以不设置在从时间点P到时间点S的时间间隔中。如果将点亮开始时间点设置在从时间点P到时间点q的时间间隔中,则发光晶闸管LI和L2导通并点亮(发光),这是因为传递晶闸管Tl和T2处于ON状态。如果将点亮开始时间点设置在从时间点q到时间点S的时间间隔中(例如,时间点Y),则发光晶闸管L2点亮(发光),这是因为传递晶闸管T2处于ON状态。
[0483]下面具体描述时间间隔T(I)中的奇数编号的发光芯片C1、C3、C15、C25。如图13所示,在时间点d,发光芯片Cl的发光晶闸管LI导通从而点亮(发光)。在时间点i,发光芯片C15的发光晶闸管LI导通从而点亮(发光)。在时间点n,发光芯片C25的发光晶闸管LI导通从而点亮(发光)。由于用于指定发光芯片C3的选择信号q>Vc和cpVd不共用从时间点c到时间点ρ的时间间隔T(I)中的选择信号fVc和cpVd皆为"H" (OV)的时间间隔,因此发光芯片C3的发光晶闸管LI保持关断。
[0484]发光芯片C1、C15、C25的每个发光晶闸管LI的点亮时间间隔在点亮信号flo于时间点P从〃L〃 (-3.3V)变换至IJ "H" (OV)时结束。
[0485]接下来,具体描述时间间隔T(I)中的偶数编号的发光芯片C2、C16、C26。如图13所示,在时间点O,发光芯片C2的发光晶闸管LI导通从而点亮(发光)。在时间点n,发光芯片C16的发光晶闸管LI导通从而点亮(发光)。在时间点β,发光芯片C26的发光晶闸管LI导通从而点亮(发光)。
[0486]发光芯片C2、C16、C26的每个发光晶闸管LI的点亮时间间隔在点亮信号于时间点δ从〃L〃(_3.3V)变换到"H" (OV)时结束。
[0487]在时间点T (2)之后执行类似的操作。
[0488]如上所述,同样地,在第五示例性实施例中,也通过利用选择信号φν (零Va至φν,? )中的任意两个的组合指定每个发光芯片C(发光芯片Cl至C40)来抑制设置在电路板62上的配线数量。
[0489]应该注意,点亮信号flo通过在时间轴上将点亮信号fie向右移位半个时间间隔
T给出,但是移位的时间不限于半个时间间隔T,并且可以是等于时间间隔T或者小于时间间隔T的任意预定时间。
[0490](第六示例性实施例)
[0491]第六不例性实施例具有不同于第一不例性实施例的发光装置65的信号产生电路110的构造、以及具有不同于第一示例性实施例的电路板62上的配线构造。
[0492]如图13所示,在第五示例性实施例中,偶数编号的发光芯片C2、C16、C26的每个发光晶闸管LI的点亮开始时间点可以设置在点亮信号flo为〃L〃 (-3.3V)的从时间点α到时间点P的时间间隔中,并且可以不必设置在从时间点P到时间点S的时间间隔中。即,为偶数编号的发光芯片C2、C4、C6、...设置的可能点亮时间间隔长于为奇数编号的发光芯片Cl、C3、C5、...设置的可能点亮时间间隔。
[0493]在第六示例性实施例中,分别提供将被发送至奇数编号的发光芯片Cl、C3、C5、...的第一传递信号fla和第二传递信号cp2a以及将被发送至偶数编号的发光芯片C2、
C4、C6、...的第一传递信号和第二传递信号q>2b,从而可以为奇数编号的发光芯片Cl、C3、C5、...和偶数编号的发光芯片02、04、06、...设置相同长度的点亮时间间隔。
[0494]图14是示出根据第六示例性实施例的发光装置65的信号产生电路110的构造及电路板62上的配线构造的示意图。应该注意,发光芯片C的构造与第一示例性实施例中的构造(见图4A)相同。图14示出了发光芯片Cl至ClO部分。
[0495]下面,主要描述第六示例性实施例中的那些与第五示例性实施例不同的部件,并且与第五示例性实施例类似的那些部件标以相同的参考标号,从而省略这些相似部件的详细描述。
[0496]信号产生电路110包括:传递信号产生部件120a,其基于各种控制信号向奇数编号的发光芯片Cl、C3、C5、...发送第一传递信号(pie和第二传递信号(p2e;以及传递信号产生部件120b,其基于各种控制信号向偶数编号的发光芯片C2、C4、C6、...发送第一传递信号φ?ο和第二传递信号φ2θο
[0497]尽管图14中分开示出了传递信号产生部件120a和传递信号产生部件120b,但是这些传递信号产生部件统称为传递信号产生部件120 (其作为传递信号提供单元的一个实例)。
[0498]电路板62包括:第一传递信号线201e,其用于将第一传递信号fie从信号产生电路110的传递信号产生部件120a发送至奇数编号的发光芯片C1、C3、C5、...的每个φ夏端子;以及第二传递信号线202e,其用于将第二传递信号f2e发送至奇数编号的发光芯片
C1、C3、C5、...的每个φ2端子。第一传递信号fie和第二传递信号q>2e被共同(并行)发送至奇数编号的发光芯片.Cl、C3、C5、…。
[0499]类似地,电路板62包括:第一传递信号线201ο,其用于将第一传递信号φ? O从信号产生电路110的传递信号产生部件120b发送至偶数编号的发光芯片C2、C4、C6、...的每个fl端子;以及第二传递信号线202ο,其用于将第二传递信号φ2θ发送至偶数编号的发光芯片C2、C4、C6、...的每个f2端子。第一传递信号φ?ο和第二传递信号φ2ο被共同(并行)发送至偶数编号的发光芯片C2、C4、C6、...。
[0500]因此,第六示例性实施例的电路板62所包含的配线的数量为十八条,这比第一示例性实施例中的十五条配线数量多三条,并且比第五示例性实施例中的十六条配线数量多两条。然而,第六示例性实施例中的十八条配线数量远小于未采用该第六示例性实施例情况中的四十四条。
[0501]第六示例性实施例中发送至每个发光芯片C(发光芯片Cl至C40)的选择信号fVa至(pVj的组合与第一示例性实施例选择信号的组合(见图5)相同。
[0502]此外,第六示例性实施例的发光芯片C的电路构造与第一示例性实施例的电路构造(见图6和图7)相同。
[0503]图15是用于说明根据第六示例性实施例的发光芯片C的操作的时序图。
[0504]在图15中,描述从发光装置65的发光芯片C(发光芯片Cl至C40)中选择的发光芯片Cl、C2、C3、C15、C16、C25和C26的操作。其他发光芯片C的操作与上述类似。图15示出了关注于每个发光芯片C的操作的时序图,其控制是否点亮发光芯片C中的发光晶闸管LI和L2。
[0505]在图15中,按照字母顺序经历了从时间点a到时间点V的时间。图15中从时间点a到时间点V与图8和图13中的时间点a到时间点V相同。此外,在图15中,类似于第五示例性实施例(见图13)也给出了时间点m和时间点η之间的时间点α,时间点ο和时间点P之间的时间点β,时间点s和时间点t之间的时间点Y和δ (时间点Υ在时间轴上位于时间点S之前)。
[0506]下面主要描述第六示例性实施例中与第五示例性实施例不同的部分。
[0507]发送至奇数编号的发光芯片C1、C3、C5、...的第一传递信号fie和第二传递信号
φ2ε的信号波形与第五示例性实施例的第一传递信号fl和第二传递信号φ2的信号波形相同。另一方面,发送至偶数编号的发光芯片02、04、06、...的第一传递信号φ?ο和第二传递信号φ2ο的信号波形通过在时间轴上将第一传递信号fie和第二传递信号cp2e向右移位半个时间周期T给出。
[0508]类似于第五不例性实施例,发送至奇数编号的发光芯片Cl、C3、C5、...的点亮信号fie的信号波形与第一示例性实施例的点亮信号φ? (见图8)相同。然而,发送至偶数编号的发光芯片C2、C4、C6、...的点亮信号φ?ο的信号波形通过在时间轴上将点亮信号fie的信号波形向右移位半个时间间隔T来给出。
[0509]S卩,在第六不例性实施例中,发送至奇数编号的发光芯片Cl、C3、C5、...的第一传递信号cple、第二传递信号(P2e、和点亮信号cple,以及发送至偶数编号的发光芯片C2、C4、
C6、...的第一传递信号φ?ο、第二传递信号φ2ο、和点亮信号φ?ο在时间轴上保持相互关系(相位关系),前面的信号在时间轴上移位至后面的信号。
[0510]从而,奇数编号的发光芯片(:1、03、05、...的每个发光晶闸管LI的点亮开始时间点可以在奇数编号的发光芯片Cl、C3、C5、...的每个传递晶闸管Tl处于ON状态时、同时在点亮信号《pie为"L〃(-3.3V)时的从时间点C到时间点P的时间间隔中进行设置。偶数编号的发光芯片C2、C4、C6、...的每个发光晶闸管LI的点亮开始时间点可以在偶数编号的发光芯片C2、C4、C6、...的每个传递晶闸管Tl处于ON状态时、同时在点亮信号flo为
〃L"(-3.3V)时的从时间点α到时间点δ的时间间隔中进行设置。
[0511]从而,在第六示例性实施例中,可以将发光芯片C2的发光晶闸管LI的点亮开始时间点设置在如箭头所示的时间点Y,而不是如第五示例性实施例中的时间点O。
[0512]如上所述,同样地,在第六示例性实施例中,也通过利用选择信号cpV ((pVa至
fVj )中的任意两个的组合指定每个发光芯片C(发光芯片Cl至C40)来抑制设置在电路板62上的配线数量。
[0513]应该注意,点亮信号φ?ο通过在时间轴上将点亮信号fie向右移位半个时间间隔
T给出,但是移位的时间不限于半个时间间隔Τ,并且可以是等于时间间隔T或小于时间间隔T的任意预定时间。
[0514](第七示例性实施例)
[0515]第七不例性实施例具有不同于第一不例性实施例的发光装置65的信号产生电路110的构造、以及具有不同于第一示例性实施例的电路板62上的配线构造。
[0516]图16Α和图16Β是示出根据第七示例性实施例的发光芯片C的构造、发光装置65的信号产生电路110的构造以及电路板62上的配线构造的示意图。图16Α示出了发光芯片C的构造,而图16Β示出了发光装置65的信号产生电路110的构造以及电路板62上的配线构造。图16Β示出了发光芯片Cl至ClO部分。
[0517]下面,主要描述第七示例性实施例中与第五示例性实施例不同的那些部件,并且与第一示例性实施例类似的那些部件标以相同的参考标号,从而省略这些相似部件的详细描述。
[0518]首先,描述图16A中所示的发光芯片C的构造。
[0519]发光芯片C在衬底80的长边方向的两个端部包括多个输入端子(Vga端子、φ2端子、tpWl端子、fW2端子、φΕ端子、φ?端子、φ--端子和φΙ2端子),这些端子是用于接收各种控制信号的多个焊盘。第一示例性实施例的发光芯片C的φ胃端子对应于cpWl端子和cpW2端子。此外,第一示例性实施例的φ?端子对应于φΠ端子和φ12端子。应该注意,这些输入端子从衬底80的一端按照Vga端子、φ2端子、q)Wl端子、cpW2端子的顺序来设置,以及从衬底80的另一端按照φΙ2端子、φ--端子、fl端子、和φΕ端子的顺序来设置。发光元件阵列102设置在φ\¥2端子和φΕ端子之间。
[0520]接下来,参照图16Β来描述发光装置65的信号产生电路110的构造以及电路板62上的配线构造。
[0521]发光装置65的电路板62安装有信号产生电路110和发光芯片C (发光芯片Cl至C20),并提供有在信号产生电路110和发光芯片Cl至C20之间进行连接的配线。应该注意,第一示例性实施例中的发光芯片C (发光芯片Cl至C40)的数量为四十,但是在第七示例性实施例中为二十。
[0522]在第七示例性实施例中,信号产生电路110包括点亮信号产生部件140 (其为点亮信号提供单元的一个实例),其基于各种控制信号将点亮信号fl发送至发光芯片C (发光芯片 Cl 至 C20)。
[0523]电路板62包括点亮信号线204,其从信号产生电路110的点亮信号产生部件140经由各限流电阻RI连接至各发光芯片C(发光芯片Cl至C20)的CpIl端子和φΙ2端子,以发送点亮信号φ?点亮信号φ?被共同(并行)发送至各发光芯片C(发光芯片Cl至C20)的ΦΜ端子和φΙ2端子。
[0524]在第一示例性实施例中,从选择信号<pV ( fVa至cpVj )中取的两个选择信号的组合作为指定信号被发送至每个发光芯片C(发光芯片Cl至C20)的(PW端子和φΕ端子。在第七示例性实施例中,从选择信号fV (fVa至cpVj)中取的三个选择信号的组合作为指定信号被发送至每个发光芯片C(发光芯片Cl至C20)的作为控制端子实例的f胃I端子、φ\¥2端子和φΕ端子。
[0525]图17是说明发送至各发光芯片C(发光芯片Cl至C20)的来自选择信号fV (f¥aSfVj )中的三个选择信号的组合的表格。对于每个发光芯片C,表示为〃E〃的选择信号fV (tpVa至(pVj )被发送至φΕ端子,表示为〃W1〃的选择信号(pV (《pVa至tpVj )被发送至φ曹I端子,以及表示为〃W2〃的选择信号CpV ((PVa至tpVI)被发送至φ胃2端子。
[0526]例如,选择信号tpVa、tpVc、f¥d分别被发送至发光芯片Cl的φΕ端子、cpWl端子、q>W2端子。选择信号φVa、(pVe、q>Vf分别被发送至发光芯片C2的φΕ端子、CpWl
端子、cpW2端子。可以类似于上面来描述选择信号向其他发光芯片C3至C20的发送。
[0527]在图16B中,选择信号线230至239基于图17所示的选择信号fV ( (pVa至(pVj)的组合连接在选择信号产生部件160和每个发光芯片C (发光芯片Cl至C20)的φΕ端子、
φ胃I端子、φ胃2端子之间。
[0528]此处,描述将被发送的选择信号(pV (cpVa至(pVj )的组合。无冗余组合地选择将被发送的选择信号(pV ((pVa至(pVj )的组合,从而可以单独(独立)选择(指定)每个发光芯片C。
[0529]首先,描述其中选择信号线φν (φν?Μφ¥2η)的数量为偶数(2η(η为整数))
的情况。当第一选择信号线fVl连接至φΕ端子,第二选择信号线(pV2不用于进行连接、
(η-l)条选择信号线连接至各cpWl端子、而其余的(η-l)条选择信号线连接至各φ胃2端子时,可以指定(η-l)个发光芯片C。
[0530]接下来,当第一选择信号线CpVl不用于进行连接、第二选择信号线<pV2连接至φΕ端子、(η-l)条选择信号线连接至各Cp1Wl端子、而其余的(η-l)条选择信号线连接至各cpW2端子时,可以指定(η-1)个发光芯片C。
[0531]此外,当第一、第二和第四选择信号线fVK f¥2> fV4不用于进行连接、第三选择信号<pV3连接至φΕ端子、(η-2)条选择信号线连接至各cpWl端子、而其余的(n-2)条选择信号线连接至各cpW2端子时,可以指定(n-2)个发光芯片C。
[0532]此外,当第一、第二和第三选择信号线φν?、f¥2, (pV3不用于进行连接、第四选择信号fV4连接至φΕ端子、(n-2)条选择信号线连接至各q>W〗端子、而其余的(n-2)条选择信号线连接至各q>W2端子时,可以指定(n-2)个发光芯片C。
[0533]通过以相同的方式计算组合的数量,形成从(η-l)到I的两个等差级数。因此,可以独立指定的发光芯片C的数量Q由下式给出:
[0534][等式2]

,I 一 i
[0535]Q = 2^k = n(n-l)

It-X

Λ—4
[0536]例如,利用十个(η = 5)选择信号线φΥ ((pVl至φ V1 ),可以指定二十个发光芯片C。
[0537]为了独立指定四十个发光芯片C,可以使用十四条选择信号线φν(cpVl至cpV14
)ο
[0538]接下来,描述选择信号线φν(CpVl至fV2n+l)为奇数(2n+l)的情况。当第一选择信号线(pVl连接至φΕ端子、η条选择信号线连接至各cpWl端子、而其余的n条选择信号线连接至各f胃2端子时,可以独立指定η个发光芯片C。
[0539]随后,第一选择信号线fVl不用于进行连接,其结果与偶数数量(2η)的选择信号线的情况相同。因此,可以独立指定的发光芯片C的数量Q由下式给出:
[0540][等式3]
[0541]Q = η+η (η-l) = η2
[0542]例如,利用十一个(η = 5)选择信号线fV (cpVl至(pVlI),可以独立指定二十五个发光芯片C。
[0543]如上所述,第七示例性实施例中的每个发光芯片C包括φΕ端子、φWI端子、q>W2
端子,且由三条选择信号线fV的组合来指定。如上所述,选择信号线fV的数量可以根据发光芯片C的数量来设定。
[0544]选择信号线fV的数量可以设置为超过选择任何发光芯片C所需的数量。在这种情况中,一些组合不对应于任何发光芯片C。
[0545]在第七示例性实施例中发光芯片C的数量为四十的情况中,设置在电路板62上的配线(如通过参照图16B看到的)为电源线200a、200b、第一传递信号线201、第二传递信号线202、点亮信号线204a、204b、和对应于十四个选择信号fV的十四条信号线,从而配线的总数为二十条。如上所述,该数量少于未应用第七示例性实施例情况中的四十四条。
[0546]图18是用于说明根据第七示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片C的电路构造的等效电路示意图。此处,利用发光芯片Cl作为实例来描述发光芯片C。现在,在图18中,将发光芯片C表示为发光芯片Cl (C)。其他发光芯片C2至C40的构造与发光芯片Cl相同。对与第一示例性实施例类似的那些部件标以相同的参考标号,并省略了这些类似部件的详细描述。
[0547]尽管与图16Α中所示的位置不同,但是为了描述的方便,在图18的左侧示出了各输入端子(Vga端子、φ2端子、φ\ν?端子、fW2端子、φΕ端子、φ?端子、φ--端子和φΙ2端子)。
[0548]在第一示例性实施例中的发光芯片Cl (C)中,如图6所示,为每个传递晶闸管T设置了一个发光晶闸管L。在第七示例性实施例中,如图18所示,为每个传递晶闸管T设置两个发光晶闸管L。在第七示例性实施例中,每一个发光芯片C可以有多达两个发光晶闸管L并行导通从而并行点亮(发光)。
[0549]S卩,根据第七示例性实施例的发光芯片Cl (C)具有通过从图6所示的第一示例性实施例的发光芯片Cl (C)中去除偶数编号的传递晶闸管Τ2、Τ4、Τ6.....奇数编号的耦合二极管Dxl、Dx3、Dx5、...,以及偶数编号的电源线电阻Rgx2、Rgx4、Rgx6、...而得到的构造。
[0550]传递晶闸管T1、T5、...(其包括在奇数编号的传递晶闸管1'1333537、...中从Tl开始交替选择的传递晶闸管)的阴极端子连接至第一传递信号线72,而传递晶闸管Τ3、Τ7、...(其包括在奇数编号的传递晶闸管!1、了3、了5、了7、...中从Τ3开始交替选择的传递晶闸管)的阴极端子连接至第二传递信号线73。
[0551]在第七示例性实施例中的发光芯片Cl (C)中,以独立的写入信号线74a和74b代替图6所示的第一示例性实施例中的写入信号线74。奇数编号的肖特基写入二极管SDwl、SDw3、SDw5、...的阴极端子连接至写入信号线74a,而偶数编号的肖特基写入二极管SDw2、
SDw4、SDw6、...的阴极端子连接至写入信号线74b。写入信号线74a连接至选择信号fV(对于发光芯片Cl为cpVc)被发送至的fWl端子。写入信号线74b连接至选择信号-V(对于发光芯片Cl为CpVd )被发送至的cpW2端子。
[0552]此外,在第七示例性实施例中的发光芯片Cl(C)中,以独立的点亮信号线75a和75b代替图6所示的第一示例性实施例中的点亮信号线75。奇数编号的发光晶闸管L1、L3、L5、...的阴极端子连接至点亮信号线75a,而偶数编号的发光晶闸管L2、L4、L6、...的阴极端子连接至点亮信号线75b。点亮信号线75a连接至φ丨I端子,而点亮信号线75b连接至φ12端子。在第七示例性实施例中,如图16Β所示,点亮信号fl经由各限流电阻RI被共同发送至φ? I端子和φΙ2端子。
[0553]选择信号φVa被发送至发光芯片Cl的φΕ端子。
[0554]端子O连接至发光晶闸管LI的栅极端子GlI的3_输入AND电路ANDlI,和端子O连接至发光晶闸管L2的栅极端子G12的3-输入AND电路AND12各自都具有类似于图6所示的第一示例性实施例的3-输入AND电路ANDl的基本构造。S卩,3-输入AND电路ANDll和AND12都具有作为输入端子的端子X、端子Y、和端子Ζ,以及作为输出端子的端子O。
[0555]端子O连接至发光晶闸管LI的栅极端子Gll的3_输入AND电路ANDll的端子X连接至传递晶闸管Tl的栅极端子Gtl,而3-输入AND电路ANDll的端子Y和端子Z分别连接至CpW I端子和φΕ端子。从而,当3-输入AND电路ANDl I的栅极端子Gtl、fW I端子、和
φΕ端子的电位全部都被设置成"H"(OV)时,发光晶闸管LI的栅极端子Gll的电位被设置成"H"(OV)。
[0556]端子O连接至发光晶闸管L2的栅极端子G12的3_输入AND电路AND12的端子X连接至传递晶闸管Τ2的栅极端子Gtl,而3-输入AND电路AND12的端子Y和端子Z分别连接至φ冒2端子和φΕ端子。从而,当3-输入AND电路AND12的栅极端子Gtl、cpW2端子、
和φΕ端子的电位全部都被设置成"H" (OV)时,发光晶闸管L2的栅极端子G12的电位被设置成〃H〃(OV)。
[0557]其他奇数编号的发光晶闸管1^3、1^5、1^7、...的操作类似于发光晶闸管LI的操作,而其他偶数编号的发光晶闸管12、1^4、1^6、...的操作类似于发光晶闸管L12的操作。
[0558]图19是用于说明根据第七示例性实施例的发光芯片C的操作的时序图。
[0559]在图19中,描述了从发光装置65的发光芯片C(发光芯片Cl至C20)中选择的发光芯片C1、C2、C5、C15和C18的操作。其他发光芯片C的操作类似于上述的发光芯片。图19示出了关注于每个发光芯片C的一部分的时序图,其控制是否点亮发光芯片C中的发光晶闸管LI至L4。
[0560]在图19中,按照字母顺序经历了从时间点a到时间点V的时间。图19中的时间点a到时间点V与图8中的时间点a到时间点V相同。
[0561]在第七示例性实施例中,在从时间点c到时间点r的时间间隔T(I)期间对每个发光芯片C的发光晶闸管LI和L2进行点亮控制。在从时间点r到时间点V的时间间隔T (2)期间对每个发光芯片C的发光晶闸管L3和L4进行点亮控制。在从时间点V开始的时间间隔T(3)期间对每个发光芯片C的发光晶闸管L5和L6进行点亮控制。以类似的方式顺序对发光晶闸管Ln(n ^ 7)进行点亮控制。
[0562]下面,主要描述第七示例性实施例中与第一示例性实施例中不同的部分。
[0563]第一传递信号φ 1、第二传递信号φ2、和点亮信号φ?的信号波形与第一示例性实施例中的相同。
[0564]选择信号fV的信号波形根据接收到的图像数据变化,并控制是否点亮指定发光晶闸管C的发光晶闸管L。
[0565]现在,参照图16至图18根据图19所示的时序图来描述发光装置65的操作。
[0566]如上所述,当3-输入AND电路ANDll和AND12的连接至端子X的传递晶闸管T
的栅极端子Gt、连接至(pWl或cpW2端子的端子Y、连接至φΕ端子的Z端子全部被设置成
"H" (OV)时,就满足其AND条件,并且连接至端子O的发光晶闸管L的栅极端子Gl的电位被设置成"H"(OV)。相应地,发光晶闸管L的阈值电压被设置成-1.5V,从而如果点亮信号为〃L〃(-3.3V)则发光晶闸管L导通从而点亮(发光)。
[0567]S卩,为了使发光晶闸管L导通从而点亮(发光),需要fE端子的电位为〃H〃 (OV)。
[0568]在时间点c,fl为〃L〃 (-3.3V)。相应地,点亮信号线75a和75b的电位被设置为〃L" (-3.3V)。
[0569]在时间点d,选择信号(pVa、(pVe和(pVf从〃L〃(-3.3V)变换为"H" (OV)。在时间点d,发光装置65中的每个发光芯片C (发光芯片Cl至C20)的传递晶闸管Tl处于ON状态。
[0570]如图17所示,选择信号fVa被发送至发光芯片Cl、C2、C3和C4的φΕ端子。从而,仅有发光芯片Cl、C2、C3和C4的发光晶闸管L被点亮。
[0571]另一方面,选择信号(pVe仅被发送至发光芯片Cl、C2、C3和C4中的发光芯片C2的(.pw I端子。从而,在发光芯片C2中,栅极端子Gl I的电位被设置成"H" (OV),从而将发光晶闸管LI的阈值电压设置成-1.5V。由于连接至发光晶闸管LI的阴极端子的点亮信号线75a已经为〃L〃(-3.3V),因此发光晶闸管LI导通从而点亮(发光)。
[0572]当发光晶闸管LI导通从而阴极端子的电位变为-1.5V时,点亮信号线75a的电位也变为-1.5V。
[0573]在该时间点,如图16B所示,发光芯片C(发光芯片Cl至C20)的φ--端子和φΙ2端子经由各限流电阻RI连接至点亮信号线204。从而,即使点亮信号线75a的电位变为-1.5V,点亮信号线204也保持在〃L〃(-3.3V),并且点亮信号线75b也保持在〃L〃(-3.3V)。即使将点亮信号线75a和75b反过来,上述论述也是成立的。
[0574]现在,选择信号fVf仅被发送至发光芯片Cl、C2、C3和C4中的发光芯片C2的
φ\¥2端子。从而,在发光芯片C2中将栅极端子G12设置成"H" (OV)。发光芯片C2中的栅极端子G12被设置成"H" (OV)的发光晶闸管L2的阈值电压变为-1.5V。由于点亮信号线75b已经为〃L〃 (-3.3V),因此发光晶闸管L2导通并且点亮(发光)。当发光晶闸管L2导通,并且阴极端子的电位变为-1.5V时,点亮信号线75b的电位也变为-1.5V。
[0575]S卩,在发光芯片C2中,发光晶闸管LI和L2并行点亮(发光)。
[0576]在第七示例性实施例中,分别设置了用于将点亮信号φ?发送至奇数编号的发光晶闸管L的点亮信号线75a、和用于将点亮信号φ?发送至偶数编号的发光晶闸管L的点亮信号线75b,从而由一个奇数编号的发光晶闸管L和一个偶数编号的发光晶闸管L组成的一对可以并行导通从而点亮(发光)。在点亮信号线204与连接至点亮信号线75a的φ--端子和连接至点亮信号线75b的#2端子之间分别设置了限流电阻RI,从而即使奇数编号的发光晶闸管L或偶数编号的发光晶闸管L点亮(发光)从而将点亮信号线75a和75b中任何一个的电位设置成-1.5V,点亮信号线75a和75b中另一个的电位也可以保持在〃L〃 (-3.3V)。以此方式,可以实现单一的点亮信号线204。
[0577]如上所述,在第七不例性实施例中,一个发光芯片C中的两个发光晶闸管L(即一个奇数编号的发光晶闸管L及其随后的偶数编号的发光晶闸管L)可以并行导通。
[0578]为了实现此目的,如图18所示,一个传递晶闸管T的栅极端子Gt经由各连接电阻Ra连接至两个发光晶闸管L( S卩,一个奇数编号的发光晶闸管L及其随后的偶数编号的发光晶闸管L)的栅极端子Gl。
[0579]应该注意,奇数编号的发光晶闸管L及其随后的偶数编号的发光晶闸管L之一可以导通,从而点亮(发光)。例如,在图19中的时间点f,选择信号cpVa和<pVe从〃L〃(-3.3V)变换为〃H〃 (OV)。
[0580]如上所述,选择信号φVa被发送至发光芯片C1、C2、C3和C4的φΕ端子。还是在此情况中,仅点亮发光芯片C1、C2、C3和C4的发光晶闸管L。选择信号CpVc被发送至发光芯片Cl的φ胃I端子。从而,发光芯片Cl的栅极端子Gll的电位变为"H" (OV),从而发光晶闸管LI导通从而点亮(发光)。然而,发送至发光芯片Cl的cpW2端子的选择信号cpVd保持在〃L〃(-3.3V)。因此,发光晶闸管L2的栅极端子G12不变为"H" (OV),从而发光晶闸管L2不点亮(不发光)。从而,如图19所示,在时间点f,发光芯片Cl的发光晶闸管LI导通从而点亮(发光),但是发光晶闸管L2可以保持不发光。
[0581]S卩,在第七示例性实施例中,每个发光芯片C通过选择信号fV (cpVa至fVj )中的三个的组合来指定。将导通的目标发光晶闸管L通过使都为"H" (OV)的两个选择信号fV发送至φΕ端子和<pWl端子或φΕ端子和cpW2端子来设置。
[0582]同样地,在第七示例性实施例中,也通过利用选择信号φν ((|)Va至(pVj)中的任意三个的组合指定每个发光芯片C (发光芯片Cl至C40)来抑制设置在电路板62上的配线数量。
[0583](第八示例性实施例)
[0584]在第八示例性实施例中,通过将发光芯片C分成多个组或级进行点亮控制。
[0585]图20是根据第八示例性实施例的发光装置65的俯视图。
[0586]如图20所示,根据第八示例性实施例的发光装置65中的发光部分63通过在电路板62上沿第一扫描方向将二十个发光芯片Cal至Ca20 (发光芯片组#a)、二十个发光芯片Cbl至Cb20(发光芯片组#b)以交错方式布置成两行来构成。简言之,第八示例性实施例包括两个发光芯片组(发光芯片组#a和发光芯片组#b)。此处,发光芯片组可以简称为“组”。稍后描述发光芯片组#a和发光芯片组#b的交错方式的细节。
[0587]如上所述,发光装置65安装有用于驱动发光部分63的信号产生电路110。
[0588]发光芯片Cal至Ca20与发光芯片Cbl至Cb20可以具有相同的构造。从而,当不进行区分时,发光芯片Cal至Ca20和发光芯片Cbl至Cb20称作发光芯片C。
[0589]在第八示例性实施例中,使用了总共四十个发光芯片C ;然而本发明不限于此。
[0590]图21A和图21B是示出根据第八示例性实施例的发光芯片C的构造、发光装置65的信号产生电路I1的构造以及电路板62上的配线构造的示意图。图21A示出了发光芯片C的构造,而图21B示出了发光装置65的信号产生电路110的构造以及电路板62上的配线构造。在第八示例性实施例中,发光芯片C被分成两个发光芯片组(#&和此)。
[0591]首先,描述图21A所示的发光芯片C的构造。
[0592]发光芯片C包括发光元件阵列102,其包括由在矩形衬底80上沿一条长边且靠近该长边设置成一行的多个发光元件(第八示例性实施例中为发光晶闸管LI,L2, L3...)(见稍后描述的图24A和图24B)。发光芯片C还在衬底80的长度方向上的两个端部包括多个输入端子(φΕ端子、φ?端子、Vga端子、φ2端子、φψ端子、和φ?端子),这些输入端子是用于接收各种控制信号的多个焊盘。应该注意,这些输入按以下顺序设置:从衬底80的一端开始按照φΕ端子、fl端子、Vga端子的顺序设置,并且从衬底80的另一端开始按照φ.Ι端子、fW端子、和φ2端子的顺序设置。发光元件阵列102设置在Vga端子和φ2端子之间。
[0593]接下来,参照图21Β来描述发光装置65的信号产生电路110的构造以及电路板62上的配线构造。
[0594]如上所述,发光装置65的电路板62安装有信号产生电路110和发光芯片C (发光芯片Cal至Ca20和发光芯片Cbl至Cb20),并设有在信号产生电路110和发光芯片Cal至Ca20、Cbl至Cb20之间进行连接的配线。
[0595]首先描述信号产生电路110的构造。
[0596]尽管未示出,但是信号产生电路110从图像输出控制器30和图像处理器40 (见图1)接收经过图像处理的图像数据的输入和各种控制信号。信号产生电路110基于这些图像数据和各种控制信号对图像数据进行重排列、光量校正等。
[0597]信号产生电路110包括基于各种控制信号将第一传递信号fla和第二传递信号tp2a发送至发光芯片组#a(发光芯片Cal至Ca20)的传递信号产生部件120a以及将第一传递信号fib和第二传递信号f2b发送至发光芯片组#b (发光芯片Cbl至Cb20)的传递信号产生部件120b。注意,可以不针对每个发光芯片组提供上述传递信号对,而是针对多个发光芯片组或所有的发光芯片组共同来提供上述传递信号对。这些传递信号可以不是成对的信号而是单个信号,只要该信号顺序地将每个发光芯片中的发光元件逐一设置成发光的控制对象即可。
[0598]信号产生电路110还包括基于各种控制信号将使能信号fEa (其为选择信号的一个实例)发送至发光芯片组#a (发光芯片Cal至Ca20)的使能信号产生部件130a和将使能信号φ卜:b (其为选择信号的一个实例)发送至发光芯片组#b (发光芯片Cbl至Cb20)的使能信号产生部件130b。
[0599]信号产生电路110还包括基于各种控制信号将点亮信号fla发送至发光芯片组#a (发光芯片Cal至Ca20)的点亮信号产生部件140a和将点亮信号Cplb发送至发光芯片组#b (发光芯片Cbl至Cb20)的点亮信号产生部件140b。
[0600]此外,信号产生电路110包括写入信号产生部件150,其基于各种控制信号发送写入信号<I)W1至φ\ν2()(其为各发光芯片级的选择信号的一个实例)。此处,发光芯片级包括多个发光芯片级,每个发光芯片级都包括属于发光芯片组#a的一个发光芯片C和属于发光芯片组此的另一发光芯片C,并可以简称为“级”。
[0601]例如,写入信号产生部件150将写入信号fWl发送至属于发光芯片组#a的发光芯片Cal和属于发光芯片组#h的发光芯片Cbl的发光芯片级#1。写入信号产生部件150将写入信号fW2发送至属于发光芯片组如的发光芯片Ca2和属于发光芯片组#b的发光芯片Cb2的发光芯片级#2。类似地,写入信号产生部件150将写入信号(pW20发送至属于发光芯片组#a的发光芯片Ca20和属于发光芯片组#h的发光芯片Cb20的发光芯片级#20。
[0602]从而,发光芯片Cal使用使能信号fEa和写入信号(pWl作为指定信号。类似地,
发光芯片Cbl使用(pEb和写入信号φ\¥1作为指定信号。其他的发光芯片Ca2至Ca20以及Cb2至Cb20类似地接收指定信号。
[0603]尽管如上所述在图21B中分开示出了传递信号产生部件120a和传递信号产生部件120b,但是这些传递信号产生部件统称为传递信号产生部件120 (其为出传递信号提供单元的一个实例)。
[0604]类似地,尽管分开示出了使能信号产生部件130a和使能信号产生部件130b,但是这些使能信号产生部件统称为使能信号产生部件130 (其为使能信号提供单元的一个实例)。
[0605]类似地,尽管分开示出了点亮信号产生部件140a和点亮信号产生部件140b,但是这些点亮信号产生部件统称为点亮信号产生部件140 (其为点亮信号提供单元的一个实例)。
[0606]类似地,当不进行区分时,将第一传递信号tpla和第二传递信号fib称作第一传递信号φ?,当不进行区分时,将第二传递信号<p2a和第二传递信号q>2b称作第二传递信号φ2δ类似地,当不进行区分时,将使能信号q>Ea和使能信号fEb称作使能信号φΕ?当不进行区分时,将点亮信号fla和点亮信号(plb称作点亮信号φ?,以及将写入信号cpWl至φ胃20统称为写入信号φ\¥η
[0607]接下来,描述发光芯片Cal至Ca20以及发光芯片Cbl至Cb20的布置。
[0608]属于发光芯片组#a的发光芯片Cal至Ca20以一定间隔在其长度方向上排列成一行。类似地,属于发光芯片组#b的发光芯片Cbl至Cb20以一定间隔在其长度方向上排列成一行。属于发光芯片组#a的发光芯片Cal至Ca20以及属于发光芯片组#b的发光芯片Cbl至Cb20以如下的交错方式排列:发光芯片Cal至Ca20和发光芯片Cbl至Cb20彼此相对,并且这些发光元件沿第一扫描方向以预定间隔排列。
[0609]下面描述用于在信号产生电路110和发光芯片C(发光芯片Cal至Ca20以及发光芯片Cbl至Cb20)之间进行连接的配线。
[0610]电路板62设有连接至设于发光芯片C背面上的Vsub端子(见稍后描述的图23和图24)并提供基准电位Vsub的电源线200a。电路板62还设有连接至为每个发光芯片C设置的Vga端子并提供供电的电源电位Vga的电源线200b。
[0611]电路板62包括:第一传递信号线201a,用于将第一传递信号fla从信号产生电路110的传递信号产生部件120a发送至发光芯片组#a的发光芯片Cal至Ca20的φ?端子;以及第二传递信号线202b,用于将第二传递信号f2a从信号产生电路110的传递信号产生部件120a发送至发光芯片组#a的发光芯片Cal至Ca20的φ2端子。第一传递信号fla和第二传递信号<p2a被共同(并行)发送至发光芯片组#a的发光芯片Cal至Ca20。
[0612]类似地,电路板62包括:第一传递信号线201b,用于将第一传递信号Cplb从信号产生电路110的传递信号产生部件120b发送至发光芯片组#b的发光芯片Cbl至Cb20的fl端子;以及第二传递信号线202b,用于将第二传递信号f2b从信号产生电路110的传递信号产生部件120b发送至发光芯片组#b的发光芯片Cbl至Cb20的φ2端子。第一传递信号fib和第二传递信号q)2b被共同(并行)发送至发光芯片组#b的发光芯片Cbl至Cb20。
[0613]此外,电路板62包括使能信号线203a,用于将使能信号(pEa从信号产生电路110的使能信号产生部件130a发送至发光芯片组#a的发光芯片Cal至Ca20的φΕ端子。使能信号fEa被共同(并行)发送至发光芯片组#a的发光芯片Cal至Ca20。
[0614]类似地,电路板62包括使能信号线203b,用于将使能信号CpEb从信号产生电路110的使能信号产生部件130b发送至发光芯片组#b的发光芯片Cbl至Cb20的φΕ端子。使能信号φΕΙ)被共同(并行)发送至发光芯片组#b的发光芯片Cbl至Cb20。
[0615]电路板62还包括点亮信号线204a,用于将点亮信号<pla从信号产生电路110的点亮信号产生部件140a发送至发光芯片组#a的发光芯片Cal至Ca20的φ?端子。点亮信号
(pla分别经由为相应的发光芯片Cal至Ca20提供的限流电阻RI被共同(并行)发送至发光芯片组#a的发光芯片Cal至Ca20。
[0616]类似地,电路板62还包括点亮信号线204b,用于将点亮信号<plb从信号产生电路
110的点亮信号产生部件140b发送至发光芯片组#h的发光芯片Cbl至Cb20的Cl端子。
点亮信号fib分别经由为相应的发光芯片Cbl至Cb20提供的限流电阻RI被共同(并行)发送至发光芯片组#h的发光芯片Cbl至Cb20。
[0617]此外,电路板62包括写入信号线205至224,通过这些写入信号线将写入信号至cpW20从信号产生电路110的信号产生部件150发送至各发光芯片级,其中每个发光芯片级都包括属于发光芯片组#a的一个发光芯片C和属于发光芯片组#b的另一个发光芯片C。
[0618]例如,写入信号线205连接至发光芯片组#a的发光芯片Cal的φ冒端子,以及连接至属于发光芯片组#b的发光芯片Cbl的φ胃端子,并将写入信号φ冒I发送至包括发光芯片Cal和Cbl的发光芯片级#1。写入信号线206连接至发光芯片组#a的发光芯片Ca2的φ冒端子,以及连接至属于发光芯片组#b的发光芯片Cb2的fW端子,并将写入信号fW2发送至包括发光芯片Ca2和Cb2的发光芯片级#2。以相同的方式,写入信号线224连接至发光芯片组#3的发光芯片Ca20的f臀端子,以及连接至属于发光芯片组#b的发光芯片Cb20的tpW端子,并将写入信号(pW20发送至包括发光芯片Ca20和Cb20的发光芯片级#20。
[0619]如上所述,基准电位Vsub和电源电位Vga被共同发送至电路板62上的所有发光芯片C。
[0620]传递信号fla、f2a、点亮信号cpla、和使能信号cpEa被共同发送至发光芯片组
#a。同样,传递信号cpib、(p2b、点亮信号(plb、和使能信号CpEb被共同发送至发光芯片组#b。
[0621]另一方面,写入信号(f)Wl至φ\¥20每一个均被共同发送至发光芯片级#1至#20
中相应的一个发光芯片级中的发光芯片C,其中每个发光芯片级均包括属于发光芯片组#&的一个发光芯片C和属于发光芯片组#b的一个发光芯片C。
[0622]图22是示出根据第八示例性实施例的被布置为矩阵形式中的各元素的发光装置65的各发光芯片C的不意图。
[0623]图22示出了布置为2X 10矩阵形式中的各元素的发光芯片C(发光芯片Cal至Ca20以及发光芯片Cbl至Cb20),并且仅示出了连接在上述信号产生电路110和发光芯片C(发光芯片Cal至Ca20以及Cbl至Cb20)之间的信号(传递信号Cpl a、(p2a、(plb、f2b,
点亮信号fla、tplb,使能信号cpEa、cpEb,以及写入信号tpWl至cpW20)线。
[0624]如上所述,传递信号φ I a、tp2a、点亮信号(pla、和使能信号fEa被共同发送至发光芯片组to。易于理解的是,传递信号q>lb、cp2b、点亮信号fft、和使能信号fEb被共同发送至发光芯片组#b。
[0625]另一方面,易于理解的是,写入信号fWl至(pW2()中的每一个均被共同发送至发光芯片级#1至#20中相应的一个发光芯片级中的发光芯片C,其中每个发光芯片级均包括属于发光芯片组#a的一个发光芯片C和属于发光芯片组#b的一个发光芯片C。
[0626]此处,描述配线数量。
[0627]考虑未采用第八示例性实施例以及未将发光装置65的发光芯片C分成发光芯片组或发光芯片级的情况。在此情况中,假设发光芯片C的数量为四十,则需要四十条点亮信号线204(对应于图22中的点亮信号线204a和204b),这是因为点亮信号φ?被发送至每个发光芯片C。此外,还需要第一传递信号线201 (对应于图21Β中的第一传递信号线201a和201b),第二传递信号线202 (对应于图21B中的第二传递信号线202a和202b),以及电源线200a和200b。因此,为发光装置65提供的配线数量为四十四条。
[0628]此外,需要点亮信号线204具有小的电阻,这是因为电流通过点亮信号线204到达发光晶闸管L用于进行点亮。从而,对于点亮信号线204,需要粗的配线。因此,在未采用第八示例性实施例的情况中,应该在发光装置65的电路板62上设置大量的粗的配线,从而增大了电路板62的面积。
[0629]根据第八示例性实施例,由于发光芯片组的数量如图21和图22所示被设置为两个,因此用于点亮信号线204a和204b的配线数量为两条。此外,还需要第一传递信号线201a和201b、第二传递信号线202a和202b、电源线200a和200b、使能信号线203a和203b、以及写入信号线205至224。因此,第八示例性实施例中为发光装置65提供的配线数量为三十条。
[0630]根据第八示例性实施例,配线数量约为未采用第八示例性实施例情况中的2/3。
[0631]在第八示例性实施例中,允许电流流过的粗的配线的数量减少为两条点亮信号线204a和204b。如下所述,写入晶闸管M被设计为设置成ON状态以改变发光晶闸管L的阈值电压,从而大电流不流经写入信号线205至224。因此,对于写入信号线205至224,不需要粗的配线。为此,第八示例性实施例无需在电路板62上具有许多粗的配线,从而减小了电路板62的面积。
[0632]图23是用于说明根据第八示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片C的电路构造的等效电路示意图。在图23中,除了各输入端子(Vga端子、φ?端子、φ2端子、φΕ端子、cpW端子和φ?端子)以外的下述每个元件都基于稍后描述的图24Α和图24Β所述的每个发光芯片C上的布局进行布置。
[0633]此处,利用发光芯片Cal作为实例对发光芯片C进行描述。现在,在图23中,将发光芯片C表示为发光芯片Cal (C)。其他发光芯片C2至C20、Cbl至Cb20的构造与发光芯片Cal相同。
[0634]尽管与图21A所示不同,但是为了便于描述在图23左侧示出了各输入端子(Vga端子、φ?端子、φ2端子、φΕ端子、(pW端子和φ?端子)。
[0635]如上所述,发光芯片Cal (C)包括发光晶闸管阵列(发光元件阵列102(见图2IA)),其包括在衬底80上布置的发光晶闸管L1、L2、L3、...(其为发光兀件的一个实例)(见稍后描述的图24Α和图24Β)。
[0636]此外,发光芯片Cal(C)包括传递晶闸管阵列和写入晶闸管阵列,其中,传递晶闸管阵列包括以与发光晶闸管阵列相同的方式布置成一行的传递晶闸管Τ1、Τ2、Τ3、...,以及其中写入晶闸管阵列包括以相同方式布置成一行的写入晶闸管M1、M2、M3、...。
[0637]此处,当不单独进行区分时,将发光晶闸管L1、L2、L3、...称为发光晶闸管L。当不单独进行区分时,将传递晶闸管Tl、T2、T3、...称为传递晶闸管T,以及当不单独进行区分时,将与入晶闸管Ml、M2、M3、...称为与入晶闸管M。
[0638]上述的写入晶闸管M是类似于上述发光晶闸管L和传递晶闸管T而具有阳极、阴极和栅极这三个端子的半导体器件。
[0639]此处,写入晶闸管M的阳极端子、阴极端子和栅极端子可以分别称为第三阳极端子、第三阴极端子和第三栅极端子。
[0640]作为第一电气部件的实例,发光芯片Cal(C)包括位于从Tl、T2、T3、...中顺序取出的两个相邻传递晶闸管组成的各对之间的耦合二极管Dxl、Dx2、Dx3、...。在传递晶闸管Tl、T2、T3、...和写入晶闸管Ml、M2、M3,...之间分别设置连接二极管Dyl、Dy2、Dy3、...(其为第四电气部件的实例)。此外,在写入晶闸管Ml、M2、M3、...和发光晶闸管L1、L2、L3、...之间分别设置连接二极管Dzl、Dz2、Dz3、...(其为第五电气部件的实例)。
[0641]发光芯片Cal (C)还包括电源线电阻Rgxl、Rgx2、Rgx3、...,电源线电阻Rgyl、Rgy2、Rgy3、...,和电源线电阻 Rgzl、Rgz2、Rgz3>...。
[0642]类似于发光晶闸管L,当不单独进行区分时,将耦合二极管Dxl、Dx2、Dx3、...,连接二极管 Dyl、Dy2、Dy3、...,连接二极管 DzU Dz2、Dz3、...,电源线电阻 Rgxl、Rgx2、Rgx3、...,电源线电阻 Rgyl> Rgy2> Rgy3、...,和电源线电阻 Rgzl、Rgz2、Rgz3>...分别称作耦合二极管Dx、连接二极管Dy、连接二极管Dz、电源线电阻Rgx、电源线电阻Rgy、和电源线电阻Rgz。
[0643]发光晶闸管阵列中的发光晶闸管L的数量可以是预定数量。在第八示例性实施例中,如果发光晶闸管L的数量为128,则传递晶闸管T的数量也为128。类似地,连接二极管Dy、连接二极管Dz、电源线电阻Rgx、电源线电阻RgyjP电源线电阻Rgz每一个的数量也为128。然而,耦合二极管Dx的数量比传递晶闸管T的数量少一个,即为127个。
[0644]应该注意,传递晶闸管T和写入晶闸管M每一个的数量都可以大于发光晶闸管L的数量。
[0645]发光芯片Cal (C)包括一个启动二极管DxO。发光芯片Cal (C)还包括限流电阻Rl和R2,其用于防止过电流流经如下所述的用于发送第一传递信号cpi的第一传递信号线72、和用于发送第二传递信号φ2的第二传递信号线73。发光芯片Cal (C)还包括写入电阻
RW(其为第六电气部件的实例)、和使能电阻RE (其为第七电气部件的实例)。
[0646]应该注意,发光晶闸管阵列中的发光晶闸管L1、L2、L3、...,传递晶闸管阵列中的传递晶闸管Tl、Τ2、Τ3、...,和写入晶闸管阵列中的写入晶闸管Ml、M2、M3、...在图23中从左侧开始按照标号的升序排列。此外,耦合二极管Dxl、Dx2、Dx3、...,连接二极管Dyl、Dy2、Dy3、...,连接二极管 Dzl、Dz2、Dz3、...,电源线电阻 Rgxl、Rgx2、Rgx3、...,电源线电阻Rgyl> Rgy2、Rgy3、...,和电源线电阻Rgzl、Rgz2> Rgz3、...也在图23中从左侧开始按照标号的升序排列。
[0647]发光晶闸管阵列、传递晶闸管阵列、和写入晶闸管阵列在图23中从上到下以传递晶闸管阵列、写入晶闸管阵列、和发光晶闸管阵列的顺序排列。
[0648]接下来,描述发光芯片Cal (C)中各元件的电气连接。
[0649]每个传递晶闸管T的阳极端子、每个写入晶闸管M的阳极端子、和每个发光晶闸管L的阳极端子连接至发光芯片Cal (C)的衬底80 (阳极共用)。
[0650]这些阳极端子然后经由作为设置在衬底80背面上的背面电极85 (见稍后描述的图24B)的Vsub端子连接至电源线200a (见图21B)。基准电位Vsub被提供给电源线200a。
[0651]奇数编号的传递晶闸管T1、T3、T5、...的阴极端子沿传递晶闸管T的排列连接至第一传递信号线72。第一传递信号线72然后经由限流电阻Rl连接至作为第一传递信号φ?的输入端子的f I端子。第一传递信号线201a(见图21B)连接至φ?端子以发送第一传递信号flae
[0652]另一方面,偶数编号的传递晶闸管T2、T4、T6、...的阴极端子沿传递晶闸管T的排列连接至第二传递信号线73。第二传递信号线73然后经由限流电阻R2连接至作为第二传递信号φ2的输入端子的φ2端子。第二传递信号线202a(见图21B)连接至φ2端子以发送第二传递信号ip2a?
[0653]对于发光芯片Clb的情况,第一传递信号线201b (见图21B)连接至fl端子以发送第一传递信号类似地,第二传递信号线202b (见图21B)连接至φ2端子以发送第二传递信号cp2b。从而,在下面的描述中,将第一传递信号表示为cpla(φ?),将第二传递信号表示为(p2a (φ2)0
[0654]写入晶闸管M的阴极端子连接至写入信号线74。写入信号线74然后经由写入电阻RW连接至作为写入信号(pWl ((pW)的输入端子的cpW端子(其为写入信号端子的实例)。写入信号线205(见图21B)连接至φ冒端子以发送写入信号f冒I (f曹)》
[0655]此外,写入信号线74在写入晶闸管Ml和写入电阻RW之间连接至使能信号线76。使能信号线76经由使能电阻RE连接至作为使能信号cpEa (φΕ)的输入端子的φΕ端子(其为使能信号端子的实例)。使能信号线203a(见图21B)连接至cpEa端子以发送使能信号φ I.: a (φ?:).
[0656]cpW端子(其为写入信号端子的实例)和φΕ端子(其为使能信号端子的实例)也是控制端子的实例。
[0657]发光晶闸管L的阴极端子连接至点亮信号线75。点亮信号线75然后连接至作为点亮信号fla (φ?)的输入端子的φ?端子。点亮信号线204a(见图21B)连接至φ?端子以发送点亮信号φ?3《φΙ)。
[0658]尽管图23中未示出,但是如图21Β所示在点亮信号产生部件140 (140a和140b)和fl端子之间设置了限流电阻RI。
[0659]传递晶闸管T的栅极端子Gtl、Gt2、Gt3、...分别经由连接二极管Dyl、Dy2、Dy3、...逐一连接至相同编号的写入晶闸管M1、M2、M3、...的栅极端子Gml、Gm2、Gm3、...。即,连接二极管071、072、073、...的阳极端子连接至传递晶闸管Tl、T2、T3、...的栅极端子Gtl、Gt2、Gt3、...。连接二极管Dyl、Dy2、Dy3、...的阴极端子连接至写入晶闸管Ml、M2、M3、...的栅极端子 Gml、Gm2、Gm3、...。
[0660]另一方面,写入晶闸管M1、M2、M3、...的栅极端子Gml、Gm2、Gm3、...分别经由连接二极管021、022、023、...逐一连接至相同编号的发光晶闸管1^1、1^上3、...的栅极端子Gil、G12、G13、...。即,连接二极管Dzl、Dz2、Dz3、...的阳极端子连接至写入晶闸管Ml、M2、M3、...的栅极端子Gml、Gm2、Gm3、...。连接二极管Dzl、Dz2、Dz3、...的阴极端子连接至发光晶闸管L1、L2、L3、...的栅极端子611、612、613、...。
[0661]此处,当不单独进行区分时,将栅极端子Gtl、Gt2、Gt3、...,栅极端子Gml、Gm2、Gm3、...,和栅极端子GlU G12、G13、...分别称为栅极端子Gt、栅极端子Gm、和栅极端子Gl0
[0662]连接二极管Dy以使得电流从传递晶闸管T的栅极端子Gt流向写入晶闸管M的栅极端子Gm的方向布置。类似地,连接二极管Dz以使得电流从写入晶闸管M的栅极端子Gm流向发光晶闸管L的栅极端子Gl的方向布置。
[0663]耦合二极管Dxl、Dx2、Dx3、...连接在顺序从传递晶闸管T1、T2、T3、...的栅极端子Gtl、Gt2、Gt3、...中取的两个相邻栅极端子组成的各对之间。S卩,耦合二极管Dxl、Dx2、Dx3、...串联连接为分别插入在相邻的栅极端子Gtl和Gt2之间、Gt2和Gt3之间、Gt3和Gt4、...之间。耦合二极管Dxl以使得电流从栅极端子Gtl流向栅极端子Gt2的方向布置。其他的耦合二极管012、013、0乂4、...也以相同的方式布置。
[0664]传递晶闸管T的栅极端子Gt经由为每个传递晶闸管T提供的电源线电阻Rgx连接至电源线71。电源线71然后连接至Vga端子。Vga端子连接至电源线200b (见图21B)以提供电源电位Vga。
[0665]写入晶闸管M的栅极端子Gm经由为每个写入晶闸管M提供的电源线电阻Rgy连接至电源线71。
[0666]发光晶闸管L的栅极端子Gl经由为每个发光晶闸管L提供的电源线电阻Rgz连接至电源线71。
[0667]传递晶闸管阵列一侧的传递晶闸管Tl的栅极端子Gtl连接至启动二极管DxO的阴极端子。另一方面,启动二极管DxO的阳极端子连接至第二传递信号线73。
[0668]图24A和图24B是根据第八示例性实施例的发光芯片Cal (C)的平面布置图和截面图。图24A是发光芯片C的布局平面视图,并示出了集中于发光晶闸管LI至L4、写入晶闸管Ml至M4、和传递晶闸管Tl至T4的部分。图24B是沿图24A中的线XXIVB-XXIVB取的截面图。从而,图24B按照从下到上的顺序示出了发光晶闸管L1、连接二极管Dzl、电源线电阻Rgzl、电源线电阻Rgxl、连接二极管Dyl、传递晶闸管Tl、耦合二极管Dxl。在图24A和图24B中,以其名称表示主要元件和端子。
[0669]在图24A中,除了电源线71以外,以实线示出了连接在各元件之间的配线。在图24B中,省略了连接在各元件间的配线。
[0670]如图24B所示,发光芯片Cal(C)包括彼此独立的多个岛(第一岛141至第九岛149),这些岛在诸如GaAs或GaAlAs的半导体中通过按照从下层到上层的顺序顺序地堆叠P型衬底80、ρ型第一半导体层81、η型第二半导体层82、ρ型第三半导体层83、和η型第四半导体层84,以及连续蚀刻周围的ρ型第一半导体层81、n型第二半导体层82、p型第三半导体层83、和η型第四半导体层84而形成。
[0671]如图24Α所示,发光晶闸管LI包括在第一岛141中。写入晶闸管Ml和连接二极管Dzl包括在第二岛142中。
[0672]第三岛143包括在图24Α中从一侧延伸到另一侧的主干和从图24Α所示的主干产生的多个分支。主干设有电源线71,而这些分支设有电源线电阻Rgx、Rgy、和Rgz。
[0673]第四岛144包括传递晶闸管Tl、耦合二极管Dxl、和连接二极管Dyl。第五岛145包括启动二极管DxO。第六岛146限流电阻R1,第七岛147包括限流电阻R2、第八岛148包括使能电阻RE、以及第九岛149包括写入电阻鼎。
[0674]在发光芯片Cal (C)中,并行形成类似于第一岛141、第二岛142和第四岛144的多个岛。这些岛以类似于第一岛141、第二岛142和第四岛144的方式包括发光晶闸管L2、L3、L4、...,写入晶闸管M2、M3、M4、...,传递晶闸管T2、T3、T4、...。省略了对这些内容的描述。
[0675]此外,衬底80的背面包括作为Vsub端子的背面电极85。
[0676]下面参照图24A和图24B进一步详细描述第一岛141至第九岛149。
[0677]第一岛141所包括的发光晶闸管LI具有作为衬底80的阳极端子、作为形成在η型第四半导体层84的区111上的η型欧姆电极121的阴极端子、和作为形成在通过蚀刻并移除η型第四半导体层84后露出的ρ型第三半导体层83上的ρ型欧姆电极131的栅极端子G11。光从η型第四半导体层84的区111上除了形成η型欧姆电极121的部分以外的表面发出。
[0678]第二岛142所包含的写入晶闸管Ml具有作为衬底80的阳极端子、形成在η型第四半导体层84上的η型欧姆电极(无参考标号)的阴极端子、和作为形成在通过蚀刻并移除η型第四半导体层84后露出的ρ型第三半导体层83上的ρ型欧姆电极(无参考标号)的栅极端子Gml。
[0679]类似地,第二岛142所包括的连接二极管Dzl形成为具有作为设置在η型第四半导体层84的区112上的η型欧姆电极122的阴极端子、和作为ρ型第三半导体层83的阳极端子。作为阳极端子的P型第三半导体层83连接至写入晶闸管Ml的栅极端子Gml。
[0680]第三岛143所包括的电源线电阻Rgx、Rgy、Rgz形成在形成于ρ型第三半导体层83上的两个ρ型欧姆电极之间。电源线电阻Rgx、Rgy、Rgz使用两个ρ型欧姆电极之间的ρ型第三半导体层83作为电阻。例如,电源线电阻Rgzl形成在设置在P型第三半导体层83上的P型欧姆电极132和133之间。电源线电阻Rgyl形成在设置在ρ型第三半导体层83上的P型欧姆电极133和134之间。
[0681]第四岛144所包括的传递晶闸管Tl具有作为衬底80的阳极端子、作为形成在η型第四半导体层84的区114上的η型欧姆电极124的阴极端子、和作为形成在通过蚀刻并移除η型第四半导体层84后露出的ρ型第三半导体层83上的ρ型欧姆电极(无参考标号)的栅极端子Gtl。
[0682]类似地,第四岛144所包括的连接二极管Dyl形成为具有作为设置在η型第四半导体层84的区113上的η型欧姆电极123的阴极端子,和作为ρ型第三半导体层83的阳极端子。作为阳极端子的P型第三半导体层83连接至传递晶闸管Tl的栅极端子Gtl。
[0683]类似地,第四岛144所包括的耦合二极管Dxl也形成为具有作为设置在η型第四半导体层84的区115上的η型欧姆电极125的阴极端子,和作为ρ型第三半导体层83的阳极端子。作为阳极端子的P型第三半导体层83连接至传递晶闸管Tl的栅极端子Gtl。
[0684]第五岛145所包括的启动二极管DxO具有作为形成在η型第四半导体层84上的η型欧姆电极(无参考标号)的阴极端子、和作为形成在移除η型第四半导体层84后露出的P型第三半导体层83上的ρ型欧姆电极(无参考标号)的阳极端子。
[0685]以与电源线电阻Rgxl、Rgyl、Rgzl类似的方式,第六岛146所包括的限流电阻R1、第七岛147所包括的限流电阻R2、第八岛148所包括的使能电阻RE、以及第九岛149所包括的写入电阻RW使用ρ型第三半导体层83的电阻,其位于形成在ρ型第三半导体层83上的一对P型欧姆电极(无参考标号)之间。
[0686]下面描述图24Α中各元件间的连接关系。
[0687]作为第一岛141的发光晶闸管LI的栅极端子Gll的P型欧姆电极131连接至作为第二岛142的连接二极管Dzl的阴极端子的η型欧姆电极122。作为发光晶闸管LI的阴极端子的η型欧姆电极121连接至点亮信号线75。点亮信号线75连接至φ?端子。尽管省略了其描述,但是发光晶闸管L2、L3、L4、...以相同的方式布置。
[0688]作为第二岛142的写入晶闸管Ml的阴极端子的η型欧姆电极(无参考标号)连接至写入信号线74。
[0689]然后写入信号线74经由第九岛149所包括的写入电阻RW连接至(pW端子。写入信号线74在写入电阻RW和写入晶闸管Ml之间连接至使能信号线76。使能信号线76经由第八岛148所包括的使能电阻RE连接至φΕ端子。
[0690]作为第二岛142的连接二极管Dzl的阴极端子的η型欧姆电极122连接至第三岛143所包括的电源线电阻Rgzl的ρ型欧姆电极132。
[0691]作为第二岛142的写入晶闸管Ml的栅极端子Gml的P型欧姆电极(无参考标号)连接至第三岛143所包括的电源线电阻Rgyl的ρ型欧姆电极134。
[0692]第三岛143所包括的电源线电阻Rgyl的P型欧姆电极134连接至作为第四岛144所包括的连接二极管Dyl的阴极端子的η型欧姆电极123。
[0693]第三岛143所包括的电源线电阻Rgxl的P型欧姆电子(无参考标号)连接至作为第四岛144所包括的传递晶闸管Tl的栅极端子Gtl的ρ型欧姆电极(无参考标号)。
[0694]作为第四岛144所包括的传递晶闸管Tl的阴极端子的η型欧姆电极124连接至第一传递信号线72。第一传递信号线72经由第六岛146所包括的限流电阻Rl连接至φ?端子。
[0695]作为第四岛144所包括的耦合二极管Dxl的阴极端子的η型欧姆电极125连接至作为邻近η型欧姆电极125设置的传递晶闸管Τ2的栅极端子Gt2的ρ型欧姆电极(无参考标号)。
[0696]另一方面,作为第四岛144所包括的传递晶闸管Tl的栅极端子Gtl的ρ型欧姆电极(无参考标号)连接至作为第五岛145所包括的启动二极管DxO的阴极端子的形成在η型第四半导体层84上的η型欧姆电极(无参考标号)。
[0697]作为第五岛145所包括的启动二极管DxO的阳极端子的形成在P型第三半导体层83上的ρ型欧姆电极(无参考标号)连接至作为偶数编号的传递晶闸管T的阴极端子的形成在η型第四半导体层84上的η型欧姆电极(无参考标号),并且还经由第七岛147所包括的限流电阻R2连接至φ2端子。
[0698]尽管此处省略了描述,但是其他的发光晶闸管L、传递晶闸管Τ、写入晶闸管Μ、耦合二极管Dx、连接二极管Dy、Dz也以相同的方式布置。
[0699]以此方式,形成了图23所示的发光芯片Cal (C)的电路构造。
[0700]接下来,描述发光装置65的操作。
[0701]发光装置65包括属于发光芯片组#a的发光芯片Cal至Ca20和属于发光芯片组#b的发光芯片Cbl至Cb20 (见图20至图22)。
[0702]如图21B所示,基准电位Vsub和电源电位Vga被共同提供给电路板62上的所有发光芯片C(发光芯片Cal至Ca20和发光芯片Cbl至Cb20)。
[0703]如上所述,第一传递信号cpla、第二传递信号(p2a、点亮信号fla,和使能信号
(pFa被共同发送至发光芯片组#a的发光芯片Cal至Ca20。从而,发光芯片组#a的发光芯片Cal至Ca20被并行驱动。
[0704]类似地,如上所述,第一传递信号cplb、第二传递信号cp2b、点亮信号φΠκ和使能信号fEb被共同发送至发光芯片组#b的发光芯片Cbl至Cb20。从而,发光芯片组#b的发光芯片Cbl至Cb20被并行驱动。
[0705]另一方面,写入信号cpWlS<pW20 (φ\¥>每一个都被共同发送至发光芯片级#1
至#20中相应的一个发光芯片级中的各发光芯片C,其中,每一个发光芯片级都包括属于发光芯片组#a的一个发光芯片C,和属于发光芯片组#b的一个发光芯片C。例如,写入信号φ胃I被共同发送至包括属于发光芯片组#a的发光芯片Cal和属于发光芯片组#b的发光芯片Cbl的发光芯片级#1。此外,二十个写入信号cpWl至fW20在同一时刻被并行发送。从而,发光芯片级#1至#20被并行驱动。
[0706]如下所述,各写入信号cpWl至tpW20的发送时刻可以彼此错开。
[0707]由于发光芯片组#a的发光芯片Ca2至Ca20与发光芯片Calins并行驱动,而且发光芯片组#b的发光芯片Cb2至Cb20与发光芯片Cbl并行驱动,因此描述属于发光芯片级#1的发光芯片Cal和Cbl的操作就够了。类似地,由于发光芯片级#2至#20与发光芯片级#1并行驱动,因此描述发光芯片Cal和Cbl所属的发光芯片级#1就足够了。
[0708]图25是用于说明根据第八示例性实施例的发光芯片C的操作的时序图。
[0709]图25示出了除发光芯片级#1 (发光芯片Cal和Cbl)以外还说明发光芯片级#2(发光芯片Ca2和Cb2)和发光芯片级#3(发光芯片Ca3和Cb3)的时序图。图25示出了控制是否点亮每个发光芯片C中的发光晶闸管LI至L4的操作的时序图。下面,将对是否点亮发光晶闸管L的控制称作点亮控制。
[0710]对于发光芯片级#1 (发光芯片Cal和Cbl),所有的发光晶闸管LI至L4都受控被点亮。对于发光芯片级#2 (发光芯片Ca2和Cb2),发光芯片Ca2的发光晶闸管L2、L3、L4,以及发光芯片Cb2的发光晶闸管L1、L3、L4受控被点亮。发光芯片Ca2的发光晶闸管LI和发光芯片Cb2的发光晶闸管L2受控保持不点亮。对于发光芯片级#3 (发光芯片Ca3和Cb3),所有的发光晶闸管LI至L4都受控被点亮,并且写入信号<pW3的发送时刻与写入信号(pWl的错开。
[0711]下文中,如上所述,主要描述发光芯片Cal和Cbl的操作。
[0712]在图25中,按照字母顺序经历了从时间点a到时间点y的时间。在从时间点c到时间点P的时间间隔Ta⑴期间,对发光芯片组#a的发光芯片Cal的发光晶闸管LI进行点亮控制。在从时间点P到时间点u的时间间隔Ta(2)期间,对发光芯片组#a的发光芯片Cal的发光晶闸管L2进行点亮控制。在从时间点u到时间点w的时间间隔Ta(3)期间,对发光芯片组#a的发光芯片Cal的发光晶闸管L3进行点亮控制。在从时间点w到时间点y的时间间隔Ta(4)期间,对发光芯片组#&的发光芯片Cal的发光晶闸管L4进行点亮控制。以类似的方式,随后对发光晶闸管Ln(n ^ 5)进行点亮控制。
[0713]另一方面,在从时间点a到时间点r的时间间隔Tb(I)期间,对发光芯片组#b的发光芯片Cbl的发光晶闸管LI进行点亮控制。在从时间点r到时间点V的时间间隔Tb(2)期间,对发光芯片组#b的发光芯片Cbl的发光晶闸管L2进行点亮控制。在从时间点V到时间点X的时间间隔Ta(3)期间,对发光芯片组#b的发光芯片Cbl的发光晶闸管L3进行点亮控制。以类似的方式,随后对发光晶闸管Ln(n ^ 4)进行点亮控制。
[0714]在第八示例性实施例中,时间间隔Ta⑴、Ta⑵、Ta⑶、...具有相同的长度,并且当单独不进行区分时,将它们称为时间间隔Τ。
[0715]其中对发光芯片组#a的发光芯片Cal至Ca20进行控制的时间间隔Ta(I) ,Ta (2)、Ta(3)、...与其中对发光芯片组#b的发光芯片Cbl至Cb20进行控制的时间间隔Tb(I)、Tb (2)'Tb (3)、...相互之间具有半个时间间隔T(180度相位)的移位。即,时间间隔Tb(I)在时间间隔Ta(I)开始后的半个时间间隔T时开始。
[0716]从而,下面描述对发光芯片组#a的发光芯片Cal进行控制的时间间隔Ta(I)、Ta (2)、Ta (3)、...中的信号的操作。
[0717]时间间隔T的长度可变,只要保持下述各信号间的相互关系即可。
[0718]除了根据接收到的图像数据而改变的写入信号cpW (q)Wi至cpW20)以外,时间间隔Ta(I)、Ta(2)、Ta(3)、...中的所有信号波形都是周期性的。
[0719]从而,下面描述从时间点c到时间点P的时间间隔Ta⑴中的信号的操作。从时间点a到时间点c的时间间隔用于使发光芯片Cal (C)开始其操作。在下面的操作描述中描述该时间间隔中的各信号。
[0720]下面描述第一传递信号(pla、第二传递信号tp2a、使能信号CpEa和点亮信号(pla在时间间隔Ta(I)中的信号波形。
[0721 ] 第一传递信号φ】a在时间点C具有低电平电位(下文称作"L"),在时间点η从"L〃变换为高电平电位(下文称作"H"),并在时间点ρ保持在"H"。
[0722]第二传递信号f2a在时间点C为"H",在时间点m从"H"变换为"L",并在时间点P保持在"L"。
[0723]现在,将第一传递信号fla与第二传递信号cp2a进行比较,可以看出,第一传递信号cpla在时间间隔Ta(I)中的波形就是第二传递信号f2a在时间间隔Ta(2)中的波形。第二传递信号cp2a在时间间隔Ta(I)中的波形就是第一传递信号fla在时间间隔Ta (2)中的波形。
[0724]BP,第一传递信号Cpla和第二传递信号(p2a是以两倍时间间隔T的周期(2T)进行重复的信号波形。第一传递信号cpla和第二传递信号q>2a在每个时间间隔(诸如在这两个信号皆为〃L〃时的从时间点m到时间点η的时间间隔)之前及之后交替重复"H"和〃L〃。除了从时间点a到时间点b的时间间隔以外,第一传递信号cpla和第二传递信号(p2a不共用二者皆为"H"的时间间隔。
[0725]利用第一传递信号fla和第二传递信号f2a构成的一对传递信号,图23中所示的传递晶闸管T如下所述顺序导通,并设置作为点亮或不点亮(点亮控制)的控制对象的发光晶闸管L。
[0726]使能信号(PEa在时间点C为"H",在时间点d从"H"变换为"L",并在时间点h从"L"变换为"H"。使能信号fEa在时间点ρ保持在"H"。
[0727]使能信号fEa将作为点亮或不点亮(点亮控制)的控制对象的发光晶闸管L设置为能够点亮的状态。
[0728]点亮信号CpIa在时间点C从"H"变换为"L",并在时间点ο从"L"变换为"H"。点亮信号cpla在时间点ρ从"H"变换为〃L〃。
[0729]点亮信号Wa是如下所述用于向发光晶闸管L提供进行点亮(发光)电流的信号。
[0730]写入信号φ胃I在时间点c为"H",在时间点e从"H"变换为"L",并在时间点f从〃L〃变换为"H"。该写入信号φ WI还在时间点k从"H"变换为〃L〃,并在时间点I从〃L〃变换为"H"。即,写入信号在Ta⑴中具有两个其中写入信号fWl为〃L"的时间间隔。
[0731]当观察写入信号φΨΙ和使能信号fEa之间的关系时,写入信号(pWl在从时间点e到时间点f的时间间隔中为"L",该时间间隔包括在使能信号CpEa为"L"的从时间点d到时间点h的时间间隔中。
[0732]另一方面,当观察写入信号cpW〗和其相位相对于使能信号fEa的相位移位180
度的使能信号fEb之间的关系时,写入信号(pW I在从时间点k到时间点I的时间间隔中为
"L",该时间间隔包括在使能信号在时间间隔Tb⑴中为"L"的从时间点j到时间点ο的时间间隔中。
[0733]S卩,写入信号φ冒I在时间间隔Ta(I)中第一次为"L"的第一时间间隔(从时间点e到时间点f)用于发送使发光芯片Cal的发光晶闸管LI将其状态改变为点亮状态的信号,以及写入信号CpWl后来变为〃L〃的时间间隔(从时间点k到时间点I)用于发送使发光芯片Cbl的发光晶闸管LI将其状态改变为点亮状态的信号。
[0734]从而,使能信号CpEa为〃L〃的时间间隔(从时间点d到时间点h)被设置为不与写入信号φ\ν?为"L〃以将发光芯片Cbl的发光晶闸管LI的状态变换为点亮状态的时间间隔(从时间点k到时间点I)重叠。类似地,使能信号CpEb为"L"的时间间隔(从时间点j到时间点ο)被设置为不与写入信号<pWl为〃L〃以将发光芯片Cal的发光晶闸管LI的状态变换为点亮状态的时间间隔(从时间点e到时间点f)重叠。
[0735]如上所述,当使能信号φΕ和写入信号(pW两者皆为〃L〃时,发光晶闸管L将其状态改变为点亮状态。假设"O"代表使能信号φΕ和写入信号φ胃的"H",〃1"代表使能信号φΕ和写入信号cpW的"L",则当使能信号φΕ和写入信号(pW的逻辑乘积(AND)为〃1"时,发光晶闸管L将其状态改变为点亮状态。从而,在图25中将使能信号φΕ和写入信号(pW的波形创建为使能信号CpEW "H"变换为"L"出现得早于写入信号fW的从"H"到"L"的变换;然而,写入信号-W从"H"变换为"L"可以出现得早于使能信号φΕ的从"H"到"L"的变换。
[0736]写入晶闸管M的基本操作类似于上述晶闸管(传递晶闸管Τ、发光晶闸管L)的基本操作。
[0737]3-输入AND电路AND4包括写入晶闸管Μ、连接二极管Dy、写入电路RW、和使能电阻RE。
[0738]此处,利用在图23中以点划线圈起来的写入晶闸管Ml、连接二极管Dyl、写入电阻RW、和使能电阻RE来描述3-输入AND电路AND4。
[0739]在3-输入AND电路AND4中,作为连接二极管Dyl的阴极端子的端子O连接至写入晶闸管Ml的栅极端子Gml,以及经由连接二极管Dzl连接至发光晶闸管LI的栅极端子Gll0作为连接二极管Dyl的阳极端子的端子X连接至传递晶闸管Tl的栅极端子Gtl。写入晶闸管Ml的阴极端子经由写入电阻RW连接至端子Y( (pW端子)。类似地,写入晶闸管Ml的阴极端子经由使能电阻RW连接至端子Z(φΕ端子)。
[0740]端子X、端子Y、和端子Z用作输入端子,以及端子O用作输出端子。当将端子X的电位(信号)设置成"H" (OV),并将端子Y和Z两者的电位(信号)设置成〃L〃 (-3.3V)时,端子O的电位(信号)被设置成"H" (OV)。从而,3-输入AND电路AND4用作具有3个输入端的AND电路。
[0741]现在,参照图21和图23根据图25所示的时序图来描述发光装置65的操作。
[0742](I)时间点 a
[0743]下面描述发光装置65在时间点a的状态(初始状态),在该时间点开始提供基准电位Vsub和电源电位Vga。
[0744]<发光装置65>
[0745]在图25所示的时序图中的时间点a,电源线200a的电位被设置成〃H〃 (OV)的基准电位Vsub,而电源线200b的电位被设置成〃L〃(-3.3V)的电源电位Vga (见图21B)。从而,发光芯片C(发光芯片Cal至Ca20和发光芯片Cbl至Cb20)的各Vsub端子和Vga端子分别被设置成"H"和〃L〃(见图23)。
[0746]信号产生电路110的传递信号产生部件120a将第一传递信号fla和第二传递信号f2a都设置成"H",而传递信号产生部件120b将第一传递信号fib和第二传递信号1.P2b都设置成"H"。于是,第一传递信号线201a、201b和第二传递信号线202a、202b被设置成〃H〃(见图21B)。相应地,发光芯片C (发光芯片Cal至Ca20和发光芯片Cbl至Cb20)的各φ?端子和φ2端子被设置成"H"。经由限流电阻Rl连接至φ?端子的第一传递信号线72的电位也被设置成"H",而经由限流电阻R2连接至f2端子的第二传递信号线73的电位也被设置成"H"(见图23)。
[0747]此外,信号产生电路110的使能信号产生部件130a将使能信号(pEa设置成"H",而使能信号产生部件130b将使能信号cplib设置成〃H〃。于是,使能信号线203a和203b被设置成"H"(见图21B)。相应地,发光芯片C的φΕ端子被设置成"H"(见图23)。
[0748]信号产生电路110的点亮信号产生部件140a也将点亮信号-a设置成"H",并且点亮信号产生部件140b将点亮信号CpIb设置成〃H〃。于是,点亮信号线204a和204b被设置成〃H"(见图21B)。相应地,发光芯片C的(?_端子被设置成"H"(见图23)。连接至φ?端子的点亮信号线75也被设置成"H"(见图23)。
[0749]信号产生电路110的写入信号产生部件150将写入信号(pWI至(pW20设置成
"H"。于是,写入信号线205至224被设置成〃H"(见图21B)。相应地,发光芯片C的(pW端子被设置成〃H"(见图23)。
[0750]发光芯片C的φ冒端子经由写入电阻RW连接至写入信号线74。发光芯片C的φΕ端子经由使能电阻RE连接至使能信号线76,并连接至写入信号线74。由于发光芯片C的<pW端子和φΕ端子都如上所述被设置成〃Η〃,因此写入信号线74也被设置成"H〃(见图23)。
[0751]现在,参照图23根据图25所示的时序图关注于属于发光芯片级#1的发光芯片Cal和Cbl来描述发光芯片C (发光芯片Cal至Ca20和发光芯片Cbl至Cb20)的操作。
[0752]尽管在图25和下面的描述中假设每个端子的电位都以阶梯式进行变化,但是每个端子的电位实际上是逐渐变化的。从而,即使在电位正在变化时,只要满足以下的条件,晶闸管也将其状态改变为导通状态或关断状态。
[0753]<发光芯片Cal>
[0754]由于传递晶闸管T、存储晶闸管M、和发光晶闸管L的阳极端子都连接至Vsub端子,因此这些端子都被设置成"H"。
[0755]另一方面,奇数编号的传递晶闸管Tl、T3、T5、...的各阴极端子连接至第一传递信号线72,从而被设置为"H"。偶数编号的晶闸管123436、...的阴极端子连接至第二传递信号线73,从而被设置成"H"。即,传递晶闸管T的阳极端子和阴极端子都被设置成"H",从而传递晶闸管T处于OFF状态。
[0756]类似地,写入晶闸管M的阴极端子如上所述连接至写入信号线74,从而设置成"H"。从而写入晶闸管M的阳极端子和阴极端子都被设置成"H",从而写入晶闸管M处于OFF状态。
[0757]此外,发光晶闸管L的阴极端子连接至点亮信号线75,从而被设置成"H"。因此,发光晶闸管L的阳极端子和阴极端子都被设置成"H",从而发光晶闸管L处于OFF状态。
[0758]传递晶闸管T的栅极端子Gt经由电源线电阻Rgx连接至电源线71。电源线71被设置为〃L〃(_3.3V)的电源电位Vga。从而,除了下述的栅极端子Gtl和Gt2以外的栅极端子Gt的电位为〃L〃。
[0759]写入晶闸管M的栅极端子Gm经由电源线电阻Rgy连接至电源线71。从而,除了下述的栅极端子Gml以外的栅极端子Gm的电位为"L"。
[0760]此外,发光晶闸管L的栅极端子Gl经由电源线电阻Rgz连接至电源线71。从而,栅极端子Gl的电位为"L"。
[0761]从上述描述可知,除了下述的传递晶闸管T1、T2和写入晶闸管Ml以外的传递晶闸管Τ、写入晶闸管Μ、和发光晶闸管L的阈值电压为-4.8V,该阈值电压为各栅极端子Gt、Gm、Gl的电位(-3.3V)减去pn结的扩散电位Vd(l.5V)。
[0762]如上所述,图23中的传递晶闸管阵列一端的栅极端子Gtl连接至启动二极管DxO的阴极端子。启动二极管DxO的阳极端子连接至第二传递信号线73。第二传递信号线73被设置成"H"。于是,阳极端子被设置成"H",而阴极端子被设置成"L",从而在启动二极管DxO中沿正向施加了电压(正向偏置)。相应地,启动二极管DxO的阴极端子(栅极端子Gtl)的电位被设置成值(-1.5V),该值由启动二极管DxO的阳极端子的"H" (OV)减去启动二极管DxO的扩散电位Vd(1.5V)得到。因此,传递晶闸管Tl的阈值电压被设置为-3V,该电压由栅极端子Gtl的电位(-1.5V)减去扩散电位Vd(1.5V)得到。
[0763]与传递晶闸管Tl相邻的传递晶闸管T2的栅极端子Gt2经由耦合二极管Dxl连接至栅极端子Gtl。传递晶闸管T2的栅极端子Gt2的电位被设置为-3V,该电位是有栅极端子Gtl的电位(-1.5V)减去耦合二极管Dxl的扩散电位Vd(l.5V)得到。因此,传递晶闸管T2的阈值电压被设置为-4.5V。
[0764]如上所述,传递晶闸管Tn (η彡3)的阈值电压为-4.8V。
[0765]另一方面,由于写入晶闸管Ml的栅极端子Gml经由连接二极管Dyl连接至栅极端子Gtl,因此写入晶闸管Ml的栅极端子Gml的电位被设置成_3V,该电位由栅极端子Gtl的电位(-1.5V)减去连接二极管Dyl的扩散电位Vd(l.5V)得到。因此,写入晶闸管Ml的阈值电压被设置成-4.5V。
[0766]写入晶闸管Mn (η彡2)的阈值电压如上所述为-4.8V。
[0767]此外,发光晶闸管L的阈值电压如上所述为-4.8V。
[0768]<发光芯片Cbl>
[0769]由于发光芯片Cbl的初始状态与发光芯片Cal相同,因此省略其描述。
[0770](2)时间点 b
[0771]在图25所示的时间点b,发送至发光芯片组#a的第一传递信号fla从〃H〃 (OV)变换为〃L〃 (-3.3V)。从而,发光装置65进入操作状态。
[0772]<发光芯片Cal>
[0773]阈值电压为-3V的传递晶闸管Tl导通。然而,奇数编号的传递晶闸管Tn(η彡3)的阈值电压为-4.8V,从而这些传递晶闸管T不会将其状态改变为ON状态。另一方面,阈值电压为-4.5V的传递晶闸管T2不会导通,这是因为第二传递信号cp2a为"H" (OV)。
[0774]当传递晶闸管Tl导通时,栅极端子Gtl的电位变为阳极端子的"H" (OV)。传递晶闸管Tl的阴极端子(图23中的第一传递信号线72)的电位变为-1.5V,该电位由传递晶闸管Tl的阳极端子的"H" (OV)减去pn结的扩散电位Vd(1.5V)得到。于是,阴极端子(栅极端子Gt2)电位为-3V的耦合二极管Dxl正向偏置,这是因为耦合二极管Dxl的阳极端子(栅极端子Gtl)变为"H"(0V)。从而,耦合二极管Dxl的阴极端子(栅极端子Gt2)的电位变为-1.5V,该电位由阳极端子(栅极端子Gtl)的"H"(0V)减去扩散电位Vd(1.5V)得到。相应地,传递晶闸管T2的阈值电压变为-3V。
[0775]经由耦合二极管Dx2连接至传递晶闸管T2的栅极端子Gt2的栅极端子Gt2的电位变为-3V。相应地,传递晶闸管T3的阈值电压变为-4.5V。由于传递晶闸管Tn (η > 4)的栅极端子Gt的电位为电源电位Vga的〃L〃,因此这些传递晶闸管的阈值电压保持在-4.8V。
[0776]另一方面,传递晶闸管Tl导通,从而连接二极管Dyl的阳极端子(栅极端子Gtl)的电位变为〃H" (OV)。于是,阴极端子(栅极端子Gml)的电位为-3V的连接二极管Dyl正向偏置。从而,连接二极管Dyl的阴极端子(栅极端子Gml)的电位变为-1.5V,该电位由阳极端子(栅极端子Gtl)的"H" (OV)减去pn结的扩散电位Vd(l.5V)得到。
[0777]写入晶闸管M2的栅极端子Gm2的电位变为-3V,从而写入晶闸管M2的阈值电压变为-4.5V。写入晶闸管Mn (η彡3)的阈值电压保持在-4.8V。
[0778]然而,由于写入信号线74为"H",因此没有写入晶闸管M将其状态改变为ON状态。
[0779]连接二极管Dyl的阴极端子(栅极端子Gml)是连接二极管Dzl的阳极端子(栅极端子Gml)。因此,连接二极管Dzl的阳极端子(栅极端子Gml)的电位变为-1.5V。于是,连接二极管Dzl正向偏置,这是因为阴极端子(栅极端子Gll)的电位之前就被设置为-3.3V。从而,连接二极管Dzl的阴极端子(栅极端子Gll)的电位变为-3V,该电位由阳极端子(栅极端子Gml)的电位(-1.5V)减去pn结的扩散电位Vd(1.5V)得到。相应地,发光晶闸管LI的阈值电压变为-4.5V。
[0780]另一方面,即使栅极端子Gm2的电位变为_3V,发光晶闸管L2的阈值电压也保持在-4.8V。类似地,发光晶闸管Ln (η彡3)的阈值电压保持在_4.8V。
[0781]由于点亮信号线75为"H",因此没有发光晶闸管L将其状态改变为ON状态。
[0782]S卩,在时间点b仅传递晶闸管Tl导通。传递晶闸管Tl恰在时间点b后(此处,是指当晶闸管在由于时间点b信号电位的改变而对晶闸管等进行的改变之后处于稳定状态的时间点)处于ON状态。其它的传递晶闸管T以及所有的存储晶闸管M和发光晶闸管L处于OFF状态。
[0783]下面,只描述处于ON状态的晶闸管(传递晶闸管T、存储晶闸管M、发光晶闸管L),而省略对处于OFF状态的晶闸管(传递晶闸管T、存储晶闸管M、发光晶闸管L)的描述。
[0784]<发光芯片Cbl>
[0785]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此保持发光芯片Cbl的初始状态。
[0786]如上所述,晶闸管(传递晶闸管T、存储晶闸管M、发光晶闸管L)的栅极端子(栅极端子Gt、Gm、Gl)经由二极管(耦合二极管Dx,连接二极管Dy、Dz)相互连接。从而,当某一栅极端子的电位改变时,经由一个正向偏置的二极管连接至该某一栅极端子的另一栅极端子发生变化。具有该某一栅极端子的晶闸管的阈值电压改变。当阈值电压变得高于"L"时,晶闸管导通。
[0787]下面给出更具体的描述。经由正向偏置的二极管连接至具有变化为"H" (OV)的电位的该某一栅极端子的另一栅极端子的电位变为-1.5V,从而具有所述另一栅极端子的晶闸管的阈值电压变为-3V。由于阈值电压高于(绝对值小于)"L"(-3.3V),因此该晶闸管导通。
[0788]另一方面,经由两个正向偏的二极管连接至具有变化为"H" (OV)电位的所述某一栅极端子的又一栅极端子的电位变为-3V,从而具有所述又一栅极端子的晶闸管的阈值电压变为-4.5V。由于阈值电压低于"L" (-3.3V),该晶闸管不会导通而是保持在OFF状态。
[0789]下面,说明将集中于阈值电压改变为能使其导通的晶闸管(传递晶闸管T、存储晶闸管M和发光晶闸管L)。省略了以其他方式进行改变的晶闸管的描述。
[0790](3)时间点 c
[0791]在时间点C,发送至发光芯片组#a的点亮信号fla从〃H〃 (OV)变换为〃L〃 (-3.3V)。
[0792]<发光芯片Cal>
[0793]即使点亮信号线75变为"L"(_3.3V),但是发光晶闸管LI的阈值电压为_4.3V,发光晶闸管Ln (η彡2)的阈值电压为-4.8V,从而没有发光晶闸管L导通。
[0794]因此,恰在时间点c之后,只有传递晶闸管Tl处于ON状态。
[0795]<发光芯片Cbl>
[0796]由于发送至发光芯片Cbl所属的发光芯片组#b的信号不改变,因此保持发光芯片Cbl的初始状态。
[0797](4)时间点 d
[0798]在时间点d,发送至发光芯片组#a的使能信号fEa从"H" (OV)变换为〃L" (-3.3V)。
[0799]<发光芯片Cal>
[0800]发光信号(pW I为〃H〃。因此,写入信号线74具有在经使能电阻RE和写入电阻RW
对φΕ端子和cpW端子之间的电位差进行分压后确定的电位。例如,如果RE = RW,则写入信号线74的电位被设置成-1.65V。下面,在假设RE = Rff的条件下给出描述。
[0801]由于写入晶闸管Ml的阈值电压在该时间点为-3V,因此写入晶闸管Ml不会导通。由于写入晶闸管M2的阈值电压为-4.5V,以及写入晶闸管Mn (η彡3)的阈值电压为-4.8V,因此这些写入晶闸管不会导通。
[0802]因此,恰在时间点d后,传递晶闸管Tl处于ON状态。
[0803]<发光芯片Cbl>
[0804]由于发送至发光芯片Cbl所属的发光芯片组#b的信号不改变,因此保持发光芯片Cbl的初始状态。
[0805](5)时间点 e
[0806]在时间点e,发送至发光芯片组#a的发光芯片Cal和发光芯片组#h的发光芯片Cbl所属的发光芯片级#1的写入信号fWl从〃H〃(0V)变换为〃L〃(-3.3V)。
[0807]<发光芯片Cal>
[0808]如上所述,发光芯片Cal的使能信号CpEa已经在时间点d变换为〃L〃。由于使能信号CpEa和写入信号cpW I都被设置成〃L〃,因此写入信号线74的电位从-1.65V变换为〃L" (-3.3V)。
[0809]于是,阈值电压为-3V的写入晶闸管Ml导通。另一方面,写入晶闸管M2的阈值电压为-4.5V,以及写入晶闸管Mn (η彡3)的阈值电压为-4.8V,因此这些写入晶闸管不会导通。
[0810]当写入晶闸管Ml导通时,栅极端子Gml被设置成〃H〃 (OV)。阴极端子(图23中的写入信号线74)的电位于是从-3.3V变换为-1.5V。
[0811]相应地,连接二极管Dzl的阳极端子(栅极端子Gml)变为"H" (OV)。于是,连接二极管Dzl正向偏置,这是因为阴极端子(栅极端子Gll)的电位之前就被设置成-4.5V。从而,连接二极管Dzl的阴极端子(栅极端子Gll)变为-1.5V,从而发光晶闸管LI的阈值电压变为-3V。
[0812]应该注意,发光晶闸管Ln(η彡2)的阈值电压保持在-4.8V。
[0813]点亮信号线75的电位已经在时间点c变换至〃L〃 (-3.3V)。于是,在写入信号fWl从"H" (OV)变换为〃L〃(-3.3V)的时刻,发光晶闸管LI导通,从而点亮(发光)。由于发光晶闸管Ln(η彡2)的阈值电压为_4.8V,因此这些发光晶闸管不会导通。
[0814]从而,恰在时间点e之后,传递晶闸管Tl、写入晶闸管Ml、和发光晶闸管LI处于ON状态。
[0815]〈发光芯片Cbl>
[0816]写入信号fWl从"H" (OV)变换为"L" (-3.3V)。然而,使能信号(pEb保持在初始状态〃H〃。从而,如果RE = RW,发光芯片Cbl的写入信号线74的电位就被设置成-1.65V。
[0817]在该时间点,写入晶闸管Ml的阈值电压为-4.5V,而写入晶闸管Mn (η彡2)的阈值电压为-4.8V。因此,没有写入晶闸管M会导通。
[0818](6)时间点 f
[0819]在时间点f,发送至发光芯片组#a的发光芯片Cal和发光芯片组#b的发光芯片Cbl所属的发光芯片级#1的写入信号CpWi从〃L〃(-3.3V)变换为〃H〃(0V)。
[0820]<发光芯片Cal>
[0821]如上所述,使能信号fEa在时间点d之后保持在〃L〃。从而,写入信号线74的电位开始变换为-1.65V。另一方面,连接至写入信号线74的写入晶闸管Ml处于ON状态。为了保持写入晶闸管Ml的ON状态,只需使写入信号线74的电位为-1.5V以下。由于-1.65V的电位低于-1.5V,因此写入晶闸管Ml随后保持ON状态。写入信号线74的电位通过处于ON状态的写入晶闸管Ml而保持在-1.5V。
[0822]从而,恰在时间点f之后,传递晶闸管Tl、写入晶闸管Ml、和发光晶闸管LI处于ON状态。
[0823]<发光芯片Cbl>
[0824]当写入信号φΨΙ从〃L〃 (-3.3V)变换为"H" (OV)时,发光芯片Cbl的写入信号线74的电位从-1.65V返回至IJ "H" (OV)。
[0825](7)时间点 g
[0826]在时间点g,发送至发光芯片组#b的第一传递信号φIb从〃H〃 (OV)变换为〃L" (-3.3V)。
[0827]<发光芯片Cal>
[0828]由于发送至发光芯片Cal所属的发光芯片组#a的信号未改变,因此保持恰在时间点f后的状态。
[0829]<发光芯片Cbl>
[0830]发光芯片Cbl的操作类似于发光芯片Cal在时间点b的操作。即,传递晶闸管Tl导通。相应地,第一传递信号线72的电位被设置成-1.5V。此外,传递晶闸管T2的阈值电压和写入晶闸管Ml的阈值电压都变为-3V。
[0831]S卩,发光芯片Cbl的操作时刻相对于发光芯片Cal的操作时刻有移位(180度的相位移位关系)。
[0832](8)时间点 h
[0833]在时间点h,发送至发光芯片组#a的使能信号CpEa从〃L〃 (-3.3V)变换为"H" (OV)。
[0834]<发光芯片Cal>
[0835]由于写入信号Φ'ν I已经在时间点f从〃L〃变换为"H",因此写入信号线74的电位变换为"H"。
[0836]于是,之前处于ON状态的写入晶闸管Ml在其阴极端子和阳极端子处都具有"H"电位,从而关断。相应地,栅极端子Gml的电位返回至-1.5V。
[0837]传递晶闸管Tl和发光晶闸管LI恰在时间点h后处于ON状态。
[0838]<发光芯片Cbl>
[0839]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此保持了恰在时间点g后的状态。
[0840](9)时间点 i
[0841]在时间点i,发送至发光芯片组#b的点亮信号CpIb从〃H〃 (OV)变换为〃L〃(_3.3V)。
[0842]<发光芯片Cal>
[0843]由于发送至发光芯片Cal所属的发光芯片组#a的信号未改变,因此保持了恰在时间点h后的状态。
[0844]<发光芯片Cbl>
[0845]由于发光芯片Cbl的操作类似于发光芯片Cal在时间点c的操作,因此省略其描述。
[0846]恰在时间点i之后,传递晶闸管Tl处于ON状态。
[0847]此处,假设发光芯片Cbl在时间点c和时间点i的操作的相位关于时间间隔T而彼此之间有180度移位。
[0848](10)时间点 j
[0849]在时间点j,发送至发光芯片组#b的使能信号tpEb从"H" (OV)变换为〃L" (-3.3V)。
[0850]<发光芯片Cal>
[0851]由于发送至发光芯片Cal所属的发光芯片组#a的信号未改变,因此保持了恰在时间点h后的状态。
[0852]<发光芯片Cbl>
[0853]由于发光芯片Cbl的操作类似于发光芯片Cal在时间点d的操作,因此省略其描述。
[0854]在时间点j,如果RE = Rff,则将写入信号线74的电位设置成-1.65V。
[0855]恰在时间点j之后,传递晶闸管Tl处于ON状态。
[0856](11)时间点 k
[0857]在时间点k,发送至发光芯片组#a的发光芯片Cal和发光芯片组#b的发光芯片Cbl所属的发光芯片级#1的写入信号<pWl从〃H〃(0V)变换为〃L〃(-3.3V)。
[0858]<发光芯片Cal>
[0859]发光芯片Cal的写入信号线74的电位已经在时间点h变换为"H"。
[0860]从而,当写入信号cpW I变换为〃L"时,写入信号线74的电位类似于时间点d的情况而变为-1.65V。
[0861]然而,由于写入晶闸管Ml的阈值电压为-4.5V,而写入晶闸管Mn (η彡2)的阈值电压为-4.8V。因此,没有写入晶闸管M导通。
[0862]恰在时间点k之后,传递晶闸管Tl处于ON状态,从而发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0863]<发光芯片Cbl>
[0864]发光芯片Cbl的使能信号fEb在时间点j已经变换为〃L〃。从而,写入信号线74的电位在使能信号(pEb和写入信号φ WI皆变为〃L〃后从-1.65V变换为〃L〃(-3.3V)。于是,阈值电压为-3V的写入晶闸管Ml以类似于发光芯片Cal在时间点e时的方式而导通。
[0865]当写入晶闸管Ml导通时,栅极端子Gml被设置为〃H〃 (OV)。发光晶闸管LI的阈值电压被设置成_3V。
[0866]由于点亮信号线75的电位已经在时间点i变换为〃L〃(_3.3V),因此发光晶闸管LI在写入信号CpWI从"H" (OV)变换为"L" (-3.3V)时导通,从而点亮(发光)。
[0867]恰在时间点k之后,传递晶闸管Tl和写入晶闸管Ml处于ON状态,且发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0868](12)时间点 I
[0869]在时间点I,发送至发光芯片组#a的发光芯片Cal和发光芯片组#b的发光芯片Cbl所属的发光芯片级#1的写入信号tpWl从〃L〃(-3.3V)变换为"H" (OV)。
[0870]<发光芯片Cal>
[0871]之前在时间点k被设置为-1.65V的写入信号线74的电位返回至"H"。
[0872]恰在时间点I之后,传递晶闸管Tl处于ON状态,且发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0873]<发光芯片Cbl>
[0874]写入信号线74的电位以类似于发光芯片Cal在时间点f的操作的方式开始变换至-1.65V。然而,由于-1.65V的电位低于处于ON状态的写入晶闸管Ml的阴极端子的电位(-1.5V),因此写入晶闸管Ml随后保持ON状态。写入信号线74的电位通过处于ON状态的写入晶闸管Ml而保持在-1.5V。
[0875]恰在时间点I之后,传递晶闸管Tl和写入晶闸管Ml处于ON状态,且发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0876](13)时间点 m
[0877]在时间点m,发送至发光芯片组#a的第二传递信号f2a'从"H" (OV)变换为〃L" (-3.3V)。
[0878]<发光芯片Cal>
[0879]阈值电压为-3V的传递晶闸管T2导通。然而,偶数编号的传递晶闸管Tn(η彡4)的阈值电压为_4.8V,从而不会导通。
[0880]当传递晶闸管Τ2导通时,栅极端子Gt2被设置成"H" (OV)。于是,经由耦合二极管Dx2连接至传递晶闸管T2的栅极端子Gt2的栅极端子Gt3的电位被设置成-1.5V。相应地,传递晶闸管T3的阈值电压被设置成-3V。
[0881]阴极端子(图23中的第二传递信号线73)被设置成由阳极端子的"H" (OV)减去pn结的扩散电位Vd(l.5V)得到的-1.5V。
[0882]另一方面,当传递晶闸管T2导通从而将栅极端子Gt2设置成"H"时,经由连接二极管Dy2将栅极端子Gm2的电位设置成_1.5V。相应地,写入晶闸管M2的阈值电压变为-3V。然而,由于写入信号线74的电位为"H",因此写入晶闸管M2不导通。
[0883]此外,栅极端子G12的电位经由连接二极管Dz2被设置成-3V。相应地,发光晶闸管L2的阈值电压被设置成-4.5V。由于点亮信号线75的电位在该时间点通过处于ON状态的发光晶闸管LI被设置成-1.5V,因此发光晶闸管L2不导通。
[0884]S卩,在时间点m只有传递晶闸管T2会导通。
[0885]恰在时间点m之后,传递晶闸管Tl和传递晶闸管T2处于ON状态,并且发光晶闸管LI处于ON状态从而保持点亮(发光)。
[0886]<发光芯片Cbl>
[0887]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此保持恰在时间点I后的状态。
[0888](14)时间点 η
[0889]在时间点η,发送至发光芯片组#a的第一传递信号CplaW 〃L〃 (_3.3V)变换为〃H"(OV)。
[0890]<发光芯片Cal>
[0891]由于处于ON状态的传递晶闸管Tl的阴极端子和阳极端子都被设置成"H",因此传递晶闸管Tl关断。相应地,栅极端子Gtl从"H"变换为〃L〃(-3.3V),从而传递晶闸管Tl的阈值电压变为-4.8V。此外,耦合二极管Dxl由于阳极端子(栅极端子Gtl)变为〃L〃而阴极端子(栅极端子Gt2)变为〃H〃而反向偏置。
[0892]类似地,连接二极管Dyl的阳极端子(栅极端子Gtl)变为〃L〃 (_3.3V)。于是,连接二极管Dyl由于阴极端子(栅极端子Gml)的电位之前被设置为-1.5V而反向偏置。相应地,连接二极管Dyl的阴极端子(栅极端子Gml)开始变换为"L"。
[0893]当阴极端子(栅极端子Gml)变换为〃L〃时,连接二极管Dzl由于阴极端子(栅极端子Gll)为"H〃而反向偏置,其中该阴极端子(栅极端子Gll)由于发光晶闸管LI处于ON状态而为"H"。从而,写入晶闸管Ml的栅极端子Gml变为"L",从而其阈值电压变为-4.8V。
[0894]恰在时间点η之后,传递晶闸管Τ2处于ON状态,并且发光晶闸管LI处于ON状态,从而保持点亮(发光)。
[0895]应该注意,经由反向偏置的二极管连接至处于"H" (OV)的某一栅极端子的栅极端子不受"H" (OV)的影响,从而不会增大相关晶闸管的阈值电压(不减小其绝对值)。
[0896]<发光芯片Cbl>
[0897]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此保持恰在时间点I后的状态。
[0898](15)时间点 O
[0899]在时间点O,发送至发光芯片组#a的点亮信号fla从〃L〃 (_3.3V)变换为〃H〃 (OV)。发送至发光芯片组#b的使能信号(pEb从〃L〃(-3.3V)变换为"H" (OV)。
[0900]<发光芯片Cal>
[0901]当点亮信号CpIa从〃L〃 (-3.3V)变换为"H" (OV)时,之前处于ON状态的发光晶闸管LI的阴极端子和阳极端子都被设置成"H",从而发光晶闸管LI关断,从而不点亮(不发光)。相应地,栅极端子Gll开始变换为"L"。发光晶闸管LI的阈值电压变为-4.8V。
[0902]S卩,发光芯片Cal的发光晶闸管LI于写入信号f冒I在时间点e从〃H〃变换为〃L〃
的时刻点亮(发光)(导通),而于点亮信号fla在时间点ο从"L"变换为"H"的时刻熄灭(关断)。从时间点e到时间点ο的时间间隔对应于发光芯片Cal的发光晶闸管LI的点亮(发光)时间间隔。
[0903]恰在时间点ο之后,传递晶闸管T2处于ON状态。
[0904]<发光芯片Cbl>
[0905]当发送至发光芯片组#b的使能信号fEb从"L" (-3.3V)变换为"H" (OV)时,写入信号线74的电位变换为"H",这类似于发光芯片Cal在时间点h的操作。
[0906]恰在时间点ο之后,传递晶闸管Tl和发光晶闸管LI处于ON状态,从而发光晶闸管LI保持点亮(发光)。
[0907]在第八示例性实施例中,尽管在时间点O,发送至发光芯片组#a的点亮信号CpIa从〃L〃变换为"H",且发送至发光芯片组#b的使能信号fEb从〃L〃变换为"H",但是这些变换无需同时进行,而可以是一个变换在另一个变换之前进行。
[0908](16)时间点 P
[0909]在时间点p,发送至发光芯片组#a的点亮信号φ.从〃H〃 (OV)变换为〃L〃 (-3.3V)。
[0910]〈发光芯片Cal>
[0911]在时间点P,开始用于发光晶闸管L2的点亮控制的时间间隔Ta(2)。
[0912]由于第一传递信号Cpla和第二传递信号cp2a以各自的周期Ta⑴和Ta⑵进行重复,因此尽管这些信号的波形不同,但是发光芯片Cal以循环周期Ta(I)(从时间点c到时间点P)重复其操作。从而,对于时间间隔Ta(2),省略了除第一传递信号fla、第二传递信号-2a、以及与这些信号相关的传递晶闸管T以外的发光芯片Cal的操作的描述。
[0913]传递晶闸管T2在时间点P处于ON状态。
[0914]〈发光芯片Cbl>
[0915]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此保持时间点O的状态。
[0916](17)时间点 q
[0917]在时间点q,发送至发光芯片组#a的使能信号fEa从〃L〃 (_3.3V)变换为〃H〃 (OV)。此外,发送至发光芯片组#h的点亮信号CpIb从〃L〃 (-3.3V)变换为〃H〃 (OV)。
[0918]〈发光芯片Cal>
[0919]由于该操作类似于时间点h处的操作,从而省略其描述。
[0920]恰在时间点q之后,传递晶闸管T2和发光晶闸管L2处于ON状态,从而发光晶闸管L2保持点亮(发光)。
[0921]〈发光芯片Cbl>
[0922]类似于发光芯片Cal在时间点ο的操作,当点亮信号Wb从〃L〃 (_3.3V)变换为〃H〃(0V)时,之前处于ON状态的发光晶闸管LI的阴极端子和阳极端子都被设置成"H",从而发光晶闸管LI变换至OFF状态从而熄灭。相应地,栅极端子Gll变换至"L"。发光晶闸管LI的阈值电压变为-4.8V。
[0923]S卩,发光芯片Cbl的发光晶闸管LI于写入信号fWl在时间点k从〃H〃变换为〃L〃
的时刻点亮(发光)(导通),并于点亮信号φ?在时间点q从"L"变换为"H"的时刻熄灭(关断)。从时间点k到时间点q的时间间隔对应于发光芯片Cbl的发光晶闸管LI的点亮(发光)时间间隔。
[0924]恰在时间点q之后,传递晶闸管T2处于ON状态。
[0925](18)时间点 r
[0926]在时间点r,对发光芯片组#b的发光晶闸管LI进行控制的时间间隔Tb(I)结束。
[0927](19)时间点 s
[0928]在时间点S,发送至发光芯片Cal所属的发光芯片组#a的第一传递信号fla从"H" (OV)变换为 〃L〃 (-3.3V)。
[0929]<发光芯片Cal>
[0930]阈值电压为-3V的传递晶闸管T3导通。相应地,栅极端子Gt3变为〃H" (OV)。栅极端子Gt4的电位变为-1.5V。相应地,传递晶闸管T4的阈值电压变为-3V。相应地,写入晶闸管M4的阈值电压变为-3V,从而发光晶闸管L4的阈值电压变为-4.5V。
[0931]恰在时间点s之后,传递晶闸管T2、T3处于ON状态,并且发光晶闸管L2处于ON状态从而保持点亮(发光)。
[0932]<发光芯片Cbl>
[0933]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此其状态未改变。
[0934]恰在时间点s之后,传递晶闸管T2和写入晶闸管M2处于ON状态,并且发光晶闸管L2处于ON状态,从而保持点亮(发光)。
[0935](20)时间点 t
[0936]在时间点t,发送至发光芯片Cal所属的发光芯片组#a的第二传递信号(p2a从"L" (-3.3V)变换为"H" (OV)。
[0937]<发光芯片Cal>
[0938]由于处于ON状态的传递晶闸管T2的阴极端子和阳极端子都被设置成"H",因此传递晶闸管T2关断。于是,传递晶闸管T2的栅极端子Gt2变换为"L"。写入晶闸管M2的栅极端子Gm2以及发光晶闸管L2的栅极端子G12变换为"H"。传递晶闸管T2和写入晶闸管M2的阈值电压都被设置成-4.8V。
[0939]恰在时间点t之后,传递晶闸管T3处于ON状态,并且发光晶闸管L2处于ON状态,从而保持点亮(发光)。
[0940]<发光芯片Cbl>
[0941]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此其状态未改变。
[0942]恰在时间点t之后,传递晶闸管T2和写入晶闸管M2处于ON状态,并且发光晶闸管L2处于ON状态,从而保持点亮(发光)。
[0943](21)其他时间点
[0944]在时间点U,对发光芯片组#a的发光晶闸管L2进行控制的时间间隔Ta⑵结束。在时间点V,对发光芯片组#b的发光晶闸管L2进行控制的时间间隔Tb(2)结束。在时间点W,对发光芯片组#a的发光晶闸管L3进行控制的时间间隔Ta(3)结束。在时间点X,对发光芯片组#b的发光晶闸管L3进行控制的时间间隔Tb(3)结束。在时间点y,对发光芯片组#a的发光晶闸管L4进行控制的时间间隔Ta(4)结束。之后类似地,对发光芯片C的所有发光晶闸管L进行点亮控制。
[0945]下面总结上述发光芯片C的操作。
[0946]首先,描述传递晶闸管T的操作。
[0947]在第八示例性实施例中的发光芯片C中,利用两个相位传递信号(第一传递信号f I和第二传递信号φ2 )顺序变换传递晶闸管T的ON状态。
[0948]S卩,通过将两个相位传递信号之一设置成〃L〃(-3.3V),其中所述一个传递信号被发送至阴极端子的传递晶闸管T变为ON状态,从而该传递晶闸管T的栅极端子Gt被设置成〃H" (OV)。经由正向偏置的耦合二极管Dx连接至已被设置成〃H" (OV)的栅极端子Gt的相邻传递晶闸管T的另一栅极端子Gt的电位被设置成-1.5V。相应地,该相邻传递晶闸管T具有增大了的阈值电压(在第八示例性实施例中从-4.5V增大到-3V),并在另一传递信号变换为"L" (-3.3V)时变为ON状态。
[0949]简言之,以以下方式发送这两个相位传递信号(第一传递信号φ?和第二传递信号f2 ):这些信号的两个相位相互移位以共用〃L〃(-3.3V)时间间隔(图25中的从时间点m
到时间点η的时间间隔),从而将传递晶闸管T顺序设置成ON状态。
[0950]当传递晶闸管T处于ON状态从而将栅极端子Gt设置成"H" (OV)时,经由连接二极管Dy连接至栅极端子Gt的写入晶闸管M的栅极端子Gm的电位被设置为-1.5V,从而将写入晶闸管M的阈值电压设置为-3V。
[0951]当使能信号φΕ(fEa或CpEb )和写入信号fW (cpWl至cpW20)都为〃l〃时,
写入信号线74的电位被设置为〃L〃(-3.3V),从而写入晶闸管M导通。
[0952]当写入晶闸管M处于ON状态时,写入晶闸管M的栅极端子Gm被设置成"H" (OV),经由连接二极管Dz连接至栅极端子Gm的栅极端子Gl的电位被设置成-1.5V,从而发光晶闸管L的阈值电压被设置为-3V。
[0953]如果点亮信号φ? ( cpla或(plb)在使能信号φΕ ( fEa或(pEb:)和写入信号CpW(CpWl至φ\¥20 )都变为〃L〃(-3.3V)之前就被设置为〃L〃(-3.3V),则在使能信号φΕ(tpEa或φ&>)和写入信号cpW (cpWl至cpW20)都变为〃L〃时,发光晶闸管L导通,从而点亮(发光)。
[0954]以此方式,发光晶闸管L点亮(发光)的点亮时间间隔由从使能信号fE (fEa或φΕ¥)和写入信号cpW (fWl至φ胃20 )都变为〃L〃的时刻(时间点)到点亮信号φ?
(fla或(plb )从"L"变换为"H"的另一时间点的时间间隔(图25中从时间点e到时间点
O)给出。
[0955]另一方面,使能信号φΕ(cpEa或<pEb)和写入信号cpW (φ\¥1至cpW20)中的任意一个为"L〃的状态是半选中状态,从而写入晶闸管M和发光晶闸管L都不导通。
[0956]S卩,在使能信号fE为〃L〃的发光芯片C中,发光晶闸管L在写入信号q>W从"H"变换为"L"时点亮(发光)。
[0957]另一方面,如果使能信号φΕ为〃H〃,即使写入信号φ曹从〃H〃变换为〃L〃,也防止了发光晶闸管L点亮(防止其发光)。
[0958]在第八示例性实施例中,对于均包括发光芯片组#a和发光芯片组#b中的发光芯片C的发光芯片级,当各发光芯片C的发光晶闸管L将一起导通从而点亮(发光)时,给被共同发送的写入信号q>W (写入信号(pWl至<pW20 )设置两个为"L"的时间间隔(图25
中从时间点e到时间点f的时间间隔,和从时间点k到时间点I的时间间隔)。即,前一为〃L〃的时间间隔设置点亮发光芯片组#a的发光芯片C的开始,而后一为〃L〃的时间间隔设置点亮发光芯片组#b的发光芯片C的开始。
[0959]在第八示例性实施例中,被发送至发光芯片组#a和发光芯片组#b各组的传递信号(第一传递信号fla、fib和第二传递信号cp2a、f2b )、使能信号fE (fEa和fEb)、
以及点亮信号fl (fla和fib )具有每组彼此之间移位180度的各自相位。利用该方法,使其中可以在写入信号(pW (q)Wl至φ胃20)中设置两个为〃L〃的时间间隔的时间间隔的长度(边界(margin))最大。
[0960]S卩,由于各自的相位被移位180度,从而可以以以下方式在写入信号φ胃中设置两个为〃L〃的时间间隔:一个时间间隔设置在时间间隔T的第一半中,另一个时间间隔设置在时间间隔T的第二半中。
[0961]通过将各信号设置为〃L〃,使能信号fE (,Ea和cpEb )和写入信号cpW (tpWl至fW20)选择作为点亮对象的发光晶闸管L,从而通过使能信号φΕ (cpEa和(pEb)和写入信号cpW (q>Wl至q>W20 )选择作为点亮对象的发光晶闸管L被点亮。
[0962]从而,为了允许这样进行选择,发送至发光芯片组#a的发光芯片C的使能信号?Ea的一个〃 L 〃时间间隔、以及发送至发光芯片C的写入信号fW (cpWl至(pW20)的另一 〃L〃时间间隔可以相互交叠。类似的讨论可适用于使能信号φΕΚ
[0963]另一方面,对于使能信号fE ( fEa和cpEb),发送至属于同一发光芯片级的发光芯片组#a中的发光芯片C的使能信号CpEa的一个〃L〃时间间隔、以及发送至属于同一发光芯片级的发光芯片组#b中的发光芯片C的写入信号cpW (cpWl至q>W20)的另一〃L〃时间间隔彼此不交叠。类似的讨论可适用于使能信号CpEbe上述方法用于避免点亮不想点亮的发光晶闸管L。
[0964]接下来,描述属于发光芯片级#2的发光芯片Ca2和Cb2的操作,以及属于发光芯片级#3的发光芯片Ca3和Cb3的操作。如上所述,发光芯片Ca2、Ca3与发光芯片Cal并行且类似于发光芯片CaUCbl工作。发光芯片Cb2、Cb3与发光芯片Cbl并行且类似于发光芯片Cbl工作。
[0965]现在,描述在属于发光芯片级#2的发光芯片Ca2和Cb2中不点亮一些发光晶闸管L的情况。对于属于发光芯片级#3的发光芯片Ca3和Cb3,描述一种改变写入信号fW的〃L"时间间隔以调整光量的方法。
[0966]如上所述,对于发光芯片级#2,发光芯片Ca2的发光晶闸管L2、L3、L4受控被点亮,以及发光芯片Cb2的发光晶闸管L1、L3、L4受控被点亮。发光芯片Ca2的发光晶闸管LI和发光芯片Cb2的发光晶闸管L2保持熄灭。
[0967]当发光芯片Ca2的发光晶闸管LI保持熄灭(不点亮)时,为了点亮发光芯片级#1的发光晶闸管LI,只需在其中写入信号fWl被设置为"L"的从时间点e到时间点f的时间间隔中使写入信号fW2保持在"H"。相应地,在时间点e,发光芯片Ca2的写入信号线74保持在-1.65V,从而写入晶闸管Ml不导通。从而,发光晶闸管LI的阈值电压也保持在-4.5V,从而发光晶闸管LI不会导通和点亮(发光)。
[0968]类似的论述可以应用于发光芯片Cb2的发光晶闸管L2。
[0969]另一方面,发光芯片C之间、以及发光晶闸管L之间的发光晶闸管L的发光度例如由于制造条件的不同而不同。因此,对发光晶闸管L的光量进行校正(光量校正)。有两种方法进行光量校正:一种方法是调整通过发光晶闸管L的电流;另一方法是调整发光晶闸管L的点亮时间间隔。
[0970]如上所述,点亮时间间隔位于写入信号φ冒变换为〃L〃从而使发光晶闸管L导通的时间点和点亮信号φ?从"L"到"H"从而使发光晶闸管L关断(熄灭)的另一时间点之间。第八示例性实施例利用调整点亮开始时间来校正光量的方法。
[0971]如图25所示,发光芯片Cal的发光晶闸管LI通过在时间点e将写入信号fWl设置成〃L"而导通,从而点亮(发光)。另一方面,发光芯片Ca3的发光晶闸管LI通过在时间点e和时间点f之间将写入信号φ\.ν I设置成〃L〃而导通,从而点亮(发光)。
[0972]S卩,发光芯片Ca3的发光晶闸管LI的点亮时间间隔短于发光芯片Cal的发光晶闸管LI的点亮时间间隔。
[0973]以此方式,点亮时间间隔的长度可以通过调整写入信号变换至〃L〃的时间点来增大或减小。在第八示例性实施例中,发光芯片C被分成了两个发光芯片组#&和此,从而可以分别在第一半时间间隔T和第二半时间间隔T中为发光芯片组#&和#b提供当写入信号(pW变换至〃L〃的两个时间点。
[0974](光量校正)
[0975]接下来,进一步描述光量校正。
[0976]图26是用于说明光量校正的方法的时序图。图26不出了取自图25的一部分。
[0977]当通过调整点亮时间间隔来进行光量校正时,基于具有最小发光度的发光晶闸管L的点亮时间间隔来估计各发光晶闸管L的点亮时间间隔,从而使所有的发光晶闸管L发出相同的光量。这些点亮时间间隔值被记录在设置在(例如)图像形成设备I的图像输出控制器30中的非易失性存储器中作为校正数据。基于所述校正数据和从非易失性存储器读取的图像数据对每个发光晶闸管L设置点亮时间间隔。
[0978]在图像形成设备I中,还进行强度校正以均匀地增大或减小发光部分63的发光度。
[0979]在图26中,从时间点a到时间点u与图25中相同。由于不描述使能信号fEa和
(pEb?因此省略了时间点d、h和j。由于图25中的点亮信号cpla为"H〃的时间间隔(从时间点ο到时间点P的时间间隔)、以及点亮信号fib为"H"的另一时间间隔(从时间点q到时间点r的时间间隔)都如此小,从而在图26中同一位置示出了时间点ο和时间点P,以及时间点q和时间点r也一样。
[0980]在第八示例性实施例中,公共写入信号<pWl被共同发送至属于发光芯片级#1的发光芯片Cal和Cbl。当发光芯片Cal的发光晶闸管LI和发光芯片Cbl的发光晶闸管LI都将被点亮时,在时间间隔Ta⑴中对写入信号φ胃I设置两个"L"时间间隔(见图25)。
[0981]当将使能信号fEa和写入信号CpWi都设置成〃L〃时,发光芯片Cal的发光晶闸管LI开始点亮(发光),而当将使能信号fEb和写入信号<pWl都设置成"L"时,发光芯片Cbl的发光晶闸管LI开始点亮(发光)。
[0982]从而,通过调整使能信号cpEa和cpEb各自的时间间隔、以及写入信号CpWi的两个为"L"的时间间隔,对发光晶闸管L进行光量校正。然而,如果将使能信号cpEa和写入信号cpWi都设置成"L"的时间点与将使能信号(pEb和写入信号cpWl都设置成"L"的时间点一致,贝1J发光芯片Cal的发光晶闸管LI和发光芯片Cbl的发光晶闸管LI各自的点亮时间间隔不会独立受控。在写入信号f胃I中,按照时间顺序为发光芯片Cal和发光芯片Cbl的各发光晶闸管L设置两个为“L”的时间间隔。因此,如果这两个为"L"的时间间隔在写入信号fWl中彼此交叠,则意味着不可以按照时间顺序设置这两个为〃L"的时间间隔。
[0983]下面中,描述这两个为〃L"的时间间隔在写入信号f胃I中不会彼此交叠的范围(换言之,可以进行光量校正的范围)。由于使能信号tpEa和φΚ)的〃L〃时间间隔根据写入信号的"L"时间间隔变化,从而省略其描述。
[0984]如上所述,发光晶闸管L的点亮时间间隔的开始时间点是写入信号CpWl从"H"变换为〃L"的时刻。点亮时间间隔的结束时间点是点亮信号φΙ.( fla或)从〃L"变换为"H"的时刻。假设点亮时间间隔的结束时间点不随光量校正改变。
[0985]对于发光芯片Cal的发光晶闸管LI,最长的点亮时间间隔(此处假设为I)是点亮信号cpla从"H"变换为"L"的时间点c和点亮信号fla从"L"变换为"H"的时间点ο之间的时间间隔。从而,可以通过在时间点C和时间点ο之间移位时间点e来调整点亮时间间隔,其中时间点e是写入信号pWl在时间间隔Ta⑴中的两个为"L"的时间间隔之间的第一个为"L"的时间间隔的开始时间点。
[0986]另一方面,对于发光芯片Cbl的发光晶闸管LI,最长的点亮时间间隔(此处假设为
I)是点亮信号φΠ)从"H"变换为"L"的时间点i和点亮信号CpIb从"L"变换为"H"的时间点q之间的时间间隔。从而,可以通过在时间点i和时间点q之间移位时间点k来调整点亮时间间隔,其中时间点k是写入信号fWl在时间间隔Ta⑴中的两个为"L"的时间间隔之间的第二个为"L"的时间间隔的开始时间点。
[0987]然而,在可以对发光芯片Cal的发光晶闸管LI的点亮时间间隔进行调整的从时间点c到时间点ο的时间间隔,以及可以对发光芯片Cbl的发光晶闸管LI的点亮时间间隔进行调整的从时间点i到时间点q的时间间隔彼此部分交叠了一部分时间间隔(从时间点i到时间点O)。从而,在该部分时间间隔中,写入信号fWl的这两个为"L〃的时间间隔无需交叠。
[0988]图26所示的四条曲线(Cal_A、Cal_B、Cal_C和Cal_D)说明了对于发光芯片Cal的发光晶闸管LI而调整点亮时间间隔的开始时间点的情况。类似地,图26所示的四条曲线(Cbl_A、Cbl_B、Cbl_(^PCbl_D)说明了对于发光芯片Cbl的发光晶闸管LI而调整点亮时间间隔的开始时间点的情况。
[0989]Ca 1_A和Cb 1_A示出了基准点亮时间间隔为3/4的情况。Ca 1_B和Cb 1_B示出了基准点亮时间间隔为1/2的情况。Cal_C和Cbl_C示出了基准点亮时间间隔为3/8的情况。Cal_D和Cbl_D示出了基准点亮时间间隔为3/16的情况。每条曲线还示出了可以在相对于基准点売时间间隔的±30%的范围内进行光量校正的点売时间间隔的范围。基准点売时间间隔是从各被测发光晶闸管L的发光度的中值计算得到的点亮时间间隔。即,发光度等于该中值的发光晶闸管L可以通过以预定光量点亮达所述基准点亮时间间隔来对感光鼓12进行曝光。发光度小于所述中值的发光晶闸管L使用长于所述基准点亮时间间隔的时间间隔,而发光度大于所述中值的发光晶闸管L使用短于所述基准点亮时间间隔的时间间隔,从而将每个发光晶闸管L的光量校正到预定范围内。
[0990]考虑基准点売时间间隔为3/4的Cal_A和Cbl_A的情况。与入彳目号I第一次从"H"变换至〃L〃的时间点e的可调整范围(点亮时间间隔可调整范围)是Cal_A的曲线中箭头所示的范围。类似地,写入信号后来从"H"变换至〃L〃的时间点k的可调整范围是Cbl_A的曲线中箭头所示的范围。
[0991]S卩,在基准点亮时间间隔为3/4的Cal_A和Cbl_A的情况中,为了防止由箭头所不的范围交置,需要在0.5到I的范围中调整点売时间间隔。在基准点売时间间隔为3/4(0.75)的情况中,可以在相对于0.75的基准点亮时间间隔的±30%的范围内进行光量校正。如果发光度的变化处于该范围内,则发光芯片Cal的发光晶闸管L1、L2、L3等以及发光芯片Cbl的发光晶闸管L1、L2、L3等的各点亮时间间隔可以独立得到调整。
[0992]在基准点亮时间间隔为1/2的Cal_B和Cbl_B的情况中,可以通过在0.375到0.75的范围内调整点亮时间间隔调整来在±30%的范围内进行光量校正。类似地,在基准点亮时间间隔为3/8的Cal_C和Cbl_C的情况中,可以在0.5到0.25的范围内调整点亮时间间隔。在基准点亮时间间隔为3/16的Cal_D和Cbl_D的情况中,通过在0.125到0.25的范围内调整点亮时间间隔调整来在± 30 %的范围内进行光量校正。
[0993]光量校正范围为±30%的条件意味着可以使用发光度变化在±30%范围内的一组发光晶闸管L。
[0994]如上所述,由于用于发光芯片组#a和发光芯片组#b的信号的各自相位彼此之间具有180度的移位,因此即使利用公共的写入信号fW也可以在很宽的发光度变化范围内进行光量校正。
[0995](第九示例性实施例)
[0996]根据第八示例性实施例,将发光芯片C分成了两个发光芯片组(#&和此);然而,发光芯片组的数量不限于两个。根据第九示例性实施例,将发光芯片C分成四个发光芯片组(#a、#h、#c 和 #d) ο
[0997]图27是示出根据第九示例性实施例的发光装置65的信号产生电路110的构造以及电路板62上的配线构造。
[0998]有四十个发光芯片C,它们被分成了发光芯片组#a(发光芯片Cal至CalO)、发光芯片组#b (发光芯片Cbl至CblO)、发光芯片组#c (发光芯片Ccl至CclO)、和发光芯片组#d(发光芯片Cdl至CdlO)。发光芯片C的构造与图21A、图23、图24A和图24B中所示的构造相同。
[0999]信号产生电路110和发光芯片C(发光芯片Cal至CalO、发光芯片Cbl至CblO、发光芯片Ccl至CclO、和发光芯片Cdl至CdlO)安装在发光装置65的电路板62上。设置了在信号产生电路110和发光芯片C之间进行连接的配线。
[1000]信号产生电路110包括:基于各种控制信号,向发光芯片组#a发送第一传递信号fla和第二传递信号φ2α的传递信号产生部件120a、向发光芯片组#b发送第一传递信号fib和第二传递信号f2b的传递信号产生部件120b、向发光芯片组#c发送第一传递信号flc和第二传递信号cp2e的传递信号产生部件120c、以及向发光芯片组#d发送第一传递信号cpld和第二传递信号φ2(Ι的传递信号产生部件120d。
[1001]信号产生电路110包括:基于各种控制信号,向发光芯片组#a发送使能信号CpEa的使能信号产生部件130a、向发光芯片组#b发送使能信号fEb的使能信号产生部件130b、向发光芯片组#c发送使能信号fEc的使能信号产生部件130c、以及向发光芯片组#d发送使能信号fEd的使能信号产生部件130d。
[1002]信号产生电路110还包括:基于各种控制信号,向发光芯片组#a发送点亮信号fla的点亮信号产生部件140a、向发光芯片组#b发送点亮信号fib的点亮信号产生部件140b、向发光芯片组#c发送点亮信号fie的点亮信号产生部件140c、以及向发光芯片组#d发送点亮信号φΜ的点亮信号产生部件140d。
[1003]信号产生电路110包括形成发光芯片C的十个级的写入信号产生部件150,每一级都包括分别来自发光芯片组#a、#b、此和#d的四个发光芯片C,并写入信号产生部件150
基于各种控制信号分别向各级发送写入信号q>Wl至(pW1(L
[1004]例如,写入信号产生部件150向发光芯片级#1发送写入信号CpWl,其中发光芯片级#1包括属于发光芯片组#a的发光芯片Cal、属于发光芯片组#h的发光芯片Cbl、属于发光芯片组此的发光芯片Cd、和属于发光芯片组#d的发光芯片Cdl。写入信号产生部件150
向发光芯片级#2发送写入信号fW2s其中发光芯片级#2包括属于发光芯片组#a的发光芯片Ca2、属于发光芯片组#h的发光芯片Cb2、属于发光芯片组#c的发光芯片Cc2、和属于发光芯片组#d的发光芯片Cd2。以类似方式,写入信号产生部件150向发光芯片级#10发送写入信号φ胃10,其中发光芯片级#10包括属于发光芯片组#a的发光芯片CalO、属于发光芯片组#h的发光芯片CblO、属于发光芯片组#c的发光芯片CclO、和属于发光芯片组#d的发光芯片CdlO。
[1005]接下来,描述发光芯片组#a (发光芯片Cal至CalO)、发光芯片组#b (发光芯片Cbl至CblO)、发光芯片组#c (发光芯片Ccl至CclO)、和发光芯片组#d (发光芯片Cdl至CdlO)
的布置。
[1006]属于发光芯片组#8的发光芯片Cal至CalO、和属于发光芯片组#c的发光芯片Ccl至CclO沿发光芯片C的长度方向以二者之间存在一定间隔交替地布置成一行。与此布置相对,属于发光芯片组#b的发光芯片Cbl至CblO、和属于发光芯片组#d的发光芯片Cdl至CdlO沿发光芯片C的长度方向以二者之间存在一定间隔交替地布置成一行。
[1007]接下来,连接在信号产生电路110和发光芯片C(发光芯片Cal至CalO、发光芯片Cbl至CblO、发光芯片Ccl至CclO、和发光芯片Cdl至CdlO)之间的配线具有与第八示例性实施例中相同的构造,从而对与第八示例性实施例相似的那些部件标以相同的参考标号,并省略其详细描述。
[1008]基准电位Vsub和电源电位Vga被共同提供给电路板62上的所有发光芯片C。传递信号<pla、(p2a,点亮信号cpla,和使能信号tpEa被共同发送至发光芯片组#a。
[1009]传递信号(plb、<p2b’点亮信号_b,和使能信号fEb被共同发送至发光芯片组#b。传递信号f〗c、<p2c,点亮信号(plc,和使能信号tpEe被共同发送至发光芯片组#c。传递信号(pld、φ2?,点亮信号cpid,和使能信号tpEd被共同发送至发光芯片组#d。
[1010]另一方面,写入信号q>w!至φ\ν?Ο分别逐一被发送至发光芯片级#1至#10,每个发光芯片级都包括分别来自发光芯片组#a、#b、#c和#d的四个发光芯片C。
[1011]图28是示出根据第九示例性实施例的被布置成矩阵形式中的各元素的发光装置65的各发光芯片C的不意图。
[1012]该图示出了被布置成4X10矩阵形式中的各元素的发光芯片C,且仅示出了连接在信号产生电路110和发光芯片C之间的上述信号(传递信号φ?、φ2,点亮信号φ?,使能信号φΕ和写入信号φ\¥ )的线路。从该图可以容易地看出从信号产生电路110和发光芯片C发送的信号间的关系。
[1013]此处,在图27中描述了配线的数量。
[1014]由于在第九示例性实施例中将发光芯片组的数量设置为四个,因此点亮信号线204a、204b、204c、204d的配线数量为四条。除了第一传递信号线201a、201b、201c、201d,第二传递信号线202a、202b、202c、202d以及电源线200a、200b、200c、200d以外,还需要使能信号线203a、203b、203c、203d,以及写入信号线205至224 (十条线路)。因此配线的数量为二十八条。该数量少于第八示例性实施例中的三十条。
[1015]在第九示例性实施例中,需要具有小电阻的点亮信号线204的数量为四条而不是第八示例性实施例中的两条。
[1016]图29是用于说明第九示例性实施例中的发光芯片C的操作的时序图。
[1017]图29示出了用于说明发光芯片级#1(发光芯片Cal、Cbl、Ccl和Cdl)的操作的时序图。此处,假设发光芯片Cal、Cbl、Ccl和Cdl的各发光晶闸管L1、L2、L3和L4将被点亮(发光)。
[1018]从时间点a到时间点w与图25所示的时序图中所示的相同。由于使能信号φΕ的时间间隔不同于第八示例性实施例中的时间间隔,因此省略了时间点h。
[1019]在第九示例性实施例中,通过将用于发光芯片组#a的点亮控制信号(第一传递信号<Pla、第二传递信号q)2a、使能信号<pEa和点亮信号cpla )顺序移位用于一个发光晶闸管L的点亮控制的时间间隔T的1/4(相位上为90度)来给出用于发光芯片组#h、#c和#d的发光晶闸管L的点亮控制信号。
[1020]在第九示例性实施例中,将使能信号φΕ (fEa, fEb, fEc和cpEd)设置为使得各"L"时间间隔彼此不交叠。
[1021]对于写入信号fWl,每1/4时间间隔Ta(I)设置一个〃L〃时间间隔。
[1022]由于发光芯片级#1 (发光芯片Cal、Cbl、Ccl和Cdl)的操作类似于在第八示例性实施例中所描述的,因此省略其描述。
[1023]如上所述,在将发光芯片C分成4个发光芯片组(#a、#b、#c和#d)的情况中,可以以被顺序移位用于一个发光晶闸管L的点亮控制的时间间隔T的1/4(相位为90度)的相位来发送每个发光芯片组(#a、#b、#c和#d)的发光晶闸管L的点亮控制信号(第一传递信号φ?、第二传递信号φ2、使能信号φΕ和点亮信号φ? )。
[1024]当类似于上述将发光芯片C分成2个发光芯片组(#&和此)的情况来执行光量校正时,可以在±15%的范围内进行强度校正。
[1025]发光芯片C可以被分成M个发光芯片组(其中M大于四)。
[1026]图30是示出被分成M个发光芯片组(#a至#M)的发光装置65的发光芯片C的示意图,这些发光芯片被布置成矩阵形式中的各元素。
[1027]在图30中,发光芯片C被分成M个发光芯片组(#8至#11)(其中,M是发光芯片组的数量),发光芯片C被布置为MXN矩阵形式中的各元素,并且仅示出了连接在信号产生电路110和发光芯片C(发光芯片Cal至CaN、Cbl至CbN、...、和CMl至CMN)之间的上述信号(第一传递信号φ?、第二传递信号φ2、使能信号φΕ、点亮信号φ?和写入信号φWI至fWN )的线路。
[1028]还是在该情况中,通过将用于发光芯片组#&的点亮控制信号(第一传递信号
tpla、第二传递信号cp2a、使能信号fEa和点亮信号φ丨a )顺序地移位用于一个发光晶闸管L的点亮控制的时间间隔T的1/M(相位上为360/M度)来给出用于发光芯片组#b、#c和#d的发光晶闸管L的点亮控制信号。
[1029]对于写入信号fWl至(pWN中的每一个,每T/Μ时间间隔可以设置一个"L"时间间隔。如上所述,当根据图像不点亮发光晶闸管L时,可以使写入信号(pWl至(pWN保持在〃H",而不将它们设置成〃L"。使能信号cpE(fEa、fEb,…、φΕΜ )可以被设置为使得各"L"时间间隔与对应于将被点亮的发光晶闸管L的写入信号φ胃I至fWN的"L"时间间隔交叠,且与不对应于将被点亮的发光晶闸管L的写入信号<pW1至φ\¥Ν的〃L〃时间间隔不交叠。
[1030]下面描述将MXN个发光芯片C分成M个发光芯片组的情况中的配线数量。点亮信号线204、第一传递信号线201、第二传递信号线202、以及使能信号线203各自包括M条配线,写入信号线包括N条配线,并还提供了电源线200a、200b。因此,配线的数量为4XM+N+2。
[1031]另一方面,在未采用第九示例性实施例的情况中,点亮信号线204包括MXN条配线,这是因为为每个发光芯片C都提供一条点亮信号线204,并且还提供第一传递信号线201、第二传递信号线202、以及电源线200a、200b,因此,配线的数量为MXN+4。
[1032]因此,通过应用第九示例性实施例可以将配线的数量减少(MXN+4)-(4XM+N+2)条。用于向发光晶闸管L提供电流的点亮信号线204的数量被从MXN条改进为M条,从而可以减少MXN — M条。
[1033](第十示例性实施例)
[1034]在第十示例性实施例中,发光芯片C的构造较第八示例性实施例的有所改变。
[1035]图31是用于说明根据第十示例性实施例的发光芯片C(发光芯片Cal至Ca20以及发光芯片Cbl至Cb20)的电路构造的等效电路图。
[1036]在第十示例性实施例中,在图23所示的第八示例性实施例中的写入晶闸管Ml和写入电阻RW之间与写入晶闸管Ml并行地设置了写入使能晶闸管MO。写入使能晶闸管MO的栅极端子GmO连接至使能信号线76,并经由使能电阻RE连接至φΕ端子。其他构造类似于图23所示的第八示例性实施例中的构造。从而,对与第八示例性实施例相似的那些部件标以相同的参考标号,并除写入使能晶闸管MO以外省略类似部件的详细描述。
[1037]此处,写入使能晶闸管MO的阳极端子、阴极端子和栅极端子分别称作第四阳极端子、第四阴极端子和第四栅极端子。
[1038]现在,参照图31利用图25所示的时序图来描述发光芯片Cal和Cbl中的写入使能晶闸管MO的操作。该时序图与第八示例性实施例的相同。
[1039]<发光芯片Cal>
[1040]在时间点a,图31中的φΕ端子的电位为"H" (OV)。由于φΕ端子连接至写入使能晶闸管MO的栅极端子GmO,因此写入使能晶闸管MO的阈值电压为-1.5V。
[1041]接下来,当使能信号(pEa在时间点d从〃 H〃(0V)变换为〃L〃(-3.3V)时,写入使能晶闸管MO的栅极端子GmO的电位变为-3.3V,从而写入使能晶闸管MO的阈值电压变为-4.8V。
[1042]在时间点e,发送至发光芯片级#1 (属于发光芯片组#a的发光芯片Cal、属于发光芯片组#h的发光芯片Cbl)的写入信号φ冒I从〃H〃 (OV)变换为〃L〃 (-3.3V)。在该时间点,写入使能晶闸管MO的阈值电压为-4.8V,从而写入使能晶闸管MO不会导通。因此,如第八示例性实施例所述,阈值电压为-3V的写入晶闸管Ml导通。相应地,发光晶闸管L的阈值电压被设置为-3V,从而发光晶闸管LI导通,从而点亮(发光)。
[1043]当写入信号CpWl在时间点f从〃L〃变换为〃H〃时,写入晶闸管Ml的阳极端子和阴极端子都变为"H",从而写入晶闸管Ml关断。写入晶闸管Ml的阈值电压变为-3V。然而,发光晶闸管LI保持在ON状态,从而保持点亮(发光)。
[1044]接下来,当使能信号fEa在时间点h从〃L〃变换为〃H〃时,写入使能晶闸管MO的栅极端子GmO的电位变为0V,从而写入使能晶闸管MO的阈值电压返回至-1.5V。发光晶闸管LI再次保持在ON状态,从而保持点亮(发光)。
[1045]稍后,当写入信号CpW I在时间点k从〃H〃变换为〃L〃 (-3.3V)时,阈值电压为-1.5V的写入使能晶闸管MO导通,从而将写入信号线74的电位设置成-1.5V。在该时间点,阈值电压为-3V的写入晶闸管Ml不会导通,这是因为阈值电压-1.5V高于-3V的写入使能晶闸管MO首先导通。发光晶闸管LI再次保持在ON状态,从而保持点亮(发光)。
[1046]当写入信号tpWl在时间点I从"L"变换为"H" (OV)时,阳极端子和阴极端子都被设置成"H",从而写入使能晶闸管MO关断。发光晶闸管LI再次保持在ON状态,从而保持点亮(发光)。
[1047]<发光芯片Cbl>
[1048]在时间点a,类似于发光芯片Cal,CpEb端子的电位为"H" (OV),从而写入使能晶闸管MO的阈值电压为-1.5V。
[1049]当发送至发光芯片级#1 (属于发光芯片组#a的发光芯片Cal和属于发光芯片组
#b的发光芯片Cbl)的写入信号fWl在时间点e从〃H〃 (OV)变换为〃L〃 (-3.3V)时,阈值电压为-1.5V的写入使能晶闸管MO导通,从而将写入信号线74的电位设置为-1.5V。阈值电压为-3V的写入晶闸管Ml不会导通。从而,发光晶闸管LI的阈值电压保持在-4.5V,从而发光晶闸管LI不会导通。
[1050]当写入信号fWl在时间点f从〃L〃变换为〃H〃时,写入使能晶闸管MO关断。
[1051]另一方面,当使能信号CpEb在时间点j从〃H〃变换为〃L〃时,写入使能晶闸管MO的阈值电压被设置成-4.8V。
[1052]即使写入信号φ冒I在时间点k从〃H〃变换为〃L〃,写入使能晶闸管MO也不导通。从而,阈值电压为-3V的写入晶闸管Ml导通。
[1053]相应地,发光晶闸管LI的阈值电压变换为-3V,从而发光晶闸管LI导通从而点亮(发光)。
[1054]当写入信号CpWl在时间点I从〃L〃变换为〃H〃时,写入使能晶闸管Ml关断。然而,发光晶闸管LI保持ON状态从而保持点亮(发光)。
[1055]如上所述,当使能信号φΕ保持〃Η〃时,写入使能晶闸管MO的阈值电压被设置成-1.5V,从而写入使能晶闸管MO在写入信号φ曹从〃Η〃变换为〃L〃时导通。于是写入信号线74被设置成-1.5V。从而,阈值电压为-3V的写入晶闸管M不会导通,从而发光晶闸管L不点亮(发光)。即,当使能信号φΕ为〃H〃时,即使写入信号<pW从〃H〃变换为〃L〃也能防止发光晶闸管L被点亮(使其发光)。
[1056]另一方面,当将使能信号φΕ设置成"L〃时,写入使能晶闸管MO的阈值电压被设置成-4.8V,从而即使写入信号fW从〃H〃变换为〃L〃,写入使能晶闸管MO也不导通。从而,阈值电压为-3V的写入晶闸管M导通,从而发光晶闸管L点亮(发光)。即,对于使能信号φΕ为"L"的发光芯片C,通过使写入信号fW从"H"变换为"L"使得发光晶闸管L能够点亮(发光)。使能信号fE将发光晶闸管L设置为半选中状态。
[1057]如上所述,当发光芯片C中使能信号φΕ为〃L〃且写入信号φ胃为〃L〃时,写入晶闸管M导通。相应地,发光晶闸管L导通从而点亮(发光)。如果使能信号φΕ和写入信号φ胃中的任意一个为〃H",则写入晶闸管M不会导通,从而防止了发光晶闸管L导通。该关系与第八示例性实施例中的使能信号φΕ和写入信号cpW间的关系一样。
[1058](第^^一示例性实施例)
[1059]在第^^一示例性实施例中,发光芯片C的构造相比于第八示例性实施例的有所改变。
[1060]图32是用于说明根据第十一示例性实施例的发光芯片C(发光芯片Cal至Ca20以及发光芯片Cbl至Cb20)的电路构造的等效电路图。
[1061]在第十一示例性实施例中,取消了图23所示的第八示例性实施例中设置在写入晶闸管M的栅极端子Gm和发光晶闸管L的栅极端子Gl间的连接二极管Dz和电源线电阻Rgz,并使得栅极端子Gl和栅极端子Gm共用。
[1062]其他构造类似于第八示例性实施例中的构造。从而,对与第八示例性实施例相似的那些部件标以相同的参考标号,并省略了所述类似部件的详细描述。
[1063]现在,参照图25的时序图来描述根据第^ 不例性实施例的发光芯片Cal和Cbl
的操作。在第十一示例性实施例中,在图25所示的时序图中,点亮信号φ? (cpla, fib )从"L"变换为"Le" (-3V < "Le" < -1.5V)。
[1064]<发光芯片Cal>
[1065]在时间点a,与第八示例性实施例所述一样,写入晶闸管Ml的阈值电压被设置成-3V。在第十一示例性实施例中,由于写入晶闸管Ml的栅极端子Gml和发光晶闸管LI的栅极端子Gll彼此直接连接,发光晶闸管LI的阈值电压变为-3V。
[1066]在时间点C,点亮信号cpla从〃H〃变换为〃Le〃 (_3V < 〃Le〃 ( -1.5V)。然而,发光晶闸管LI由于其阈值电压为-3V而不会导通。
[1067]与第八示例性实施例中所述一样,发光晶闸管LI只有在写入信号fWi从"H"变换为"L"时会导通,从而点亮(发光)。
[1068]接下来,在时间点e,写入信号fWl从〃H〃变换为〃L〃。于是,阈值电压为-3V的写入晶闸管Ml导通。于是,写入晶闸管Ml的栅极端子Gml的电位变为〃H〃 (OV)。由于写入晶闸管Ml的栅极端子Gml实际上就是发光晶闸管LI的栅极端子G11,因此发光晶闸管LI的阈值电压变为-1.5V。于是,发光晶闸管LI由于点亮信号_a为〃Le〃(-3V <”Le”< -1.5V)而导通从而点亮(发光)。
[1069]S卩,由于在第十一示例性实施例中取消了设置在写入晶闸管M的栅极端子Gm和发光晶闸管L的栅极端子Gl间的连接二极管Dz和电源线电阻Rgz,因此发光晶闸管L的阈值电压变换至更高的电平。为此,为〃L〃的点亮信号φ? (fla和tplb)已经改变为〃Le〃(-3V〈” Le” 彡-1.5V)。
[1070]其他操作类似于第八示例性实施例中的操作,故省略了详细描述。
[1071]在第十一示例性实施例中,为了驱动发光装置65,需要三个电位〃H〃、〃L〃和〃Le〃。然而,在第十一示例性实施例中,不需要连接二极管Dz和电源线电阻Rgz,从而可以减少发光芯片C的衬底80的尺寸(大小)。
[1072](第十二示例性实施例)
[1073]在第十二示例性实施例中,发光芯片C的构造相比于第八示例性实施例的有所改变。
[1074]图33是用于说明根据第十二示例性实施例的发光芯片C(发光芯片Cal至Ca20以及发光芯片Cbl至Cb20)的电路构造的等效电路图。
[1075]在第十二示例性实施例中,将pn结二极管用于连接二极管Dy和写入晶闸管M。
[1076]第十二示例性实施例通过以用作二极管逻辑的肖特基连接二极管SDyl、SDy2,SDy3、...代替第八示例性实施例的连接二极管Dyl、Dy2、Dy3、...,以及以用作二极管逻辑的肖特基连接二极管SDzl、SDz2、SDz3、...代替第八示例性实施例的写入晶闸管Ml、M2、M3、...来构造。发光芯片C的构造也相应地改变。
[1077]此处,类似于第八示例性实施例,利用发光芯片Cal作为实例来描述发光芯片C。对与第八示例性实施例类似的那些部件标以相同的参考标号,并省略了所述类似部件的详细描述。
[1078]在发光芯片Cal(C)中,发光晶闸管阵列、传递晶闸管阵列、耦合二极管Dx、电源线电阻Rgx、启动二极管DxO、限流电阻R1、和限流电阻R2类似于第八示例性实施例中的那些部件。
[1079]发光芯片0&1(0包括:肖特基连接二极管5071、5072、5073、...(其作为第二电气部件的一个实例),其分别位于发光晶闸管L1、L2、L3、...和传递晶闸管T1、T2、T3、...之间。发光芯片Cal (C)还包括肖特基连接二极管SDzl、SDz2、SDz3、...(其作为第三电气部件的一个实例)。
[1080]发光芯片Cal (C)还包括写入电阻SRgyl、SRgy2、SRgy3、...(其作为第三电气部件的一个实例)。
[1081]发光芯片Cal (C)包括一个启动二极管DxO。
[1082]当不对肖特基连接二极管SDyl、SDy2、SDy3、...,肖特基连接二极管SDzl、SDz2、SDz3、,以及写入电阻SRgyl、SRgy2、SRgy3、...单独进行区分时,将它们分别称为肖特基连接二极管SDy、肖特基连接二极管SDz、和写入电阻SRgy。
[1083]S卩,第二电气部件可以是第一示例性实施例中的连接电阻Ra,或者可以是第十二示例性实施例中的肖特基连接二极管SDy。此外,第三电气部件可以是第一示例性实施例中的肖特基写入二极管SDw、肖特基使能二极管SDe,或者可以是第四示例性实施例中的写入电阻Rw、使能电阻Re,或者可以是第十二示例性实施例中的肖特基连接二极管SDz、写入电阻 SRgy0
[1084]接下来,描述发光芯片Cal (C)中各元件之间的电气连接。
[1085]由于传递晶闸管T、耦合二极管Dx、启动二极管DxO、限流电阻R1、和限流电阻R2类似于第八示例性实施例中的这些部件,从而省略这些部件的详细描述。
[1086]发光晶闸管1^1、1^2、1^3、...的阴极端子连接至点亮信号线75。点亮信号线75连接至作为点亮信号φ丨a (φ丨)的输入端子的φ?端子。点亮信号线204a(见图21Β)连接至φ?
端子,从而点亮信号fla (響1>被发送至φ?端子。
[1087]传递晶闸管T的栅极端子Gt经由各肖特基连接二极管SDy逐一连接至发光晶闸管L的栅极端子G1。肖特基连接二极管SDy的阴极端子连接至传递晶闸管T的栅极端子Gt,而肖特基连接二极管SDy的阳极端子连接至发光晶闸管L的栅极端子Gl。
[1088]发光晶闸管L的栅极端子Gl经由各写入电阻SRgy连接至使能信号线76。
[1089]此外,发光晶闸管L的栅极端子Gl经由各肖特基连接二极管SDz连接至写入信号线74。肖特基连接二极管SDz的阳极端子连接至栅极端子G1,且其阴极端子连接至写入信号线74。
[1090]图34A和图34B是根据第十二示例性实施例的发光芯片Cal (C)的布局平面视图和截面视图。图34A是发光芯片Cal (C)的布局平面视图,并示出了集中于发光晶闸管LI至L4和传递晶闸管Tl至T4的部分。图34B是从图34A中所示的线XXXIVB-XXXIVB取的截面图。从而,图34B按照图中从下到上的顺序示出了发光晶闸管LI,肖特基连接二极管SDzl、SDyl,写入电阻SRgyl,耦合二极管Dxl,传递晶闸管Tl。在图34A和图34B中,以各元件和各端子本身的名称来表示它们。
[1091]在图34A中,以实线示出了除电源线71和使能信号线76以外的连接在各元件之间的配线。在图34B中,省略了连接在各元件间的配线。
[1092]对与图24A和图24B所示的第八示例性实施例类似的那些部件标以相同的参考标号,并省略了所述类似部件的详细描述。从而省略了图24A和图24B所示的第八示例性实施例中的第二岛142和第八岛148。在第十二示例性实施例中,写入电阻SRgy形成在第九岛149上。
[1093]如图34A所示,发光晶闸管LI包括在第一岛141中。第三岛143包括从图34A的一侧延伸到另一侧的主干,和从图34A所示的主干产生的多个分支。主干包括电源线71,而分支包括电源线电阻Rgx。第四岛144包括传递晶闸管Tl和耦合二极管Dxl。
[1094]第五岛145包括启动二极管DxO。第六岛146包括限流电阻R1,第七岛147包括限流电阻R2。
[1095]第九岛149类似于图34A所示的第三岛143而包括从图34A的一侧延伸到另一侧的主干,和从该主干产生的多个分支。主干包括使能信号线76,而分支包括写入电阻SRgy。
[1096]在发光芯片Cal (C)中,并行形成类似于第一岛141、第四岛144的各岛。这些岛以类似于第一岛141和第四岛144的方式包括发光晶闸管L2、L3、L4、...和传递晶闸管T2、T3、T4、...。省略了这些部件的描述。
[1097]此外,衬底80的背面包括作为Vsub端子的背面电极85。
[1098]下面参照图34Α和图34Β进一步详细描述第一岛141和第九岛149。
[1099]第一岛141所包括的发光晶闸管LI具有作为衬底80的阳极端子、作为形成在η型第四半导体层84的区111上的η型欧姆电极121的阴极端子、以及作为形成在通过蚀刻去除η型第四半导体层84后露出的P型第三半导体层83上的P型欧姆电极的栅极端子GlI。光从η型第四半导体层84的区111上除了 η型欧姆电极121部分以外的表面发出。
[1100]第一岛141所包括的肖特基连接二极管SDyl和SDzl各自具有作为形成在通过蚀刻去除η型第四半导体层84后露出的P型第三半导体层83上的肖特基电极151和152的阴极端子、以及各自具有作为P型第三半导体层83的阳极端子。即,当使得P型第三半导体层83的电位高于肖特基电子151和152的电位时,就产生正向偏压从而引起电流流动,反之就产生反向偏压从而阻止了电流流动。
[1101]第九岛149所包括的写入电阻SRgy形成在形成于ρ型第三半导体层83上的两个P型欧姆电极134和135之间。ρ型欧姆电极134和135之间的ρ型第三半导体层83用作电阻。
[1102]下面描述图34Α中各元件间的连接关系。仅描述与图24Α和图24Β所示的第八示例性实施例不同的连接关系。
[1103]作为第一岛141的发光晶闸管LI的栅极端子Gll的P型欧姆电极131连接至第九岛149的写入电阻SRgyl的ρ型欧姆电极134。写入电阻SRgyl的ρ型欧姆电极135限定了使能信号线76,并连接至φΕ端子。
[1104]第一岛141的肖特基连接二极管SDzl的肖特基电极151连接至写入信号线74。写入信号线74连接至φW端子。
[1105]第一岛141的肖特基连接二极管SDyl的肖特基电极152连接至电源线电阻Rgxl的P型欧姆电极(无参考标号),并连接至作为第四岛144所包括的传递晶闸管Tl的栅极端子Gtl的ρ型欧姆电极(无参考标号)。电源线电阻Rgxl的ρ型欧姆电极133限定电源线71,并连接至Vga端子。
[1106]其他连接关系类似于利用图24Α和图24Β描述的第八示例性实施例的那些连接关系O
[1107]以此方式,形成了图33所示的发光芯片Cal (C)的电路构造。
[1108]由于如图34Α和图34Β所示,未使用第八示例性实施例中的第二岛142 (见图24Α和图24Β),因此可以减小发光芯片C的衬底80的尺寸(大小)。
[1109]接下来,描述发光装置65的操作。
[1110]图35是用于说明第十二示例性实施例中的发光芯片C的操作的时序图。再一次,类似于第八示例性实施例,将发光芯片C分成发光芯片组#a和#b。
[1111]图35示出了用于说明发光芯片级#1 (发光芯片Cal和Cbl)、发光芯片级#2 (发光芯片Ca2和Cb2)、发光芯片级#3(发光芯片Ca3和Cb3)的操作的时序图。图25示出了控制是否点亮每个发光芯片C中的四个发光晶闸管LI至L4的操作的时序图。
[1112]类似于图25所示的第八示例性实施例,对于发光芯片级#1 (发光芯片Cal和Cbl),假设点亮各发光晶闸管LI至L4。对于发光芯片级#2 (发光芯片Ca2和Cb2),假设点亮发光芯片Ca2的发光晶闸管L2、L3、L4,以及发光芯片Cb2的发光晶闸管L1、L3、L4。发光芯片Ca2的发光晶闸管LI和发光芯片Cb2的发光晶闸管L2被设置为保持熄灭。对于发光芯片级#3 (发光芯片Ca3和Cb3),假设点亮各发光晶闸管LI至L4,并且写入信号cpW3
的发送时刻与写入信号(pW I的发送时刻错开。
[1113]下面,省略与第八示例性实施例相似的那些部分的详细描述,而描述与肖特基连接二极管SDyl和肖特基连接二极管SDzl相关的操作。
[1114]在第十二示例性实施例中,使能信号CpE (cpEa和(pEb )和写入信号fW(fWK cpW2、cpW3、.■.,)的〃H〃和〃L〃相对于第八示例性实施例(见图25)中的信号具有相反的关系。
[1115]即,使能信号fEa在时间点a为〃L〃 (-3.3V),并在时间点d从〃L〃变换为"H" (OV)。然后,在时间点h,使能信号cpEa从"H"变换为"L"。后面为类似的操作模式。
[1116]写入信号(pW I在时间点a为〃L〃 (-3.3V),并在时间点e从〃L〃变换为"H" (OV)。在时间点f,写入信号<pwi从"H"变换为〃L〃。后面为类似的操作模式。
[1117]对于点亮信号φ? (<pla和cplb),第八示例性实施例中的〃L〃(-3.3V)被设置为"Ls" (-2.5V < "Ls" ( -1.5V)。
[1118]现在,参照图33利用图35的时序图来描述发光芯片Cal和Cbl的操作。仅描述与第八示例性实施例中不同的操作。对每个时间点所标的参考标号与第八示例性实施例中的相同。
[1119]假设在由GaAs、GaAlAs、...制成的P型半导体层83中形成肖特基结,以及肖特基结的正向电位Vs为0.5V。
[1120](I)时间点 a
[1121]〈发光装置65>
[1122]在图35所示的时序图中的时间点a,信号产生电路110的使能信号产生部件130a将使能信号cpEa设置为〃L〃 (-3.3V),而其使能信号产生部件130b将使能信号设置为〃L〃 (-3.3V)。于是,使能信号线203a和203b被设置为〃L〃 (-3.3V)(见图21B)。相应地,每个发光芯片C的fE端子都被设置为〃L〃(见图33)。
[1123]信号产生电路110的写入信号产生部件150将写入信号(()W1至…认]^设置成〃L〃。于是,写入信号线205至224被设置成〃L〃(见图21B)。相应地,每个发光芯片C的(pW端子都被设置成〃L〃(见图33)。
[1124]〈发光芯片Cal>
[1125]由于φΕ被设置为〃L〃(-3.3V),因此发光晶闸管L的栅极端子Gl (肖特基连接二极管SDz和SDy的阳极端子)的电位被设置为〃L〃。
[1126]由于(pWl端子都被设置成〃L〃,因此肖特基连接二极管SDz的阴极端子也被设置成〃L〃。S卩,肖特基连接二极管SDz的阳极端子和阴极端子的电位都为〃L〃。
[1127]另一方面,由于传递晶闸管Tl的栅极端子Gtl的电位如第八示例性实施例所述为-1.5V,因此肖特基连接二极管SDyl的阴极端子变为-1.5V。从而,肖特基连接二极管SDyl反向偏置。由于传递晶闸管T2的栅极端子Gt2的电位为-3V,因此肖特基连接二极管SDy2也反向偏置。由于每个晶闸管Tn(η彡3)的栅极端子Gt的电位为〃L",因此每个肖特基连接二极管SDyn(n ^ 3)的阴极端子也为〃L〃。即,每个肖特基连接二极管SDyn(n ^ 3)的阳极端子和阴极端子的电位都为"L"。
[1128]S卩,由于肖特基连接二极管SDy和SDz处于反向偏置状态或阳极端子和阴极端子都具有相同的电位,因此栅极端子Gl的电位不受影响。从而,栅极端子Gl变为〃L〃(-3.3V),从而发光晶闸管L的阈值电压变为-4.8V。
[1129]〈发光芯片Cbl>
[1130]由于发光芯片Cbl的操作与发光芯片Cal的操作相同,故省略其描述。
[1131](2)时间点 b
[1132]在时间点b,发送至发光芯片组#&的第一传递信号cpla从〃H〃(0V)变换为
〃L〃 (-3.3V)。相应地,发光装置65进入操作状态。
[1133]〈发光芯片Cal>
[1134]传递晶闸管Tl导通,从而栅极端子Gtl (肖特基连接二极管SDyl的阴极端子)的电位被设置为"H" (OV)。由于肖特基连接二极管SDyl的阳极端子(栅极端子Gll)已经为〃L"(-3.3V),因此肖特基连接二极管SDyl保持反向偏置状态。
[1135]尽管栅极端子Gt2(肖特基连接二极管SDy2的阴极端子)的电位变为_1.5V,阳极端子(栅极端子G12)类似于肖特基二极管SDyl已经为〃L〃(_3.3V),因此肖特基连接二极管SDy2保持反向偏置状态。从而,栅极端子Gll的电位保持在〃L〃(-3.3V)。尽管栅极端子Gt3的电位改变,但是肖特基连接二极管SDy3也保持反向偏置状态。因此,所有的栅极端子Gl都保持在"L" (-3.3V)。因此,每个发光晶闸管L的阈值电压都保持在-4.8V。
[1136]〈发光芯片Cbl>
[1137]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此保持发光芯片Cbl的初始状态。
[1138](3)时间点 c
[1139]在时间点C,发送至发光芯片组#a的点亮信号CpIa从〃H〃 (OV)变换至〃Ls〃 (-2.5V< "Ls"彡-1.5V)。
[1140]〈发光芯片Cal>
[1141]由于发光晶闸管L的阈值电压为-4.8V,因此发光晶闸管L不点亮(发光)。从而,恰在时间点c之后只有传递晶闸管Tl处于ON状态。
[1142]〈发光芯片Cbl>
[1143]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此保持发光芯片Cbl的初始状态。
[1144](4)时间点 d
[1145]在时间点d,发送至发光芯片组#a的使能信号fEa从〃L〃 (-3.3V)变换至〃H"(OV)。
[1146]〈发光芯片Cal>
[1147]栅极端子Gl的电位开始从〃L〃变换为"H"。另一方面,肖特基连接二极管SDz的阴极端子连接至处于〃L〃的写入信号线74。从而,肖特基连接二极管SDz随着栅极端子Gl的电位改变而变换至正向偏置。于是,栅极端子Gl的电位变为-2.8V,该电位由写入信号线74的电位〃L〃(-3.3V)减去由于正向偏置的肖特基连接二极管SDz造成的肖特基结的正向电位Vs (0.5V)得到。
[1148]另一方面,由于栅极端子Gtl的电位为0V,且栅极端子Gt2的电位为-1.5V,因此肖特基连接二极管SDyl和SDy2处于反向偏置状态。由于栅极端子Gt3的电位为-3V,且每个栅极端子Gtn (η彡3)的电位为〃L〃 (-3.3V),因此每个栅极端子Gln (η彡3)的电位(-2.8V)和〃L〃之差在绝对值上小于肖特基结的正向电位Vs (0.5V)。从而,栅极端子Gl的电位不受肖特基连接二极管SDy的影响。
[1149]如上所述,栅极端子Gl的电位在时间点d变为-2.8V。然而,发光晶闸管L的阈值电压为-4.3V。因此,即使点亮信号fla为〃Ls〃 (-2.5V < 〃Ls〃 ( -1.5V),发光晶闸管L也不会导通,从而不会点亮(不会发光)。
[1150]〈发光芯片Cbl>
[1151]由于发送至发光芯片Cbl所属的发光芯片组#b的信号未改变,因此保持发光芯片Cbl的初始状态。
[1152](5)时间点 e
[1153]在时间点e,发送至发光芯片组#a的发光芯片Cal和发光芯片组#b的发光芯片Cbl所属的发光芯片级#1的写入信号CpWl从〃L〃 (-3.3V)变换至"H" (OV)。
[1154]〈发光芯片Cal>
[1155]当将写入信号(pWl设置为〃H〃且将写入信号线74的电位设置成〃H〃时,连接至写入信号线74的肖特基连接二极管SDzl的阴极端子被设置成"H"。在该时间点,肖特基连接二极管SDyl的阴极端子(Gtl)为〃H〃(0V)。此外,肖特基连接二极管SDz的阳极端子经由写入电阻SRgyl连接至处于"H"的使能信号线76。从而,发光晶闸管LI的栅极端子Gll变为"H" (OV)。相应地,发光晶闸管LI的阈值电压变为-1.5V,从而发光晶闸管LI由于点亮信号线75为〃Ls〃 (-2.5V < 〃Ls〃 ( -1.5V)而导通,从而点亮(发光)。
[1156]另一方面,栅极端子Gt2的电位已经为-1.5V。从而,写入信号线74的电位变为〃H〃 (OV),并且栅极端子G12开始从-2.8V向〃H〃变化,在达到-1V时,肖特基连接二极管SDy2变为正向偏置,从而栅极端子G12的电位被设置为-1V。从而,发光晶闸管L2的阈值电压被设置为-2.5V。由于点亮信号线75为〃Ls〃(-2.5V < 〃Ls〃 ( -1.5V),因此发光晶闸管L2不会导通,从而不会点亮(不发光)。
[1157]类似地,栅极端子Gt3的电位已经为-3V。从而,写入信号线74的电位变为〃H〃 (OV),并且栅极端子G13开始从-2.8V向〃H〃变化,在达到-2.5V时,肖特基连接二极管SDy3变为正向偏置,从而栅极端子G13的电位保持在_2.5V。从而,发光晶闸管L3的阈值电压被设置为-4V。由于点亮信号线75为〃Ls〃(-2.5V < 〃Ls〃 ( -1.5V),因此发光晶闸管L3不会导通,从而不会点亮(不发光)。
[1158]类似地,每个栅极端子Gtn (n ^ 4)的电位都已经为_3.3V,因此每个栅极端子Gln(n彡4)的电位都保持在_2.8V。从而,由于每个发光晶闸管Ln(η彡4)的阈值电压为-4.3V,从而每个发光晶闸管Ln (n ^ 4)不会导通,从而不会点亮(不会发光)。
[1159]因此,恰在时间点e之后,传递晶闸管Tl和发光晶闸管LI处于ON状态。
[1160]〈发光芯片Cbl>
[1161]如上所述,在时间点e,写入信号φ胃I从〃 L 〃(-3.3V)变换至〃H〃 (OV)。然而,使能信号fEb保持在"L" (-3.3V)。
[1162]肖特基连接二极管SDz的阳极端子经由写入电阻SRgyl连接至处于〃L〃的使能信号线76,而肖特基连接二极管SDz的阴极端子连接至已被设置为"H"的写入信号线74。从而,肖特基连接二极管SDz变为反向偏置,从而栅极端子Gl不受写入信号fWl (写入信号线74)已经从〃L〃变换至〃H〃的事件的影响。
[1163]从而,发光晶闸管L的阈值电压保持在-4.8V。
[1164]在时间点e,点亮信号φ.保持在"H"状态。从而,发光晶闸管L不管其阈值电压如何都不导通,从而不点亮(不发光)。
[1165]然而,即使点亮信号被设置为〃Ls〃 (-2.5V < 〃Ls〃 ( -1.5V),阈值电压也类似于如上所述发光芯片Cal在时间点k的状态而保持-4.8V。从而,发光晶闸管L不管其阈值电压如何都不导通,从而不点亮(不发光)。
[1166]随后的操作是对根据第八示例性实施例的操作、以及上述肖特基连接二极管SDy和SDz的操作的重复。从而,省略了随后操作的描述。
[1167]如上所述,在第十二示例性实施例中,通过将使能信号f E和写入信号φ冒都设置成"H"状态,使得经由肖特基连接二极管SDy连接至处于ON状态的传递晶闸管T的发光晶闸管L会导通,从而点亮(发光)。
[1168]即,在使能信号φΕ为"H"的发光芯片C中,通过使写入信号CpW从"L"变换至"H"
而使得发光晶闸管L能够点亮(发光)。即,使能信号φΕ将发光晶闸管L设置为半选中状态。
[1169]另一方面,如果使能信号φΕ为〃L〃,则即使写入信号(pW从〃L〃变换至"H"也防止了发光晶闸管L被点亮(使其发光)。
[1170]因此,将多个发光芯片C分成多个发光芯片组,同时将属于每个发光芯片组的发光芯片C归入多个发光芯片级。然后将一组信号(第一传递信号φ?、第二传递信号φ2、使能信号φΕ和点亮信号φ?)共同发送至每个发光芯片级。此处,将使能信号φΕ设置为"H"的时刻对于每个发光芯片组都不同,并将该信号发送至各发光芯片组。发光装置65可以通过对应于使能信号φΕ为"H"的时刻,向发光芯片级发送写入信号φ冒的"H"时间间隔来进行驱动。
[1171]从而,为每个发光芯片组共同设置了用于点亮(发光)的大电流流过的点亮信号线204,从而可抑制配线的数量。通过减少流过大电流的配线的数量,可以减小发光装置65的电路板62的尺寸(大小)。
[1172](第十三示例性实施例)
[1173]在第八示例性实施例中,将40个发光芯片C分成了包括20个发光芯片Cal至Ca20的发光芯片组#a和包括20个发光芯片Cbl至Cb20的发光芯片组#b,以及分成了 20个发光芯片级(#1至#20),每一个发光芯片级都包括属于发光芯片组#8的一个发光芯片C和属于发光芯片组#b的另一个发光芯片C,以形成每个发光芯片级。
[1174]在第十三示例性实施例中,40个发光芯片C (发光芯片Cl至C40)被分成了多个发光芯片层(根据第十三示例性实施例为#L1、#L2和#L3),并且将第八示例性实施例应用于每个发光芯片层。即,在每个发光芯片层中,提供了发光芯片组#&和此,同时每个发光芯片级都包括分别属于发光芯片组#a和#b的两个发光芯片C(见如下所述的图39)。
[1175]下面,对与第八示例性实施例类似的那些部件标以相同的参考标号,并省略了所述类似部件的详细描述。
[1176]图36是示出根据第十三示例性实施例的发光芯片C的构造的示意图。
[1177]发光芯片C包括多个输入端子(Vga端子、φ2端子、φ署端子、φΕΙ端子、φΕ2端子、φ I端子和φ?端子),这些输入端子是处于衬底80的长边方向上的两端部的用于接收各种控制信号的多个焊盘。这些输入端子按照Vga端子、f2端子、fW端子、φΕΙ端子的顺序从衬底80的一端开始设置,以及按照φ?端子、fl端子和φΕ2端子的顺序从衬底80的另一端开始设置。发光元件阵列102设置在φΕΙ端子和φΕ2端子之间。
[1178]图37是示出根据第十三示例性实施例的发光装置65的信号产生电路110的构造以及电路板62上的配线构造。图37示出了发光芯片Cl至ClO部分。
[1179]信号产生电路110包括:第一传递信号产生部件120,其发送第一传递信号φ?
和第二传递信号f2;使能信号产生部件130,其发送使能信号cpEa、fEb和使能信号φΕ2Κ φΕ22、φΕ23;点亮信号产生部件140,其发送点亮信号φ--至φΙ6;以及写入信号产生部件150,其发送写入信号(pWl至cpW7a
[1180]发光芯片C(发光芯片Cl至C40)以交错方式布置,从而奇数编号的发光芯片Cl、C3、C5、...,和偶数编号的发光芯片C2、C4、C6、...彼此相对。发光芯片C(发光芯片Cl至C40)被布置为发光芯片C的各发光兀件沿第一扫描方向以预定间隔排列。
[1181]下面描述连接信号产生电路110和发光芯片C(发光芯片Cl至C40)的配线。
[1182]电路板62包括第一传递信号线201和第二传递信号线202,其分别用于将第一传递信号φ?和第二传递信号φ2从信号产生电路110的传递信号产生部件120发送至发光芯片C(发光芯片Cl至C40)的φ?和φ2端子。第一传递信号φ I和第二传递信号φ2被共同(并行)发送至发光芯片C (发光芯片Cl至C40)。
[1183]电路板62包括使能信号线203a至203e,其分别将使能信号fEa、cpEb、φΕ21、φΕ22、φΕ23从信号产生电路110的使能信号产生部件130发送至发光芯片C(发光芯片Cl至C40)的φΕΙ和φΕ2端子。使能信号fEa和cpEb被发送至φΕΙ端子,而使能信号φΕ21、φΕ22、φ.Ε23被发送至φΕ2端子。
[1184]电路板62包括点亮信号线204a至204f,其用于将点亮信号flal、(plbK <pla2、(plb2、(pla3、(plb3从点亮信号产生部件140经由各限流电阻RI发送至发光芯片C (发光芯片Cl至C40)的φ?端子。
[1185]电路板62包括写入信号线205至211,其用于将写入信号fWl至f胃7从信号产生电路I1的写入信号产生部件150发送至发光芯片C (发光芯片Cl至C40)的<pW端子。
[1186]图38是示出发光芯片C(发光芯片Cl至C40)和待发送的使能信号(pEa、cpEb、φΕ21、φΕ22, φΕ23,写入信号(pWl 至 tpW7,以及点亮信号
flal, fib K (pla2、q)Ib2、(pla3、tplb3间的关系的示意图。图37所示的电路板62上的配线构造根据图38所示的关系来提供。
[1187]例如,发光芯片Cl的φΕΙ端子连接至使能信号线203a,以发送使能信号fEa, φΕ2端子连接至使能信号线203c,以发送使能信号φΕ21。q>W端子连接至写入信号线205以发送写入信号fWlo φ?端子连接至点亮信号线224a以发送点亮信号flal。其他发光芯片C2至C40与各信号具有类似的关系。
[1188]图39是示出根据第十三示例性实施例的被布置为矩阵形式中的各元素的发光装置65的各发光芯片C的示意图。
[1189]图39中,发光芯片C(发光芯片Cl至C40)被布置为(2X7) X3矩阵形式中的各元素。图39示出了发光芯片C(发光芯片Cl至C40)与使能信号(pEa、φEb' φΕ21、φΕ22、(pE23,写入信号 cpWl 至 φ\¥7,以及点亮信号
cplal、φ—ib】、cpla2、cplb2、<pla3、(p!b3 间的关系。
[1190]此处,发光芯片层#L1 由 14个发光芯片(:1、02、07、08、(:13、(:14、(:19、020、025、C26、C31、C32、C37、C38定义,且发光芯片组#&包括上述发光芯片中的七个C1、C7、C13、C19、C25、C31、C37,以及发光芯片组#b包括剩余的七个发光芯片C2、C8、C14、C20、C26、C32、C38。发光芯片级(#1至#7)中每一个都包括属于发光芯片组#&的一个发光芯片,和属于发光芯片组#b的另一个发光芯片。例如,发光芯片级#1包括发光芯片Cl和C2。
[1191]此外,发光芯片层#L2 由 14 个发光芯片 C3、C4、C9、C10、C15、C16、C21、C22、C27、C28、C33、C34、C39、C40定义,且发光芯片组#&包括上述发光芯片中的七个C3、C9、C15、C21、C27、C33、C39,以及发光芯片组#b包括剩余的七个发光芯片C4、C1、C16、C22、C28、C34、C40。发光芯片级(#1至#7)中每一个都包括属于发光芯片组#a的一个发光芯片,和属于发光芯片组#b的另一个发光芯片。
[1192]此外,发光芯片层#L3 由 12 个发光芯片 C5、C6、C11、C12、C17、C18、C23、C24、C29、C30、C35、C36定义,且发光芯片组#a包括上述发光芯片中的六个C5、Cll、C17、C23、C29、C35,以及发光芯片组#b包括剩余的六个发光芯片C6、C12、C18、C24、C30、C36。发光芯片级(#1至#6)中每一个都包括属于发光芯片组#a的一个发光芯片,和属于发光芯片组#b的另一个发光芯片。发光芯片层#L3不包括发光芯片级#7。
[1193]即,在第十三示例性实施例中,发光芯片层#L1至#L3均包括第八示例性实施例中所示的发光芯片组#a和#b。
[1194]类似于第八示例性实施例,对于所有发光芯片层#L1至#L3,将被发送至发光芯片C(发光芯片Cl至C40)中每一个发光芯片的φΕΙ端子的使能信号(pEa和(pEb共同发送至发光芯片组#a所包含的发光芯片C和发光芯片组#b所包含的发光芯片C。
[1195]类似于第八示例性实施例,对于所有发光芯片层#L1至#L3,分别将被发送至发光芯片C(发光芯片Cl至C40)中每一个发光芯片的CpW端子的写入信号(pWl至cpW7共同发送至发光芯片级(#1至#7),每个发光芯片级都包括发光芯片组#a所包含的一个发光芯片C和发光芯片组#b所包含的另一个发光芯片C。
[1196]对于所有的层,共同地将点亮信号(plal、fib I分别发送至发光芯片层#Ll的发光芯片组to和#b的_端子、将点亮信号φ丨a2、(plb2分别发送至发光芯片层#L2的发光芯片组#&和#h的φ?端子,以及将点亮信号#a3、q>Ib3分别发送至发光芯片层札3的发光芯片组#a和#b的φ?端子。
[1197]使能信号φΕΙ、(ρΕ22, φΕ23分别被共同发送至发光芯片层#L1至#L3所包括的发光芯片C的φΕ2端子。SP,使能信号φΕ21、φΕ22、φΕ23分别是选择(指定)发光芯片层#L1至札3的信号。
[1198]从上述的配线构造可以看出,对于发光芯片层#L1至#L3中的每一层可以不区分发光芯片组#a和#b,但是对于所有的发光芯片层#L1至#L3可以定义发光芯片组#a和#b。类似的论述可应用于发光芯片级#1至#7。
[1199]此处,描述根据第十三示例性实施例的发光装置65的电路板62的配线数量。
[1200]如图37所示,第十三示例性实施例包括电源线200a和200b、第一传递信号线201、第二传递信号线202、使能信号线203a至203e、写入信号线205至211、以及点亮信号线204a至204f,从而配线的总数为二十二条。因此,该数量为未采用第十三示例性实施例情况的四十四条的1/2。
[1201]如上所述,在第八示例性实施例中,可以考虑将发光芯片C布置为图22所示的二维配线构造。相比于此,在第十三示例性实施例中,可以考虑将发光芯片C布置成三维配线构造。
[1202]图40是用于说明根据第十三示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片C的电路构造的等效电路示意图。此处,利用发光芯片Cl作为实例来描述发光芯片C。现在,在图40中,将发光芯片C表示为发光芯片Cl(C)。与图36不同,在图40
中,各输入端子(Vga、cp2、fWl、Cpw, φΕΚ φΕ2、fl和φ?端子)在图40的左侧示出。
[1203]图40中的发光芯片Cl (C)等效于用肖特基使能二极管SDell和SDel2来代替肖特基使能二极管SDel的图6所示的第一示例性实施例的发光芯片Cl (C)。
[1204]肖特基使能二极管SDell的阴极端子连接至使能信号线76a,肖特基使能二极管SDel2的阴极端子连接至使能信号线76b。使能信号线76a连接至φΕΙ端子,而使能信号线76b连接至φΕ2端子。
[1205]根据第十三示例性实施例,利用写入信号cpW,使能信号φΕ1、φΕ2和栅极端子
Gt来选择发光芯片C。因此,每个发光芯片C都需要具有4个输入端的AND功能。
[1206]利用图40中所示的以点划线圈起来的连接电阻Ral、肖特基写入二极管SDwl、肖特基使能二极管SDel1、和肖特基使能二极管SDe12来描述4-输入AND电路AND5。
[1207]在4-输入AND电路AND5中,连接电阻Ral的一个端子O连接至肖特基写入二极管SDwl的阳极端子,并连接至肖特基使能二极管SDell和肖特基使能二极管SDel2的阳极端子。连接电阻Ral的另一端子X连接至传递晶闸管Tl的栅极端子Gtl。肖特基写入二极管SDwl的阴极端子Y连接至写入信号线74,肖特基使能二极管SDell的阴极端子W连接至使能信号线76a,以及肖特基使能二极管SDe21的阴极端子Z连接至使能信号线76b。
[1208]在其他栅极端子Gt2、Gt3、Gt4、...和栅极端子G12、G13、G14、...之间分别设置相似的4-输入AND电路AND5。
[1209]端子X、端子Y、和端子Z用作输入端子,而端子O用作输出端子。当将端子X处的电位Gt⑴、端子Y处的电位fW(Y)、端子W处的电位fElfW)、以及端子Z处的电位φΕ2(Ζ}都设置为"H" (OV)时,4-输入AND电路AND5在端子O处输出为"H" (OV)的电位Gl (O)。从而,当发光晶闸管L的阈值电压被设置为-1.5V,且点亮信号φ? (对于发光芯片Cl为flal)为〃L〃(-3.3V),发光晶闸管L导通从而点亮(发光)。
[1210]从而,4-输入AND电路AND5用作具有4个输入端的AND电路。
[1211]由于发光装置65和发光芯片Cl (C)与第一不例性实施例中所述的发光装置65和发光芯片Cl (C)类似地进行操作,因此省略其描述。
[1212]此处,发光芯片C被布置为三维配线构造,但是也可以布置为更高维数的配线构造。
[1213](第十四示例性实施例)
[1214]第十四示例性实施例具有与第八示例性实施例不同的发光装置65的信号产生电路I1的构造以及电路板62上的不同配线构造。
[1215]图41是示出根据第十四示例性实施例的发光装置65的信号产生电路110的构造及电路板62上的配线构造的示意图。发光芯片C的构造与第八示例性实施例(见图21A和图23)中的相同。图41示出了发光芯片Cal至Ca5和发光芯片Cbl至Cb5的部分。
[1216]下面,主要描述第十四示例性实施例中与第八示例性实施例不同的那些部件,并对与第八示例性实施例类似的部件标以相同的参考标号,并省略这些类似部件的详细描述。
[1217]信号产生电路110包括取代第八示例性实施例中的点亮信号产生部件140 (图21B中的点亮信号产生部件140a和140b)的熄灭信号产生部件170a,其发送熄灭信号CpRa;以及熄灭信号产生部件170b,其发送熄灭信号φΜ>-此处,将熄灭信号产生部件170a和170b
统称为熄灭信号产生部件170。当不单独进行区分时,将熄灭信号cpRa和cpRb称作熄灭信号(pRo
[1218]电路板62包括电源线200c,其经由限流电阻RI向发光芯片组#a(发光芯片Cal至Ca20)的发光芯片C的φ?端子提供电源电位Vga。类似地,电路板62包括电源线200d,
其经由限流电阻RI向发光芯片组#h (发光芯片Cbl至Cb20)的发光芯片C的φ丨端子提供电源电位Vga。
[1219]电路板62包括熄灭信号线240a,其将熄灭信号fRa从熄灭信号产生部件170a提供给包括在发光芯片组#&(发光芯片Cal至Ca20)中的发光芯片C的fl端子。电路板62还包括熄灭信号线240b,其将熄灭信号(pRb从熄灭信号产生部件170b提供给包括在发光芯片组#b (发光芯片Cbl至Cb20)中的发光芯片C的fl端子。熄灭信号线240a和240b经由各二极管Di连接在发光芯片C (发光芯片Cal至Ca20,Cbl至Cb20)和限流电阻RI之间。各二极管Di的阴极端子分别连接至发光芯片C(发光芯片Cal至Ca20,Cbl至Cb20)的φ?
端子,以及各二极管Di的阳极端子连接至熄灭信号产生部件170a和170b,从而电流可以从熄灭信号产生部件170a和170b流向发光芯片C (发光芯片Cal至Ca20,Cbl至Cb20)的
φ?端子。
[1220]图42是用于说明根据第十四示例性实施例的发光芯片C的操作的时序图。
[1221]除分别以熄灭信号(pRa、<pRb代替点亮信号(pla、φ丨b以外,第十四示例性实施例的时序图就等同于图25所示的第八示例性实施例中的时序图。时序图的其他部分与第八示例性实施例中的相同。因此,下面描述熄灭信号<pRa和<pRb。
[1222]发光芯片组#a的发光芯片C(发光芯片Cal至Ca20)的_端子经由各限流电阻RI连接至用于提供电源电位Vga(〃L〃 (-3.3V))的电源线200c。当熄灭信号fRa在图42所示的时序图中的时间点c从〃H" (OV)变换至〃L〃(-3.3V)时,二极管Di变为反向偏置。从而,发光芯片组#a的发光芯片C (发光芯片Cal至Ca20)的φ〗端子的电位变为电源电位Vga ("L" (-3.3V))。
[1223]当写入信号CpWI类似于第八示例性实施例在时间点e从"H" (OV)变换至
〃L〃(-3.3V)时,发光芯片组#a的发光芯片Cal中的写入晶闸管Ml导通。相应地,栅极端子Gll被设置为-1.5V,从而发光晶闸管LI的阈值电压被设置成-3V,因此发光晶闸管LI导通,从而点亮(发光)。
[1224]随后,在时间点O,当熄灭信号CpRa从〃L〃 (-3.3V)变换为〃H〃 (OV)时,二极管Di变为正向偏置,从而发光芯片组#a的发光芯片C(发光芯片Cal至Ca20)中的每一个反光芯片的#端子的电位被设置为二极管Di的扩散电位。假设二极管Di由硅制成,则此时扩散电位为0.6V。从而,_端子的电位为-0.6V。由于该电位在绝对值上小于发光晶闸管L要保持在ON状态的电位(-1.5V),因此发光晶闸管L不会保持在ON状态,从而其关断,并熄灭。
[1225]此外,当熄灭信号<pRa在时间点P从"H" (OV)变换至〃L〃 (-3.3V)时,二极管Di变为反向偏置。相应地,发光芯片组#a的发光芯片C(发光芯片Cal至Ca20)的φ?端子的电位被设置为电源电位Vga (〃L〃 (-3.3V))。
[1226]以此方式,熄灭信号(pRa以与点亮信号-1a相同的方式操作,对于熄灭信号fRb也是一样。
[1227]在第十四示例性实施例中,只需要熄灭信号q>Ra和CpRb来控制发光芯片C(发光芯片Cal至Ca20,Cbl至Cb20)的fl端子的电位,而不需要其提供大的电流。从而,对于熄灭信号线240a和240b,无需使用低电阻配线。
[1228](第十五示例性实施例)
[1229]第十五示例性实施例与第十四示例性实施例的不同之处在于发光装置65的电路板62上的配线构造。在图41所示的第十四示例性实施例中,在熄灭信号线240a、240b与发光芯片C(发光芯片Cal至Ca20,Cbl至Cb20)中的每一个发光芯片的fl端子之间使用了二极管Di。根据第十五示例性实施例,使用了晶体管Tr。
[1230]图43是示出根据第十五示例性实施例的发光装置65的电路板62上的配线构造的示意图。发光芯片C的构造与第八示例性实施例(见图21A和图23)相同。图43示出了发光芯片Cal至Ca5和发光芯片Cbl至Cb5的部分。
[1231]下面,主要描述第十五示例性实施例中与第十四示例性实施例中不同的那些部件,对与第十四示例性实施例相似的部件标以相同的参考标号,并省略这些相似部件的详细描述。
[1232]电路板62的熄灭信号线240a和240b经由各晶体管Tr连接在发光芯片C(发光芯片Cal至Ca20,Cbl至Cb20)的φ?端子与限流电阻RI之间。例如,晶体管Tr是ρηρ型。
晶体管Tr的基极端子连接至熄灭信号线240a或240b。晶体管Tr的集电极端子连接至连接在限流电阻RI和发光芯片C(发光芯片Cal至Ca20,Cbl至Cb20)中的每一个发光芯片的φ?端子之间的部分。为晶体管Tr的发射极提供"H" (OV)的基准电位Vsub。
[1233]图44是用于说明根据第十五示例性实施例的发光芯片C的操作的时序图。
[1234]除了熄灭信号fRa、(pRb的"H" (OV)和"L" (-3.3V)相互反转外,第十五示例性实施例的时序图等同于图42所示的第十四示例性实施例的。该时序图的其他部分与第八示例性实施例的相同。从而,下面描述熄灭信号fRa和cpRb
[1235]发光芯片组#a的发光芯片C (发光芯片Cal至Ca20)的φ?端子经由各限流电阻RI连接至用于提供电源电位Vga (〃L〃 (-3.3V))的电源线200c。当熄灭信号CpRa在图44所示的时序图中的时间点c从〃L〃(-3.3V)变换至"H" (OV)时,晶体管Tr由于其发射极和基极端子(fRa的电位)为〃H" (OV)而变为OFF状态。从而,发光芯片组#a的发光芯片C(发光芯片Cal至Ca20)的φ?端子的电位变为电源电位Vga(〃L〃(-3.3V))。
[1236]当写入信号CpWi在时间点e从〃H" (OV)变换至〃L〃 (_3.3V)时,发光芯片组#&的发光芯片Cal中的写入晶闸管Ml导通。相应地,发光芯片组#a的发光芯片Cal的栅极端子Gll被设置为-1.5V,从而发光芯片组#8的发光芯片Cal的发光晶闸管LI的阈值电压被设置成-3V,因此发光晶闸管LI导通,从而点亮(发光)。
[1237]随后,当熄灭信号CpRa在时间点O从"H" (OV)变换为〃L〃 (_3.3V)时,晶体管Tr的发射极端子和基极端子之间的部分变为正向偏置,从而晶体管Tr变为ON状态。相应地,晶体管Tr的集电极端子的电位变为发射极端子的电位,即,基准电位Vsub ("H" (OV))。发光芯片组#a的发光芯片C (发光芯片Cal至Ca20)中的每一个发光芯片的φ?端子的电位变为〃H〃 (OV),从而已经处于ON状态的发光晶闸管LI在其阳极端子和阴极端子上具有相同的电位,从而其关断,并熄灭。
[1238]当熄灭信号(pRa在时间点P从〃L〃 (-3.3V)变换至〃H〃 (OV)时,晶体管Tr变为OFF状态。相应地,发光芯片组#a的发光芯片C (发光芯片Cal至Ca20)中的每一个发光芯片的φ?端子的电位变为电源电位Vga ("L" (-3.3V))。
[1239]以此方式,熄灭信号fRa以与点亮信号fla相同的方式操作,对于熄灭信号φΜ>也是一样。
[1240]在第十五示例性实施例中,熄灭信号(J)Ra和cpRb被发送至晶体管Tr的基极端子,
以及仅需这些熄灭信号来将晶体管Tr从ON状态变换为OFF状态,而不需要其提供大电流。因此,对于熄灭信号线240a和240b,无需使用低电阻配线。
[1241](第十六示例性实施例)
[1242]第十六示例性实施例与第十五示例性实施例的不同之处在于发光装置65的电路板62上的配线构造以及发光芯片C的电路构造。
[1243]第十五示例性实施例中的发光芯片C与第八示例性实施例的(见图23)相同。根据第十六示例性实施例的发光芯片C通过在第八示例性实施例的发光芯片C中包括熄灭晶闸管RT(见稍后描述的图46)来构造。
[1244]图45A和图45B是示出根据第十六示例性实施例的发光芯片C的构造、发光装置65的信号产生电路110的构造以及电路板62上的配线构造的示意图。图45A示出了发光芯片C的构造,而图45B示出了发光装置65的信号产生电路110的构造,以及电路板62上的配线构造。
[1245]如图45A所示,发光芯片C包括多个输入端子(φΕ端子、φ?端子、Vga端子φ2端子、(pW端子、CpR端子φ?端子),这些输入端子是多个焊盘。这些输入端子从衬底80的一端开始按照φΕ端子、fl端子、和Vga端子的顺序设置,并且从衬底80的另一端开始按照φ?端子、cpR端子、φ胃端子和φ2端子的顺序设置。发光元件阵列102设置在Vga端子和φ2端子之间。
[1246]如图45Β所示,发光装置65的信号产生电路110的构造与第十四示例性实施例(见图41)的构造相同。从而,对于设置在电路板62上的配线构造,主要描述与第十四示例性实施例不同的那些部件,对与第十四示例性实施例相似的那些部件标以相同的参考标号,并省略这些相似部件的详细描述。
[1247]设置在电路板62上用于发送熄灭信号fRa的熄灭信号线240a连接至属于发光芯片组#a的发光芯片C (发光芯片Cal至Ca20)的-端子。设置在电路板62上用于发送熄灭信号fRb的熄灭信号线240b连接至属于发光芯片组#b的发光芯片C (发光芯片Cbl至Cb20)的φ?端子。
[1248]此处,可以将熄灭晶闸管RT的阳极端子、阴极端子和栅极端子分别称为第五阳极端子、第五阴极端子和第五栅极端子。
[1249]图46是用于说明根据第十六示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片C的电路构造的等效电路示意图。此处,利用发光芯片Cl作为实例来描述发光芯片C。现在,在图46中,将发光芯片C表示为发光芯片Cal (C)。其他发光芯片Ca2至Ca20、Cbl至Cb20的构造与发光芯片Cal的构造相同。在图46中,各输入端子尽管处于与图45中的发光芯片C的各输入端子不同的位置上,但是为了方便描述,在图46的左侧示出了各输入端子。
[1250]下面,主要描述第十六示例性实施例中与图23所示的第八示例性实施例中的发光芯片C的电路构造不同的发光芯片Cal (C)的电路构造的部件,对与第八示例性实施例中的发光芯片C相似的那些部件标以相同的参考标号,并省略这些相似部件的详细描述。
[1251]根据第十六示例性实施例,点亮信号线75连接至发光芯片Cal (C)中的Vga端子。尽管图46示出了两个Vga端子,但是这些端子形成了一个公共端子。
[1252]发光芯片Cal (C)包括熄灭晶闸管RT。熄灭晶闸管RT的阳极端子连接至发光芯片Cal (C)的衬底80。熄灭晶闸管RT的阴极端子经由熄灭电阻Rr连接至提供熄灭信号fRa《(PR)的tpR端子。熄灭晶闸管RT的栅极端子连接至提供电源电位Vga(〃L〃 (-3.3V))的点亮信号线75。
[1253]在第十六示例性实施例中,发光装置65根据第十五示例性实施例的图44所示的时序图操作。
[1254]作为发送熄灭信号fRa的熄灭信号端子实例的(PR.端子连接至熄灭晶闸管RT的栅极端子。
[1255]当熄灭信号-Ra在时间点C为〃H〃 (OV)时,熄灭晶闸管RT的阈值电压为_4.8V。尽管熄灭晶闸管RT的阴极端子连接至提供电源电位Vga(〃L〃 (-3.3V))的点亮信号线75,熄灭晶闸管RT不导通。从而,点亮信号线75的电位保持在〃L〃 (-3.3V)。
[1256]当写入信号CpWl在时间点e从〃H〃 (OV)变换至〃L〃(-3.3V)时,写入晶闸管Ml导通,于是发光晶闸管LI导通从而点亮(发光)。于是,点亮信号线75变为发光晶闸管LI的阳极端子的电位-1.5V。相应地,熄灭晶闸管RT的阈值电压变为-3V。
[1257]当熄灭信号φΚΑ在时间点ο从"H" (OV)变换为"L" (_3.3V)时,熄灭晶闸管RT由于其阈值电压为-3V而导通。于是,连接至点亮信号线75的栅极端子的电位变为"H" (OV)。
[1258]相应地,已经处于ON状态并点亮(发光)的发光晶闸管LI关断,从而熄灭。
[1259]当熄灭信号CpRa在时间点P从〃L〃 (-3.3V)变换至〃H〃 (OV)时,已经处于ON状态的熄灭晶闸管RT的阳极端子和阴极端子都被设置成"H" (0V),从而关断。于是,点亮信号线75被设置成电源电位Vga(〃L〃(-3.3V))。为了通过熄灭晶闸管RT的栅极端子使点亮信号线75的电位变为〃H〃(0V),将熄灭电阻Rr的电阻设置成小于设置在电源线200c或200d与发光芯片C(发光芯片Cal至Ca20,Cbl至Cb20)中的每一个发光芯片的—端子之间的限流电阻RI的电阻。
[1260]以此方式,熄灭信号fRa以与点亮信号相同的方式操作,对于熄灭信号<pRb也是一样。
[1261]在第十六示例性实施例中,只需熄灭信号fRa和tpRb使连接至发光芯片c(发光芯片Cal至Ca20,Cbl至Cb20)中每一个发光芯片的fR端子的晶体管Tr导通,而无需其提供大电流。从而,对于熄灭信号线240a和240b,无需使用低电阻配线。
[1262]在第十六示例性实施例中,根据第十四示例性实施例的二极管Di或根据第十五示例性实施例的晶体管Tr未设置在电路板62上,从而使电路板62的构造变得简单。
[1263](第十七示例性实施例)
[1264]第十七示例性实施例与第八示例性实施例的不同之处在于发光装置65的电路板62上的配线构造以及发光芯片C的电路构造。
[1265]根据第八示例性实施例的发光芯片C由设置在衬底80上的单个自扫描发光装置阵列(SLED)构成。根据第十七示例性实施例的发光芯片C由设置在衬底80上的两个自扫描发光装置阵列(SLED) (SLED-1和SLED_r)构成。
[1266]图47A和图47B是示出根据第十七示例性实施例的发光芯片C的构造、发光装置65的信号产生电路110的构造以及电路板62上的配线构造的示意图。图47A示出了发光芯片C的构造,而图47B示出了发光装置65的信号产生电路110的构造,以及电路板62上的配线构造。
[1267]如图47A所示,发光芯片C包括多个输入端子(Vga端子、φ2端子、tpWl端子、φΕ端子、φ--端子、φ?端子、φ冒r端子、和φ?ι.端子),这些输入端子是多个焊盘。这些输入端子从衬底80的一端开始按照Vga端子、φ2端子、fWl端子、φΕ端子和φ--端子的顺序设置,并且从衬底80的另一端开始按照cpfr端子、fWr端子和φ?端子的顺序设置。发光元件阵列102设置在_端子和φ?端子之间。
[1268]以与第八示例性实施例相似的方式,根据第十七示例性实施例的发光装置65中的发光部分63通过在电路板62上沿第一扫描方向以交错方式将20个发光芯片Cal至Ca20 (发光芯片组#a),和20个发光芯片Cbl至Cb20 (发光芯片组#b)排列成两行来构成(见图20)。
[1269]如图47B所示,发光装置65的信号产生电路110的构造类似于第八示例性实施例的构造(见图21B)。从而,对于设置在电路板62上的配线构造,主要描述与第八示例性实施例不同的那些部件,对与第八示例性实施例相似的那些部件标以相同的参考标号,并省略这些相似部件的详细描述。
[1270]点亮信号φ.被从点亮信号产生部件140a共同发送至发光芯片组#&的发光芯片C (发光芯片Cal至Ca20)的φ--端子和CpIr端子。使能信号(pEa被从使能信号产生部件130a共同发送至作为发光芯片组#a的发光芯片C (发光芯片Cal至Ca20)的控制端子实例的φΕ端子。
[1271]点亮信号φΚ)被从点亮信号产生部件140b共同发送至发光芯片组#b的发光芯片C(发光芯片Cbl至Cb20)的φ--端子和cplr端子。使能信号fEb被从使能信号产生部件130b共同发送至作为发光芯片组#h的发光芯片C(发光芯片Cbl至Cb20)的控制端子实例的φΕ端子。
[1272]写入信号(pWll被共同发送至作为发光芯片级#1所包括的发光芯片Cal和Cbl的控制端子实例的(pwi端子,以及写入信号CpWd被共同发送至作为发光芯片级#1所包括的发光芯片Cal和Cbl的控制端子实例的CpWr端子。写入信号cpWI2被共同发送至作为发光芯片级#2所包括的发光芯片Ca2和Cb2的控制端子实例的φψ[端子,以及写入信号tpWr2
被共同发送至作为发光芯片级#2所包括的发光芯片Ca2和Cb2的控制端子实例的φ—Γ端子。以类似的方式,将各写入信号发送至其他的发光芯片级#3至#20。
[1273]当不单独进行区分时,将写入信号φ\¥11、([)WI2, φ\¥Ι3、...称为写入信号
(pWl,以及当不单独进行区分时,将写入信号<pWrl、fWr2, fWr3,...称为写入信号fWr.,
[1274]gp,类似于第八示例性实施例,第一传递信号cpla、第二传递信号(p2a、使能信号(J)Ea和点亮信号cpla被共同发送至发光芯片组#a (发光芯片Cal至Ca20)的发光芯片C。类似地,第一传递信号(plb、第二传递信号cp2b、使能信号(pEb和点亮信号(plb被共同发送至发光芯片组#h (发光芯片Cbl至Cb20)的发光芯片C。
[1275]另一方面,写入信号<pWl和φ¥/Γ被共同发送至每个发光芯片级(其包括发光芯片组#a的一个发光芯片C和发光芯片组#b的另一个发光芯片C)。
[1276]图48是用于说明根据第十七示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片C的电路构造的等效电路示意图。在图48中,各输入端子尽管处于与图47B中的发光芯片C的各输入端子不同的位置,但是为了方便描述,在图48的左侧示出了各输入端子。
[1277]第十七示例性实施例中的自扫描发光装置阵列(SLED)与第一示例性实施例中图6所示的相同。
[1278]如图48所示,在发光芯片C中,从图48的左侧按照标号的升序设置传递晶闸管T11、T12、T13、...,和发光晶闸管L11、L12、L13、...。尽管省略了其他元件的详细描述,但是这些其他元件类似于图6所示来设置。SLED-1由这些元件构成。类似地,从图48的右侧按照标号的升序设置传递晶闸管Trl、Tr2、Tr3、...,和发光晶闸管Lrl、Lr2、Lr3、...。尽管省略了其他元件的详细描述,但是其他元件类似于图6所示来设置。SLED-r由这些元件构成。
[1279]下面,当不单独进行区分时,将传递晶闸管Til、T12、T13、...和传递晶闸管Trl、Tr2、Tr3、...称为传递晶闸管T。类似地,当不单独进行区分时,将发光晶闸管Lll、L12、L13、...和发光晶闸管1^1、1^2、1^3、...称为发光晶闸管L。
[1280]发光晶闸管L的数量可以是预定数量,例如,对于SLED-1和SLED_r中的每一个均为 128。
[1281]SLED-1中的每个奇数编号的传递晶闸管T的阴极端子连接至第一传递信号线721,以及经由限流电阻Rll连接至图48右端所示的φ?端子。SLED-1中的每个偶数编号的传递晶闸管T的阴极端子连接至第二传递信号线731,以及经由限流电阻R12连接至图48左端所示的φ2端子。
[1282]SLED-1的启动二极管DxlO的阳极端子连接至第二传递信号线731,而SLED-1的启动二极管DxlO的阴极端子连接至传递晶闸管Tll的栅极端子(无参考标号)。
[1283]另一方面,SLED-r中的每个奇数编号的传递晶闸管T的阴极端子连接至第一传递信号线72r,以及经由限流电阻Rrl连接至图48右端所示的φ?端子。SLED-r中的每个偶数编号的传递晶闸管T的阴极端子连接至第二传递信号线73r,以及经由限流电阻Rr2连接至图48左端所示的φ2端子。
[1284]SLED-r的启动二极管DxrO的阳极端子连接至第二传递信号线73r,而SLED_r的启动二极管DxrO的阴极端子连接至传递晶闸管Trl的栅极端子(无参考标号)。
[1285]第一传递信号φ I发送至φ?端子,而第二传递信号φ2发送至φ2端子。即,第一传递信号φ?和第二传递信号f2共同发送至SLED-1和SLED-r。
[1286]SLED-1的肖特基写入二极管SDwll、SDwl2, SDwl3,...的阴极端子连接至写入信号线741。写入信号线741连接至图48左端所示的(pWl端子。
[1287]SLED-r的肖特基写入二极管SDwr1、SDwr2、SDwr3、..的阴极端子.连接至写入信号线74r0写入信号线74r连接至图48右端所示的fWr端子。
[1288]SLED-1和SLED-r中的肖特基使能二极管SDell、SDel2、SDel3、...和肖特基使能二极管5061*1、50虹2、50虹3、...的阴极端子连接至使能信号线76。使能信号线76连接至图48左端所示的fE端子。
[1289]写入信号cpWl发送至<pW丨端子,而写入信号cpWr发送至cpWr端子。即,写入信号
CpWl和φWr分别发送至SLED-1和SLED-r。另一方面,使能信号φΕ被共同发送至SLED-1和 SLED-r。
[1290]当不单独进行区分时,将cpWi端子和cpWr端子称为φ\¥端子。
[1291]SLED-1的发光晶闸管L11、L12、L13、...的阴极端子连接至点亮信号线751。点亮信号线751连接至图48左端所示的φΠ端子。
[1292]SLED-r的发光晶闸管Lrl、Lr2、Lr3、...的阴极端子连接至点亮信号线75r。点亮信号线75r连接至图48右端所示的fir端子。
[1293]点亮信号CpIa被发送至发光芯片组#a的发光芯片C (发光芯片Cal至Ca20)的fll端子和cplr端子,以及点亮信号fib被发送至发光芯片组#b的发光芯片C(发光芯片Cbl至Cb20)的φ--端子和fir端子。
[1294]图49是用于说明根据第十七示例性实施例的发光芯片C的操作的时序图。图49示出了说明发光芯片级#1 (发光芯片Cal和Cbl)的操作的时序图。
[1295]对于发光芯片Cal的SLED-1,将发光晶闸管LI至L4都设置成被点亮,以及对于发光芯片Cal的SLED-r,将发光晶闸管L2、L3和L4设置成被点亮。此外,对于发光芯片Cbl的SLED-1,将发光晶闸管LI至L4都设置成被点亮,以及对于发光芯片Cbl的SLED_r,将发光晶闸管L1、L3和L4设置成被点亮。
[1296]作为第十七示例性实施例的发光芯片C的SLED,使用了根据第一示例性实施例的发光芯片C的SLED。从而,如第一不例性实施例(见图8)中对于选择信号(丨八的描述,第十七示例性实施例中的使能信号φΕ::κ (PEh,和写入信号cpWll、fWrU^〃H〃(0V)和
〃L〃(-3.3V)彼此具有反转的关系。发光芯片C的其他操作与第八示例性实施例(见图25)的操作相同。从而,从对于第一和第八示例性实施例的描述可以理解第十七示例性实施例的发光芯片C的操作。从而,省略其详细描述。
[1297](第十八示例性实施例)
[1298]第十八示例性实施例具有与第十七示例性实施例不同的发光装置65的电路板62上的配线构造以及发光芯片C的电路构造。
[1299]第十八示例性实施例中的发光芯片C也由设置在衬底80上的两个自扫描发光装置阵列(SLED)构成。
[1300]图50A和图50B是示出根据第十八示例性实施例的发光芯片C的构造、发光装置65的信号产生电路110的构造以及电路板62上的配线构造的示意图。图50A示出了发光芯片C的构造,而图50B示出了发光装置65的信号产生电路110的构造,以及电路板62上的配线构造。
[1301]如图50A所示,发光芯片C包括多个输入端子(Vga端子、φ2端子、φΕΙ端子、-W端子、fl!端子、φ?端子、tpEr端子、和tplr端子),这些输入端子是多个焊盘。这些输入端子从衬底80的一端开始按照Vga端子、φ2端子、φΕΙ端子、端子和_端子的顺序设置,并且从从衬底80的另一端开始按照φ?Γ端子、tpEr端子和φ?端子的顺序设置。发光元件阵列102设置在φ--端子和φ?端子之间。
[1302]S卩,尽管在第十七示例性实施例中设置了 fWl端子、φ冒r端子和φΕ端子,但在第十八示例性实施例中设置了作为控制端子实例的φΕΙ端子、fEr端子和φ胃端子。
[1303]以类似于第八示例性实施例的方式,根据第十八示例性实施例的发光装置65中的发光部分63通过在电路板62上沿第一扫描方向以交错方式将20个发光芯片Cal至Ca20 (发光芯片组#a),和20个发光芯片Cbl至Cb20 (发光芯片组#b)排列成两行构成(见图 20)。
[1304]如图50B所不,与第十八和第十七不例性实施例不同,发光装置65的信号产生电路110被构造为传递信号产生部件120将第一传递信号φ?和第二传递信号φ2发送至所有发光芯片C (发光芯片Cal至Ca20,发光芯片Cbl至Cb20)的φ?端子和φ2端子。
[1305]使能信号产生部件130a将使能信号φΕΙ共同发送至发光芯片C (发光芯片Cal至Ca20,发光芯片Cbl至Cb20)的φΕΙ端子。使能信号产生部件130b将使能信号cpEr共同发送至发光芯片C (发光芯片Cal至Ca20,发光芯片Cbl至Cb20)的CpEr端子。当不单独进行区分时,将使能信号φΕΙ和φΕΓ称作φΕ。
[1306]点亮信号产生部件140a将点亮信号fll发送至发光芯片C (发光芯片Cal至Ca20,发光芯片Cbl至Cb20)的φ--端子,以及点亮信号产生部件140b将点亮信号φ?Γ发送至发光芯片C (发光芯片Cal至Ca20,发光芯片Cbl至Cb20)的fir端子。
[1307]写入信号CpWal被发送至发光芯片Cal的φ冒端子。类似地,写入信号cpWb1.被发送至发光芯片Cbl的fW端子。以类似的方式,写入信号(pWa2至q)Wa20、cpWb2至(pWb20被分别发送至发光芯片Ca2至Ca20、Cb2至Cb20的φW端子。
[1308]图51是用于说明根据第十八示例性实施例的作为自扫描发光装置阵列(SLED)芯片的发光芯片C的电路构造的等效电路示意图。为了便于描述,在与图50Α所示的发光芯片C的构造中不同的位置处示出各输入端子。
[1309]根据第十八示例性实施例的发光芯片C与根据第十七示例性实施例的发光芯片C具有不同的配线构造。
[1310]即,SLED-1的肖特基写入二极管SDwll、SDwl2、SDwl3、...和SLED-r的肖特基写入二极管SDwrl、SDwr2、SDwr3、...的阴极端子连接至写入信号线74。写入信号线74连接至作为图51左端所示的控制端子实例的φ胃端子。
[1311]SLED-1的肖特基使能二极管50611、50612、50613、...连接至使能信号线761。使能信号线761连接至作为图51左端所示的控制端子实例的φΕΙ端子。
[1312]SLED-r的肖特基使能二极管SDerl、SDer2、SDer3、...的阴极端子连接至使能信号线76r。使能信号线76r连接至作为图51右端所示的控制端子实例的fEf端子。
[1313]其他构造与第十七示例性实施例相同。
[1314]S卩,在第十八示例性实施例中,SLED组#1可以由发光芯片C(发光芯片Cal至Ca20,发光芯片Cbl至Cb20)中的全部SLED-1来定义,以及SLED组#r可以由发光芯片C (发光芯片Cal至Ca20,发光芯片Cbl至Cb20)中的全部SLED-r来定义。
[1315]每个发光芯片C(发光芯片Cal至Ca20,发光芯片Cbl至Cb20)中的SLED-1和SLED-r构成一个级。
[1316]图52是用于说明根据第十八示例性实施例的发光芯片C的操作的时序图。图52示出了说明属于发光芯片级#1的发光芯片Cal(CaUSLED-1))的SLED-1和发光芯片Cbl(Cbl(SLED-l))的SLED-1的操作、以及属于发光芯片级#r的发光芯片Cal (Cal (SLED-r))的 SLED-r 和发光芯片 Cbl (Cbl (SLED-r))的 SLED-r 的操作的时序图。
[1317]对于发光芯片Cal的SLED-1,假设发光晶闸管LI至L4全部被点亮,对于发光芯片Cbl的SLED-1,假设发光晶闸管L2、L3和L4被点亮。此外,对于对于发光芯片Cal的SLED-r,假设发光晶闸管LI至L4全部被点亮,对于发光芯片Cbl的SLED_r,假设发光晶闸管L2、L3和L4被点亮。
[1318]除分别以发光芯片组#1和#r代替发光芯片组#a和#h、以及以包括SLED-1和SLED-r的级代替发光芯片级外,根据第十八示例性实施例的发光装置65等同于第八示例性实施例的发光装置65。
[1319]从而,从对于第一和第八示例性实施例的描述可以理解图52所示的第十八示例性实施例的发光芯片C的操作。从而,省略其详细描述。
[1320](第十九示例性实施例)
[1321]第十九示例性实施例具有与第十八示例性实施例不同的发光芯片C的电路构造。
[1322]图53是用于说明根据第十九示例性实施例的发光芯片C的电路构造的等效电路图。
[1323]根据第十八示例性实施例,如图52所示,不将使能信号φΕΙ和cp.Er同时设置成〃H〃 (OV)。从而,在第十九示例性实施例中,使能信号线761和76r经由反相晶闸管IT彼此连接,从而当使能信号线之一为"H" (OV)时,另一使能信号线为〃L〃 (-3.3V)。从而,使能信号φΕΙ或fEr中任一个不被使用。相应地,φΕΙ或tpEr中任一个不被使用。
[1324]下面,描述图53中与图51所示的第十八示例性实施例不同的部件,对与第十八示例性实施例类似的那些部件标以相同的参考标号,并省略了这些类似部件的详细描述。
[1325]此处,反相晶闸管IT的阳极端子、阴极端子和栅极端子可以分别称作第六阳极端子、第六阴极端子和第六栅极端子。
[1326]作为控制信号线实例的使能信号线761的一端连接至图53左端所示的φΕ端子。使能信号线761的另一端经由电阻RK连接至反相晶闸管IT的阴极端子。
[1327]反相晶闸管IT的阳极端子连接至衬底80。
[1328]反相晶闸管IT的栅极端子经由提供电源电位Vga(〃L〃(-3.3V))的限流电阻RG连接至电源线71。反相晶闸管IT的栅极端子连接至作为控制信号线实例的使能信号线76r的一端。使能信号线76r的另一端未设有输入端子。
[1329]当使能信号φΕ为〃H〃(0V)时,使能信号线761被设置为〃H〃(0V)。由于反相晶闸管IT的阴极端子的电位是为阳极端子的电位"H" (OV),因此反相晶闸管IT处于OFF状态。于是,由于使能信号线76r经由限流电阻RG连接至电源线71,因此使能信号线76r的电位变为电源电位Vga ("L" (-3.3V))。当SLED-r的发光晶闸管Lr中的任意一个处于ON状态时,经由正向偏置的肖特基使能二极管SDer连接至使能信号线76r的反相晶闸管IT的栅极端子的电位变换为-0.5V。相应地,反相晶闸管IT的阈值电压变为-2V。
[1330]随后,当将使能信号φΕ设置为〃L〃(-3.3V)以将使能信号线761的电位设置为〃L〃(-3.3V)时,反相晶闸管IT导通,并被设置为ON状态。于是,反相晶闸管IT的栅极端子的电位被设置为"H" (OV),从而使能信号线76r的电位被设置为"H" (OV)。
[1331]S卩,反相晶闸管IT用作反相器,并根据使能信号φΕ的电位将使能信号线761和76r交替设置为"H" (OV)和〃L〃(-3.3V)的电位。
[1332]相应地,图52所示的使能信号φΕΙ可以用作使能信号φΕ?从而可以不使用使能信号 fEr ο
[1333]在第一至第十九示例性实施例中,传递晶闸管T由两相的第一传递信号φ?和第二传递信号φ2驱动;然而,可以通过发送三相的传递信号来驱动传递晶闸管Τ。类似地,可以通过发送四相以上的信号来驱动传递晶闸管Τ。
[1334]在第一至第十九示例性实施例中,耦合二极管Dx用作第一电气部件;然而,第一电气部件可以是以该单元一端的电位变化引起该单元另一端电位变化的方式进行工作的部件,从而电阻可以用作该单元。
[1335]在第一示例性实施例中,连接电阻Ra用作第二电气部件,在第八示例性实施例中,肖特基连接二极管SDy用作第二电气部件。第二电气部件可以是电阻、二极管或肖特基二极管。
[1336]在第一示例性实施例中,肖特基写入二极管SDw和肖特基使能二极管SDe用作第三电气部件,在第四示例性实施例中,写入电阻Rw和使能电阻Re用作第三电气部件。第三电气部件可以是二极管、肖特基二极管、或电阻。
[1337]此外,在第八至第十一示例性实施例中,连接二极管Dy用作第四电气部件,连接二极管Dz用作第五电气部件。第四电气部件和第五电气部件可以是引起电位降从而变换电位的部件,从而其可以是电阻。
[1338]在第八示例性实施例中,写入电阻RW和使能电阻RE用作第六电子部件,但是可以使用二极管。
[1339]尽管已经假设发光元件阵列102的发光点(发光晶闸管L)的数量为128来描述本发明,但是该数量可以被设置为任意整数。
[1340]在第一至第十三示例性实施例中,假设发光芯片C安装有一个或两个自扫描发光装置阵列(SLED);然而,发光芯片C可以安装有三个或更多个的SLED阵列。
[1341]每个发光芯片组所包括的发光芯片C的数量、以及每个发光芯片级所包括的发光芯片C的数量都被假设为是相同的;然而,这些数量可以不同。每个发光芯片级所包括的发光芯片C被假设属于各不相同的发光芯片组;然而,一些发光芯片C可以属于同一发光芯片组。在该情况中,对于属于同一发光芯片组的发光芯片C,同时进行点亮控制。
[1342]此外,在第一至第十九示例性实施例中,已经通过将晶闸管(传递晶闸管T、写入晶闸管M、发光晶闸管L)的阳极端子设置为阳极共用(即为衬底80共用)描述了本发明。可以通过使阴极端子作为衬底80的共用阴极,使用极性改变的衬底80的电路。
[1343]为了示出和说明,提供了上述对本发明的示例性实施例的描述。其目的并不在于穷尽或将本发明限于所公开的精确形式。显然,多种改进和变型对于本领域技术人员来说是显而易见的。选择并描述这些示例性实施例是为了更好地说明本发明的原理及其实际应用,从而使得本领域技术人员能够理解用于各种实施例的本发明以及具有适于期望的特定用途的各种变型的本发明。其目的在于由所附权利要求及其等同物来限定本发明的范围。
【权利要求】
1.一种发光装置,其包括: 多个发光芯片,每个发光芯片都具有多个发光元件; 使能信号提供单元,其将使能信号共同发送至属于由所述多个发光芯片分成的M个组中的每一组的发光芯片,所述使能信号从被设置为控制对象的发光元件中选择一个发光元件作为点亮对象,其中M为2以上的整数; 写入信号提供单元,其将写入信号共同发送至属于由所述M个组中的每一组中的发光芯片所分成的N个级中的每一级的发光芯片,所述写入信号从被设置为控制对象的发光元件中选择发光元件作为点亮对象,其中N为2以上的整数;以及 点亮信号提供单元,其将点亮信号共同发送至属于所述M个组中的每一组的发光芯片,所述点亮信号提供电能以点亮通过所述使能信号所选的和通过所述写入信号所选的发光元件。
2.根据权利要求1所述的发光装置,其中,所述写入信号提供单元基于所述M个组中逐组的方式按时间顺序将所述写入信号发送至属于所述N个级中的每一级的发光芯片,所述写入信号从被指定为控制对象的发光元件中选择发光元件作为点亮对象。
3.根据权利要求1和2中任一项所述的发光装置,其中所述点亮信号提供单元和所述使能信号提供单元分别在所述M个组中彼此之间相互错开的发送时间点向所述M个组发送所述点亮信号和所述使能信号。
4.根据权利要求3所述的发光装置,所述点亮信号提供单元和所述使能信号提供单元分别以所述M个组中彼此之间具有360/M度移位的相位向所述M个组发送所述点亮信号和所述使能信号。
5.根据权利要求1所述的发光装置,其中所述多个发光芯片中的每一个发光芯片包括: 多个发光元件; 多个传递元件,其被设置为分别对应于所述多个发光元件,并且顺序地将所述多个发光元件逐一设置为点亮或不点亮的控制对象;以及 N个控制端子,每个控制端子都接收指定信号来独立控制所述多个发光元件中的每个发光元件的点亮或熄灭; 其中,N为2以上的整数。
6.根据权利要求5所述的发光装置,其中所述多个发光芯片中的每一个发光芯片还包括多个AND电路,每一个AND电路都位于所述多个发光元件中的一个发光元件和所述多个传递元件中的一个传递元件之间,以及都接收分别发送至所述N个控制端子的N个信号和来自所述多个传递元件中所述的一个传递元件的信号的输入,并向所述多个发光元件中所述的一个发光元件输出信号,所述多个传递元件中所述的一个传递元件被设置为对应于所述多个发光元件中所述的一个发光元件。
7.根据权利要求6所述的发光装置,其中, 所述多个传递元件是多个传递晶闸管,每个传递晶闸管都具有第一栅极端子、第一阴极端子和第一阳极端子,以及 所述多个发光元件是多个发光晶闸管,每个发光晶闸管都具有第二栅极端子、第二阴极端子和第二阳极端子, 所述多个发光芯片中的每一个发光芯片还包括多个第一电气部件,每个第一电气部件都将所述多个传递晶闸管的第一栅极端子中的两个栅极端子相互连接。
8.根据权利要求7所述的发光装置,其中,所述所述多个发光芯片中的每一个发光芯片中的所述多个AND电路中的每一个AND电路都包括: 第二电气部件,其一端连接至相应的一个传递晶闸管的第一栅极端子,且其另一端连接至相应的一个发光晶闸管的第二栅极端子;以及 N个第三电气部件,每个第三电气部件都设置在所述N个控制端子中相应的一个控制端子和相应的一个发光晶闸管的第二栅极端子之间。
9.根据权利要求7所述的发光装置,其中所述多个发光芯片中的每一个发光芯片还包括: 多个第二电气部件,其被设置为分别对应于所述多个传递晶闸管,以及每个第二电气部件都包括连接至第一栅极端子的一端和连接至相应的一个发光晶闸管的第二栅极端子的另一端; 多个第三电气部件,其被设置为分别对应于所述多个发光晶闸管,以及每个第三电气部件都包括连接至第二栅极端子的一端;以及 N个肖特基结二极管,每个肖特基结二极管都设置在所述N个控制端子中相应的一个控制端子和连接至所述多个第三电气部件的另一端的写入信号线之间,其中, 所述多个AND电路中的每一个AND电路都包括所述多个第二电气部件之一、所述多个第三电气部件之一和所述N个肖特基结二极管。
10.根据权利要求7所述的发光装置,其中所述多个发光芯片中的每一个发光芯片还包括: 多个第四电气部件,每个第四电气部件都包括连接至所述多个传递晶闸管中相应的一个传递晶闸管的第一栅极端子的一端; 多个写入晶闸管,每个写入晶闸管都具有第三栅极端子、第三阳极端子和第三阴极端子,所述第三栅极端子连接至所述多个第四电气部件中相应的一个电气部件的另一端; 多个第五电气部件,每个第五电气部件都连接至所述多个写入晶闸管中相应的一个写入晶闸管的第三栅极端子,以及连接至所述多个发光晶闸管中相应的一个发光晶闸管的第二栅极端子;以及 N个第六电气部件,每个第六电气部件都设置在所述N个控制端子中相应的一个控制端子和连接至所述多个写入晶闸管中每一个写入晶闸管的第三阴极端子和第三阳极端子之一的写入信号线的一端之间,其中 所述多个AND电路中的每一个AND电路都包括所述多个第四电气部件之一、所述多个写入晶闸管之一和N个第六电气部件。
11.根据权利要求10所述的发光装置,其中所述多个发光芯片中的每一个发光芯片还包括写入使能晶闸管,其具有第四栅极端子、第四阳极端子和第四阴极端子,并设置在所述N个第六电气部件和连接至所述写入信号线的所述多个AND电路中每一个AND电路中的写入晶闸管之一的第三阳极端子和第三阴极端子之一之间,所述第四阳极端子和第四阴极端子之一连接至写入信号线。
12.根据权利要求5至11中任一项所述的发光装置,其中所述多个发光芯片中的每一个发光芯片还包括熄灭晶闸管,其具有第五栅极端子、第五阳极端子和第五阴极端子,所述第五栅极端子连接至点亮信号线,所述点亮信号线发送点亮信号以提供用于进行点亮的电能且连接至所述多个发光晶闸管中每一个发光晶闸管的第二阳极端子和第二阴极端子之一,所述第五阳极端子和所述第五阴极端子之一经由限流电阻连接至熄灭信号端子,用于熄灭的熄灭信号被发送至该熄灭信号端子。
13.根据权利要求1所述的发光装置,其中所述多个发光芯片中的每一个发光芯片包括: 多个自扫描发光装置阵列,其中每个自扫描发光装置阵列都包括多个发光元件和分别对应于所述多个发光元件而设置的多个传递元件,并顺序将所述多个发光元件逐一设置为点売或不点売的控制对象;以及 N个控制端子,每个控制端子都单独接收指定信号以控制所述多个发光元件中的每一个发光元件的点亮或熄灭,其中N为2以上的整数。
14.根据权利要求13所述的发光装置,其中所述多个发光芯片中的每一个发光芯片还包括反相晶闸管,其具有第六栅极端子、第六阳极端子和第六阴极端子,且设置在相邻的两个自扫描发光装置阵列之间,所述第六阳极端子和第六阴极端子之一连接至所述相邻的两个自扫描发光装置阵列中的一个自扫描发光装置阵列的控制信号线,所述第六栅极端子连接至所述相邻的两个自扫描发光装置阵列中的另一个自扫描发光装置阵列的控制信号线。
【文档编号】H01L33/62GK104191826SQ201410407368
【公开日】2014年12月10日 申请日期:2010年12月16日 优先权日:2010年3月23日
【发明者】大野诚治 申请人:富士施乐株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1