半导体器件及其制造方法及包括该器件的电子设备与流程

文档序号:12370149阅读:285来源:国知局
半导体器件及其制造方法及包括该器件的电子设备与流程

本公开涉及半导体领域,具体地,涉及竖直型半导体器件及其制造方法以及包括这种半导体器件的电子设备。



背景技术:

在水平型器件如金属氧化物半导体场效应晶体管(MOSFET)中,源极、栅极和漏极沿大致平行于衬底表面的方向布置。由于这种布置,水平型器件不易进一步缩小。与此不同,在竖直型器件中,源极、栅极和漏极沿大致垂直于衬底表面的方向布置。因此,相对于水平型器件,竖直型器件更容易缩小。

但是,对于竖直型器件,难以控制栅长,特别是对于单晶的沟道材料。另一方面,如果采用多晶的沟道材料,则相对于单晶材料,沟道电阻大大增加,从而难以堆叠多个竖直型器件,因为这会导致过高的电阻。



技术实现要素:

有鉴于此,本公开的目的至少部分地在于提供一种能够很好地控制栅长的竖直型半导体器件及其制造方法以及包括这种半导体器件的电子设备。

根据本公开的一个方面,提供了一种半导体器件,包括:衬底;依次叠置在衬底上且彼此邻接的第一源/漏层、沟道层和第二源/漏层,其中,沟道层包括与第一、第二源/漏层不同的半导体材料;以及绕沟道层的外周形成的栅堆叠。

根据本公开的另一方面,提供了一种制造半导体器件的方法,包括:在衬底上设置第一源/漏层;在第一源/漏层上外延生长沟道层;在沟道层上外延生长第二源/漏层;在第一源/漏层、沟道层和第二源/漏层中限定该半导体器件的有源区;以及绕沟道层的外周形成栅堆叠。

根据本公开的另一方面,提供了一种电子设备,包括由上述半导体器件形成的集成电路。

根据本公开的实施例,栅堆叠绕沟道层的外周形成且沟道形成于沟道层中,从而栅长由沟道层的厚度确定。沟道层例如可以通过外延生长来形成,从而其厚度可以很好地控制。因此,可以很好地控制栅长。沟道层的外周相对于第一、第二源/漏层的外周可以向内凹入,从而栅堆叠可以嵌入该凹入中,减少或甚至避免与源/漏区的交迭,有助于降低栅与源/漏之间的寄生电容。另外,沟道层可以是单晶半导体材料,可以具有高载流子迁移率和低泄漏电流,从而改善了器件性能。

附图说明

通过以下参照附图对本公开实施例的描述,本公开的上述以及其他目的、特征和优点将更为清楚,在附图中:

图1~11示出了根据本公开实施例的制造半导体器件的流程的示意图;以及

图12~21示出了根据本公开另一实施例的制造半导体器件的流程的示意图。

贯穿附图,相同或相似的附图标记表示相同或相似的部件。

具体实施方式

以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。

在附图中示出了根据本公开实施例的各种结构示意图。这些图并非是按比例绘制的,其中为了清楚表达的目的,放大了某些细节,并且可能省略了某些细节。图中所示出的各种区域、层的形状以及它们之间的相对大小、位置关系仅是示例性的,实际中可能由于制造公差或技术限制而有所偏差,并且本领域技术人员根据实际所需可以另外设计具有不同形状、大小、相对位置的区域/层。

在本公开的上下文中,当将一层/元件称作位于另一层/元件“上”时,该层/元件可以直接位于该另一层/元件上,或者它们之间可以存在居中层/元件。另外,如果在一种朝向中一层/元件位于另一层/元件“上”,那么当调转朝向时,该层/元件可以位于该另一层/元件“下”。

根据本公开实施例的竖直型半导体器件可以包括在衬底上依次叠置且彼此邻接的第一源/漏层、沟道层和第二源/漏层。在第一源/漏层和第二源/漏层中可以形成器件的源/漏区,且在沟道层中可以形成器件的沟道区。分处于沟道区两端的源/漏区之间可以通过沟道区形成导电通道。栅堆叠可以绕沟道层的外周形成。于是,栅长可以由沟道层自身的厚度来确定,而不是如常规技术中那样依赖于耗时刻蚀来确定。沟道层例如可以通过外延生长来形成,从而其厚度可以很好地控制。因此,可以很好地控制栅长。沟道层的外周可以相对于第一、第二源/漏层的外周向内凹入。这样,所形成的栅堆叠可以嵌于沟道层相对于第一、第二源/漏层的凹入中,减少或甚至避免与源/漏区的交迭,有助于降低栅与源/漏之间的寄生电容。

沟道层可以由单晶半导体材料构成,以改善器件性能。当然,第一、第二源/漏层也可以由单晶半导体材料构成。这种情况下,沟道层的单晶半导体材料与源/漏层的单晶半导体材料可以是共晶体。沟道层单晶半导体材料的电子或空穴迁移率可以大于第一、第二源/漏层的电子或空穴迁移率。另外,第一、第二源/漏层的禁带宽度可以大于沟道层单晶半导体材料的禁带宽度。

根据本公开的实施例,沟道层单晶半导体材料与第一、第二源/漏层可以具有相同的晶体结构。在这种情况下,第一、第二源/漏层在没有应变的情况下的晶格常数可以大于沟道层单晶半导体材料在没有应变的情况下的晶格常数。于是,沟道层单晶半导体材料的空穴迁移率可以大于其在没有应变的情况下的空穴迁移率,或沟道层单晶半导体材料的轻空穴的有效质量可以小于其在没有应变的情况下的轻空穴的有效质量,或沟道层单晶半导体材料的轻空穴的浓度可以大于其在没有应变的情况下的轻空穴的浓度。备选地,第一、第二源/漏层在没有应变的情况下的晶格常数可以小于沟道层单晶半导体材料在没有应变的情况下的晶格常数。于是,沟道层单晶半导体材料的电子迁移率大于其在没有应变的情况下的电子迁移率,或沟道层单晶半导体材料的电子的有效质量小于其在没有应变的情况下的电子的有效质量。

根据本公开的实施例,对于源/漏区的掺杂可以部分地进入沟道层靠近第一源/漏层和第二源/漏层的端部。由此,在沟道层靠近第一源/漏层和第二源/漏层的端部形成掺杂分布,这有助于降低器件导通时源/漏区与沟道区之间的电阻,从而提升器件性能。

根据本公开的实施例,沟道层可以包括与第一、第二源/漏层不同的半导体材料。这样,有利于对沟道层进行处理例如选择性刻蚀,以使之相对于第一、第二源/漏层凹入。另外,第一源/漏层和第二源/漏层可以包括相同的半导体材料。

例如,第一源/漏层可以是半导体衬底自身。这种情况下,沟道层可以是在衬底上外延生长的半导体层,第二源/漏层可以是在沟道层上外延生长的半导体层。备选地,第一源/漏层可以是在衬底上外延生长的半导体层。这种情况下,沟道层可以是在第一源/漏层上外延生长的半导体层,第二源/漏层可以是在沟道层上外延生长的半导体层。

这种半导体器件例如可以如下制造。具体地,可以在衬底上设置第一源/漏层。如上所述,可以通过衬底自身或者通过在衬底上外延生长来设置第一源/漏层。接着,可以在第一源/漏层上外延生长沟道层,并可以在沟道层上外延生长第二源/漏层。在外延生长时,可以控制所生长的沟道层的厚度。

对于叠置的第一源/漏层、沟道层和第二源/漏层,可以在其中限定有源区。例如,可以将它们依次选择性刻蚀为所需的形状。通常,有源区可以呈柱状(例如,圆柱状)。为了便于在后继工艺中连接第一源/漏层中形成的源/漏区,对第一源/漏层的刻蚀可以只针对第一源/漏层的上部,从而第一源/漏层的下部可以延伸超出其上部的外周。然后,可以绕沟道层的外周形成栅堆叠。

另外,可以使沟道层的外周相对于第一、第二源/漏层的外周向内凹入,以便限定容纳栅堆叠的空间。例如,这可以通过选择性刻蚀来实现。这种情况下,栅堆叠可以嵌入该凹入中。

在第一、第二源/漏层中可以形成源/漏区。例如,这可以通过对第一、第二源/漏层掺杂来实现。例如,可以进行离子注入、等离子体掺杂,或者在生长第一、第二源/漏层时原位掺杂。根据一有利实施例,可以在沟道层的外周相对于第一、第二源/漏层的外周形成的凹入中,形成牺牲栅,然后在第一、第二源/漏层的表面上形成掺杂剂源层,并通过例如退火使掺杂剂源层中的掺杂剂经第一、第二源/漏层进入有源区中。牺牲栅可以阻止掺杂剂源层中的掺杂剂直接进入沟道层中。但是,可以有部分掺杂剂经由第一、第二源/漏层而进入沟道层靠近第一源/漏层和第二源/漏层的端部。

本公开可以各种形式呈现,以下将描述其中一些示例。

图1~11示出了根据本公开实施例的制造半导体器件的流程图。

如图1所示,提供衬底1001。该衬底1001可以是各种形式的衬底,包括但不限于体半导体材料衬底如体Si衬底、绝缘体上半导体(SOI)衬底、化合物半导体衬底如SiGe衬底等。在以下的描述中,为方便说明,以体Si衬底为例进行描述。

在衬底1001上,可以通过例如外延生长,依次形成沟道层1003和另一半导体层1005。例如,沟道层1003可以包括不同于衬底1001、半导体层1005的半导体材料如SiGe(Ge的原子百分比可以为约10-40%),厚度为约10-100nm;半导体层1005可以包括与衬底1001相同的半导体材料如Si,厚度为约20-50nm。当然,本公开不限于此。例如,沟道层1003可以包括与衬底1001或半导体层1005相同的组分,但是组分含量不同的半导体材料(例如,都是SiGe,但是其中Ge的原子百分比不同),只要沟道层1003相对于之上的衬底1001以及之上的半导体层1005具备刻蚀选择性。

接下来,可以限定器件的有源区。例如,这可以如下进行。具体地,如图2(a)和2(b)(图2(a)是截面图,图2(b)是俯视图,其中的AA′线示出了截面的截取位置)所示,可以在图1所示的衬底1001、沟道层1003和半导体层1005的叠层上形成光刻胶(未示出),通过光刻(曝光和显影)将光刻胶构图为所需形状(在该示例中,大致圆形),并以构图后的光刻胶为掩模,依次对半导体层1005、沟道层1003和衬底1001进行选择性刻蚀如反应离子刻蚀(RIE)。刻蚀进行到衬底1001中,但并未进行到衬底1001的底面处。于是,刻蚀后半导体层1005、沟道层1003以及衬底1001的上部形成柱状(在本示例中,圆柱状)。RIE例如可以按大致垂直于衬底表面的方向进行,从而该柱状也大致垂直于衬底表面。之后,可以去除光刻胶。

然后,如图3所示,可以使沟道层1003的外周相对于衬底1001和半导体层1005的外周凹入(在该示例中,沿大致平行于衬底表面的横向方向凹入)。例如,这可以通过相对于衬底1001和半导体层1005,进一步选择性刻蚀沟道层1003来实现。或者,也可以使用数字刻蚀。例如,通过例如热处理,使衬底1001、沟道层1003和半导体层1005的表面氧化,且然后去除它们各自的表面氧化层。在沟道层1003是SiGe且衬底1001和半导体层1005为Si的情况下,SiGe的氧化速率高于Si的氧化速率,且SiGe上的氧化物更易于去除。可以重复氧化-去除氧化物的步骤,以实现所需的凹入。相比于选择性刻蚀,这种方式可以更好地控制凹入的程度。

这样,就限定了该半导体器件的有源区(刻蚀后的衬底1001的上部、沟道层1003和半导体层1005)。在该示例中,有源区大致呈柱状。在有源区中,衬底1001的上部和半导体层1005的外周实质上对准,而沟道层1003的外周相对凹入。

当然,有源区的形状不限于此,而是可以根据设计布局形成其他形状。例如,在俯视图中,有源区可以呈椭圆形、方形、矩形等。

在沟道层1003相对于衬底1001的上部和半导体层1005的外周而形成的凹入中,随后将形成栅堆叠。为避免后继处理对于沟道层1003造成影响或者在该凹入中留下不必要的材料从而影响后继栅堆叠的形成,可以在该凹入中填充一材料层以占据栅堆叠的空间(因此,该材料层可以称作“牺牲栅”)。例如,这可以通过在图3所示的结构上淀积氮化物,然后对淀积的氮化物进行回蚀如RIE。可以以大致垂直于衬底表面的方向进行RIE,氮化物可仅留在凹入内,形成牺牲栅1007,如图4所示。这种情况下,牺牲栅1007可以基本上填满上述凹入。

接下来,可以在衬底1001和半导体层1005中形成源/漏区。这可以通过对衬底1001和半导体层1005进行掺杂来形成。例如,这可以如下进行。

具体地,如图5所示,可以在图4所示的结构上形成掺杂剂源层1009。例如,掺杂剂源层1009可以包括氧化物如氧化硅,其中含有掺杂剂。对于n型器件,可以包含n型掺杂剂;对于p型器件,可以包含p型掺杂剂。在此,掺杂剂源层1009可以是一薄膜,从而可以通过例如化学气相淀积(CVD)或原子层淀积(ALD)等大致共形地淀积在图4所示结构的表面上。

接着,如图6所示,可以通过例如退火,使掺杂剂源层1009中包含的掺杂剂进入有源区中,从而在其中形成掺杂区,如图中的阴影部分所示。更具体地,可以在衬底1001中形成源/漏区之一1011-1,且在半导体层1005中形成另一源/漏区1011-2。之后,可以去除掺杂剂源层1009。

另外,尽管有牺牲栅1007存在,但是掺杂剂也可以经由衬底1001和半导体层1005而进入沟道层1003中,从而在沟道层1003的上下两端处形成一定的掺杂分布,如图中的椭圆虚线圈所示。这种掺杂分布可以降低器件导通时源漏区之间的电阻,从而提升器件性能。

在以上示例中,通过从掺杂剂源层向有源区中驱入(drive in)掺杂剂来形成源/漏区,但是本公开不限于此。例如,可以通过离子注入、等离子体掺杂(例如,沿着图4中结构的表面进行共形掺杂)等方式,来形成源/漏区。或者,在以上结合图1描述的处理中,可以在衬底1001中形成阱区,然后在之上生长沟道层1003,接着在沟道层1003上生长半导体层1005上对其进行原位掺杂。在生长沟道层1003时,也可以对其进行原位掺杂,以便调节器件的阈值电压(Vt)。

在该示例中,掺杂剂源层1009包括沿衬底1001的水平表面延伸的部分,从而衬底1001中形成的掺杂区延伸超出柱状有源区的外周。这样,在后继工艺中可以容易地通过该掺杂区电连接到源/漏区1011-1。

可以在有源区周围形成隔离层,以实现电隔离。例如,如图7所示,可以在图6所示的结构上淀积氧化物,并对其回蚀,以形成隔离层1013。在回蚀之前,可以对淀积的氧化物进行平坦化处理如化学机械抛光(CMP)或溅射。在此,隔离层1013的顶面可以靠近沟道层1003与衬底1001之间的界面。

在形成隔离层时,可以保留牺牲栅1007,以避免隔离层的材料进入要容纳栅堆叠的上述凹入中。之后,可以去除牺牲栅1007,以释放该凹入中的空间。例如,可以相对于隔离层1013(氧化物)以及半导体层1005(Si)和沟道层1003(SiGe),选择性刻蚀牺牲栅1007(氮化物)。

然后,如图8所示,可以在凹入中形成栅堆叠。具体地,可以在图7所示的结构(去除牺牲栅1007)上依次淀积栅介质层1015和栅导体层1017,并对所淀积的栅导体层1017(以及可选地栅介质层1015)进行回蚀,使其在凹入之外的部分的顶面不高于且优选低于沟道层1003的顶面。例如,栅介质层1015可以包括高K栅介质如HfO2;栅导体层1017可以包括金属栅导体。另外,在栅介质层1015和栅导体层1017之间,还可以形成功函数调节层。在形成栅介质层1015之前,还可以形成例如氧化物的界面层。

这样,栅堆叠可以嵌入到凹入中,从而与沟道层1003的整个高度相交迭。

另外,取决于隔离层1013的顶面位置,栅堆叠可能与下方的源/漏区1011-1存在一定的交迭(例如,在隔离层1013的顶面低于沟道层1003与衬底1001之间的界面的情况下),这会增加栅与源/漏之间的寄生电容。因此,优选地,隔离层1013的顶面不低于沟道层1003与衬底1001之间的界面。

接下来,可以对栅堆叠的形状进行调整,以便于后继互连制作。例如,如图9所示,可以在图8所示的结构上形成光刻胶1019。该光刻胶1019例如通过光刻构图为覆盖栅堆叠露于凹入之外的一部分(在该示例中,图中左半部),且露出栅堆叠露于凹入之外的另一部分(在该示例中,图中右半边)。

然后,如图10所示,可以光刻胶1019为掩模,对栅导体层1017进行选择性刻蚀如RIE。这样,栅导体层1017除了留于凹入之内的部分之外,被光刻胶1019遮挡的部分得以保留。随后,可以通过该部分来实现到栅堆叠的电连接。

根据另一实施例,也可以进一步对栅介质层1015进行选择性刻蚀如RIE(图中未示出)。之后,可以去除光刻胶1019。

然后,可以如图11所示,在图10所示的结构上形成层间电介质层1021。例如,可以淀积氧化物并对其进行平坦化如CMP来形成层间电介质层1021。在层间电介质层1021中,可以形成到源/漏区1011-1的接触部1023-1、到源/漏区1011-2的接触部1023-2以及到栅导体层1017的接触部1023-3。这些接触部可以通过在层间电介质层1021以及隔离层1013中刻蚀孔洞,并在其中填充导电材料如金属来形成。

由于栅导体层1017延伸超出有源区外周,从而可以容易地形成它的接触部1023-3。另外,由于衬底1001中的掺杂区延伸超出有源区之外且至少在其一部分上方并不存在栅导体层,从而可以容易地形成它的接触部1023-1。

如图11所示,根据该实施例的半导体器件包括沿竖直方向叠置的衬底1001、沟道层1003和半导体层1005。在衬底1001中形成了源/漏区1011-1,在半导体层1005中形成了源/漏区1011-2。沟道层1003横向凹入,栅堆叠(1015/1017)绕沟道层1003的外周形成,且嵌于该凹入中。

图12~21示出了根据本公开另一实施例的制造半导体器件的流程图。以下,将主要描述本实施例与上述实施例的不同之处。

如图12所示,提供衬底2001。关于衬底,可以参见以上结合图1的描述。在此,同样以体Si衬底为例进行描述。

在衬底2001上,可以通过例如外延生长,依次形成第一源/漏层2031、沟道层2003和第二源/漏层2005。例如,对于p型器件,第一源/漏层2031可以包括SiGe(Ge的原子百分比可以为约10-40%),厚度为约20-50nm;沟道层2003可以包括Si,厚度为约10-100nm;第二源/漏层2005可以包括SiGe(Ge的原子百分比可以为约10-40%),厚度为约20-50nm。SiGe在没有应变的情况下的晶格常数大于Si在没有应变的情况下的晶格常数。第一源/漏层2031、沟道层2003和第二源/漏层2005的材料选择不限于此,可以包括能够提供适当刻蚀选择性的其他半导体材料。例如,对于n型器件,第一源/漏层2031和第二源/漏层2005可以包括Si:C(C的原子百分比可以为约0.1-5%),厚度为约20-50nm;沟道层2003可以包括Si,厚度为约10-100nm。Si:C在没有应变的情况下的晶格常数小于Si在没有应变的情况下的晶格常数。

在外延生长第一源/漏层2031和第二源/漏层2005时,可以对它们进行原位掺杂。例如,对于n型器件,可以对第一源/漏层2031和第二源/漏层2005进行n型掺杂;对于p型器件,可以对第一源/漏层2031和第二源/漏层2005进行p型掺杂。另外,还可以对沟道层2003进行原位掺杂,以调节器件的阈值电压(Vt)。例如,对于n型器件,可以对沟道层2003进行p型掺杂;对于p型器件,可以对沟道层2003进行n型掺杂。另外,对于无结器件,可以对第一源/漏层2031、沟道层2003和第二源/漏层2005进行相同类型的掺杂。特别是在源/漏层为Si:C且沟道层为Si的情况下,这种原位掺杂有助于在后继工艺中对它们进行选择性刻蚀。例如,Si:C的第一源/漏层2031和第二源/漏层2005中的掺杂浓度(例如,n型掺杂剂)可以为约1E19-1E21cm-3,而Si的沟道层2003中的掺杂浓度(例如,p型掺杂剂)可以为约1E17-1E19cm-3

接下来,可以限定器件的有源区。如图13所示,可以依次对第二源/漏层2005、沟道层2003和第一源/漏层2031进行选择性刻蚀如RIE。对此,可以参见以上结合图2(a)和2(b)的描述。对于p型器件,在RIE之后,由于SiGe在没有应变的情况下的晶格常数大于Si在没有应变的情况下的晶格常数,在Si中产生应变,此应变会使Si的空穴迁移率大于其在没有应变的情况下的空穴迁移率,或Si的轻空穴的有效质量小于其在没有应变的情况下的轻空穴的有效质量,或Si的轻空穴的浓度大于其在没有应变的情况下的轻空穴的浓度,进而使p型器件的开态电流增加并因此增强了p型器件的性能。备选地,对于n型器件,在RIE之后,由于Si:C在没有应变的情况下的晶格常数小于Si在没有应变的情况下的晶格常数,在Si中产生应变,此应变会使Si的电子迁移率大于其在没有应变的情况下的电子迁移率,或Si的电子的有效质量小于其在没有应变的情况下的电子的有效质量,进而使n型器件的开态电流增加并以此增强了n型器件的性能。

另外,如果选用SiGe作为沟道层材料而用Si作为源/漏层材料,此选择既可以增加p型器件的开态电流,又可以减小p型器件的关态电流,从而增强了p型器件的性能。原因在于Si的禁带宽度大于SiGe的禁带宽度,而SiGe中空穴迁移率大于Si的空穴迁移率。

在该示例中,刻蚀可以进行到第一源/漏层2031,但并未进行到第一源/漏层2031的底面处。但是,本公开不限于此,对第一源/漏层2031的刻蚀也可以进行至第一源/漏层2031的底面。

然后,如图14所示,可以使沟道层2003的外周相对于第一源/漏层2031和第二源/漏层2005的外周凹入。如上所述,这可以通过选择性刻蚀或者数字刻蚀等处理来实现。对此,可以参见以上结合图3的描述。同样地,可以在沟道层2003相对于第一源/漏层2031和第二源/漏层2005的凹入处,形成牺牲栅2007,如图15所示。

接下来,可以在第一源/漏层2031和第二源/漏层2005中形成源/漏区。这可以按照上述工艺来进行。例如,如图16所示,可以在图15所示的结构上形成掺杂剂源层2009。接着,如图17所示,可以通过例如退火,使掺杂剂源层2009中包含的掺杂剂进入有源区中,从而在其中形成掺杂区,如图中的阴影部分所示。更具体地,可以在第一源/漏层2031中形成源/漏区之一2011-1,且在第二源/漏层2005中形成另一源/漏区2011-2。之后,可以去除掺杂剂源层2009。对此,可以参见以上结合图4~6的描述。

同样地,掺杂剂也可以经由第一源/漏层2031和第二源/漏层2005而进入沟道层2003中,从而在沟道层2003的上下两端处形成一定的掺杂分布,如图中的椭圆虚线圈所示。

可以在有源区周围形成隔离层,以实现电隔离。例如,如图18所示,可以在图17所示的结构上形成隔离层2013。在此,隔离层2013的顶面可以位于沟道层2003的顶面与底面之间,这有助于形成自对准的栅堆叠。之后,可以去除牺牲栅2007,以释放该凹入中的空间。关于隔离层的详细描述,可以参见以上结合图7的描述。

然后,如图19所示,可以在凹入中形成栅堆叠。具体地,栅堆叠包括栅介质层2015和栅导体层2017。对此,可以参见以上结合图8的描述。由于隔离层2013的顶面设置,栅堆叠仅与沟道层2003在竖直方向上的侧面相交迭,而与第一、第二源/漏层各自在竖直方向上的侧面不交迭。即,栅堆叠自对准于沟道层2003。

接下来,如图20所示,可以对栅堆叠的形状进行调整,以便于后继互连制作。然后,可以如图21所示,在图20所示的结构上形成层间电介质层2021并在层间电介质层2021中形成到源/漏区2011-1的接触部2023-1、到源/漏区2011-2的接触部2023-2以及到栅导体层2017的接触部2023-3。对此,可以参见以上结合图9~11的描述。

根据本公开实施例的半导体器件可以应用于各种电子设备。例如,通过集成多个这样的半导体器件以及其他器件(例如,其他形式的晶体管等),可以形成集成电路(IC),并由此构建电子设备。因此,本公开还提供了一种包括上述半导体器件的电子设备。电子设备还可以包括与集成电路配合的显示屏幕以及与集成电路配合的无线收发器等部件。这种电子设备例如智能电话、计算机、平板电脑(PC)、可穿戴智能设备、移动电源等。

根据本公开的实施例,还提供了一种芯片系统(SoC)的制造方法。该方法可以包括上述制造半导体器件的方法。具体地,可以在芯片上集成多种器件,其中至少一些是根据本公开的方法制造的。

在以上的描述中,对于各层的构图、刻蚀等技术细节并没有做出详细的说明。但是本领域技术人员应当理解,可以通过各种技术手段,来形成所需形状的层、区域等。另外,为了形成同一结构,本领域技术人员还可以设计出与以上描述的方法并不完全相同的方法。另外,尽管在以上分别描述了各实施例,但是这并不意味着各个实施例中的措施不能有利地结合使用。

以上对本公开的实施例进行了描述。但是,这些实施例仅仅是为了说明的目的,而并非为了限制本公开的范围。本公开的范围由所附权利要求及其等价物限定。不脱离本公开的范围,本领域技术人员可以做出多种替代和修改,这些替代和修改都应落在本公开的范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1