一种全隔离背照式图像传感器及其制造方法

文档序号:8341267阅读:510来源:国知局
一种全隔离背照式图像传感器及其制造方法
【技术领域】
[0001] 本发明属于半导体集成电路制造领域,具体涉及半导体图像传感器,尤其涉及一 种全隔离背照式图像传感器及其制造方法。
【背景技术】
[0002] 现有的背照式图像传感器选用单晶硅片或者基片为重掺杂的外延片进行 CIS(CMOSImageSensor,CMOS图像传感器)芯片制造,背面处理通常包括背面薄化,表面注 入,掺杂激活,表面钝化,金属遮光边墙等复杂而难点多的工艺。由于缺少材料分明的薄化 刻蚀终止层,其器件厚度的控制难度较大,化学机械研磨CMP或刻蚀存在面内均匀性问题, 对感光器件也会有直接损伤。这些问题直接影响感光器件的量子效率。光电二级管通常通 过背侧表面进行接地,像素单位之间通过体硅相互连通,光线和电子容易相互串扰,造成混 色(crosstalk)问题。

【发明内容】

[0003] 本发明要解决的技术问题是提供一种全隔离背照式图像传感器,本发明引入埋入 氧化层并且形成埋入氧化层与沟槽绝缘介质直接连接的结构,隔离了像素之间光线和电子 的传输途径,解决了现有工艺易发生的混色(crosstalk)问题;埋入氧化层简化了BSI(背 照式CMOS)背面工艺的复杂度,对器件进行了无损保护,避免了背面薄化均匀性不好,量子 效率不一致等问题。为此,本发明还提供该全隔离背照式图像传感器的制造方法。
[0004] 为解决上述技术问题,本发明提供一种全隔离背照式图像传感器结构,由上至下 依次包括:承载基片、后道膜层、外延后的器件硅基、埋入氧化层、滤光片和微透镜;所有器 件制造在埋入氧化层上的器件硅基上;该图像传感器感光单元的隔离采用沟槽隔离,并且 填充绝缘介质的沟槽与埋入氧化层直接连接,将感光单元有源区彼此完全隔离;所述器件 硅基上形成有光电二极管,光电二级管的接地通过正表面的浓掺杂区引出。
[0005] 所述滤光片包括彩色滤光片和不透光的黑色滤光片。
[0006] 所述器件硅基上形成有光电二极管掩埋区、表面浓掺杂区、传输栅极和浮置扩散 区;光电二极管的P极经过表面P+区引出接地;或者光电二极管的N极经过表面N+区引出 接地。
[0007] 此外,本发明还提供一种所述的全隔离背照式图像传感器的制造方法,包括如下 步骤:
[0008] 步骤1,在单晶硅基片上形成埋入氧化层和氧化层上器件硅基;
[0009] 步骤2,对器件硅基进行掺杂,之后通过外延增加器件硅基厚度,满足器件设计需 求;
[0010] 步骤3,传感器感光单元的隔离采用沟槽工艺,沟槽底部完全接触到埋入氧化层, 沟槽内绝缘介质与埋入氧化层连为一体,将相邻像素的有源区完全隔离;
[0011] 步骤4,通过CMOS工艺制造完成CIS芯片,包括前道器件和后道金属互联,其中光 电二级管的接地通过正表面的浓掺杂区引出;
[0012] 步骤5,完成承载基片与器件硅基片的键合;
[0013] 步骤6,对键合为一体的基片进行背面薄化,埋入氧化层作为薄化工艺的刻蚀终止 层;
[0014] 步骤7,背面感光区域制作形成三原色彩色滤光片以及微透镜。
[0015] 步骤1中,在单晶硅基片上形成埋入氧化层之前,对单晶硅基片进行能量120~ 200keV,剂量4E17~lE18ions/cm2的0+离子注入,单晶硅基片的温度稳定在550~650°C。
[0016] 步骤1中,单晶硅基片经过两阶段的1300~1350°C的高温退火和氧化:第一阶 段在Ar中退火形成埋入氧化层;第二阶段在Ar与02混合气氛下氧化(其中02体积占混合 气体体积的25~55%),埋入氧化层厚度增加,同时埋入氧化层上器件硅基形成表面氧化 层;然后,采用湿法腐蚀去除表面氧化层,形成厚度为1000~2000A的埋入氧化层与厚度为 0. 15~0. 25ym的器件娃基。
[0017] 步骤2中,对器件硅基进行P型注入并完成退火激活,完成光电二级管在背侧的表 面钝化;然后,依据不同器件的设计需求,在器件硅基上外延生长〇. 3~6ym的P型外延 硅。
[0018] 步骤3中,所述沟槽工艺采用浅沟槽隔离或者深沟槽隔离刻蚀工艺,背面工艺的 套准图形在该步沟槽工艺中同步完成;沟槽经过热氧化在内壁生长衬垫氧化层,再用高密 度等离子工艺淀积绝缘介质填充沟槽,经氧化并填充的沟槽与埋入氧化层连成一体,形成 了完全隔离的感光单元有源区。
[0019] 步骤4中,所述光电二级管区域主要包括:光电二极管N型掩埋区,表面P+区,Tx 传输栅极,N+型FD区,后道膜层;光电二极管的P极经过表面P+区引出接地。
[0020] 步骤6中,所述对键合为一体的基片进行背面薄化,采用Si对Si02高选择比的干 法刻蚀或湿法腐蚀进行背面薄化,埋入氧化层作为薄化工艺的刻蚀终止层,去除单晶硅基 片。
[0021] 在步骤6和步骤7之间增加如下步骤:湿法腐蚀调整埋入氧化层的最终厚度,作为 背面抗反射层。
[0022] 步骤7中,背面感光区域制作形成红色,绿色,蓝色不同彩色滤光片;背面非感光 区域覆盖不透光的黑色滤光片;所述彩色滤光片上制作形成微透镜。
[0023] 和现有技术相比,本发明具有以下有益效果:本发明中埋入氧化层与沟槽内绝缘 介质直接连接的结构隔离了像素之间光线和电子的传输途径,有效解决了混色问题,提高 图像品质。本发明利用埋入氧化层Si02作为BSI薄化工艺的刻蚀终止层对器件进行了无损 保护,器件厚度与光电二极管的上下PN结深完全由外延厚度与器件掺杂设计决定,保证了 像素的高量子效率与高一致性好,直接提升了图像品质;背面工艺简化易控制,整个wafer (娃片)面内均匀性一致,提_广品良率。
【附图说明】
[0024] 图1是本发明全隔离背照式图像传感器的结构示意图;
[0025] 图2-图9是本发明实施例1的制造工艺流程示意图;其中,图2是本发明实施例 1的步骤2完成后的断面结构示意图;图3是本发明实施例1的步骤3完成后的断面结构 示意图;图4是本发明实施例1的步骤5完成后的断面结构示意图;图5是本发明实施例1 的步骤6完成后的断面结构示意图;图6是本发明实施例1的步骤7完成后的断面结构示 意图;图7是本发明实施例1的步骤8完成后的断面结构示意图;图8是本发明实施例1的 步骤9完成后的断面结构示意图;图9是本发明实施例1的步骤10完成后的断面结构示意 图;
[0026] 附图标记说明如下:
[0027] 1:单晶硅基片,2:埋入氧化层,3-1:器件硅基,3-2:外延后的器件硅基,4:表面氧 化层,5-1 :沟槽,5-2 :经氧化并填充的沟槽,6 :完全隔离的感光单元有源区,7 :光电二极管 N型掩埋区,8 :表面P+区,9 :Tx传输栅极,10 :N+型FD(FloatingDiffusion,浮置扩散) 区,11 :后道膜层,12 :承载基片,13 :彩色滤光片,14 :不透光的黑色滤光片,15 :微透镜。
【具体实施方式】
[0028] 下面结合附图和实施例对本发明作进一步详细的说明。
[0029] 实施例1
[0030] 本发明以采用N-type掩埋型(Pinned)光电二极管(PhotoDiode)的背照式(BSI) CMOS图像传感器为实施例进行说明。最终结构如图1所示。本发明一种全隔离背照式图像 传感器的具体制造工艺如下:
[0031] 1、采用无掺杂或P型轻掺杂的(100)单晶硅基片1,进行能量120~200keV,剂量 4E17~lE18ions/cm2的0+离子注入,娃基片1的温度稳定在550~65CTC。
[0032] 2、0+注入后的硅基片1经过两阶段的高温(1300~1350°C)退火和氧化:第一阶 段在Ar中退火形成埋入氧化层2 (BOX);第二阶段在Ar与02混合气氛(其中02体积占混合 气体体积的25~55%)下氧化,埋入氧化层2厚度增加,同时埋入氧化层2上器件硅基3-1 形成表面氧化层4,如图2所示。
[0033] 3、湿法腐蚀去除表面氧化层4,形成厚度为1000~2000A的埋入氧化层2 (BOX)与 厚度为〇. 15~0.25iim的器件硅基3-1,如图3所示。
[0034] 4、对器件硅基3-1进行P型注入(硼离子)并完成退火激活,完成光电二级管背侧 表面的P型掺杂(即完成光电二极管在背侧的表面钝化)。根据本发明,该步掺杂工艺可替 代BSI后继工艺中通常较为困难和复杂的背面注入和激活。
[0035] 5、依据不同器件的设计需求,可在器件硅基3-1上外延生长0. 3~6ym的P型外 延硅,经过外延后的器件硅基3-2如图4所示。
[0036] 6、图像传感器感光单元(或像素单元)的隔离采用沟槽5-1隔离,使得每个像素彼 此隔离。根据硅基的厚度不用,可采用浅沟槽隔离(STI)或者深沟槽隔离(DTI)刻蚀工艺, 其要求与特点是沟槽5-1底部完全接触到埋入氧化层2 (BOX),如图5所示。背面工艺的套 准图形在该步沟槽
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1