半导体装置的制造方法

文档序号:9204368阅读:199来源:国知局
半导体装置的制造方法
【技术领域】
[0001]本发明涉及具备ESD (静电放电)保护电路用的NMOS晶体管的半导体装置。
【背景技术】
[0002]首先,对现有的半导体装置进行说明。图2是示出现有的半导体装置的俯视图。
[0003]在保护内部电路不受ESD的影响的ESD保护电路中,通常使用NMOS晶体管。该NMOS晶体管的样式(pattern)例如如图2所示那样布置。
[0004]NMOS晶体管具备:交替配置的多个源5和多个漏4 ;源5与漏4之间的多个且为偶数个的沟道(channel);设于多个沟道之上的多个栅3 ;以及与多个源5中最端部的源5相邻配置的背栅la、嵌入其他的源5中的背栅Ib和包围NMOS晶体管而配置的背栅Ic (例如,参照专利文献I)。
[0005]现有技术文献
[0006]专利文献
[0007]专利文献1:日本特开2008-193019号公报(图3)

【发明内容】

[0008]发明要解决的课题
[0009]这里,在专利文献I中公开的技术中,认为从多个源5中最端部的源5通向背栅Ia以及背栅Ic的各布线是以I种样式来布置的。因此,在该源中,由于布线的面积变大,布线的寄生电阻值变小。在基于ESD的浪涌电流流过ESD保护电路用的NMOS晶体管的情况下,由于容易在布线的寄生电阻值小的上述源I处集中,因此容易在具有较大面积的布线的源集中,容易产生由局部发热造成的破坏。即,半导体装置的ESD耐受能力容易变低。
[0010]本发明是鉴于上述课题而完成的,提供一种ESD耐受能力高的半导体装置。
[0011]用于解决课题的手段
[0012]本发明为了解决上述课题,提供一种半导体装置,其具备ESD保护电路用的NMOS晶体管,该半导体装置的特征在于,该半导体装置具备:上述NMOS晶体管,其具备交替配置的多个源和多个漏、在上述源与上述漏之间的多个且为偶数个的沟道、设于多个上述沟道之上的多个栅、以及配置于多个上述源中最端部的上述源的附近的背栅;接地电压布线,其与外部连接用的接地电压焊盘电连接;输入电压布线,其与外部连接用的输入电压焊盘电连接,多个源布线分别由相同形状的金属膜构成,使多个上述源分别与上述接地电压布线电连接,多个漏布线分别由相同形状的金属膜构成,使多个上述漏分别与上述输入电压布线电连接,多个栅布线分别由金属膜构成,使多个上述栅分别与上述接地电压布线电连接,背栅布线由金属膜构成,且从上述源上的上述源布线分离,使上述背栅与上述接地电压布线电连接。
[0013]发明效果
[0014]在本发明中,所有源布线是以相同样式来布置的。因此,NMOS晶体管中的浪涌电流在各源布线中容易均匀地流过。即,浪涌电流不容易集中。因而,不容易产生由局部发热造成的破坏,ESD耐受能力提尚。
【附图说明】
[0015]图1是示出半导体装置的俯视图。
[0016]图2是示出现有的半导体装置的俯视图。
【具体实施方式】
[0017]以下,参照附图对本发明的实施方式进行说明。
[0018]首先,对半导体装置的结构进行说明。图1是示出半导体装置的俯视图。
[0019]半导体装置具备:ESD保护电路用的NMOS晶体管10、接地电压布线22a、以及输入电压布线23a。
[0020]NMOS晶体管10具备:交替配置的多个源12和多个漏13、源12与漏13之间的多个且为偶数个的沟道、设于多个沟道之上的多个栅11、以及配置于多个源12中最端部的源12附近的背栅14。这里,NMOS晶体管10的沟道长度方向的最端部的扩散区域是源12。
[0021]接地电压布线22a与外部连接用的接地电压焊盘电连接。输入电压布线23a与外部连接用的输入电压焊盘电连接。多个源布线22分别由相同形状的金属膜构成,经由接点19将多个源12分别电连接于接地电压布线22a。多个漏布线23分别由相同形状的金属膜构成,经由接点19将多个漏12分别电连接于输入电压布线23a。多个栅布线21分别由相同形状的金属膜构成,经由接点19将多个栅11分别电连接于接地电压布线22a。背栅布线24由金属膜构成,经由接点19将背栅14电连接于接地电压布线22a。此外,背栅布线24从源12上的源布线22分离。
[0022]这里,在NMOS晶体管10中,栅11在半导体基板上由多晶硅构成。源12以及漏13是设于P型的半导体基板的表面的N型的扩散区域。背栅14是设于P型的半导体基板的表面的P型的扩散区域。栅布线21等全部布线在半导体基板上由铝或者铜构成。
[0023]接下来,对向外部连接用的输入电压焊盘输入的输入电压是通常电压的情况下的、保护内部电路不受ESD (静电放电)的影响的ESD保护电路用的NMOS晶体管10的动作进行说明。
[0024]源12以及栅11以及背栅14的电压是接地电压,漏13的电压是输入电压。因而,通常时,NMOS晶体管10关闭,不会对漏13的输入电压带来影响。
[0025]接下来,对基于ESD的浪涌电流流过外部连接用的输入电压焊盘的情况下的NMOS晶体管10的ESD保护动作进行说明。
[0026]基于ESD的浪涌电流从输入电压焊盘流向接地电压焊盘。此时,NMOS晶体管10的寄生二极管通过击穿动作而使该浪涌电流朝相反方向流动。因此,输入电压焊盘与半导体装置的内部电路电连接,但是来自输入电压焊盘的浪涌电流不会在内部电路中流动。因而,保护了内部电路不受浪涌电流影响。
[0027]此时,通向多个源12中最端部的源12以及背栅14的各布线不是以I种样式来布置的,这些各布线是以不同的2种样式来布置的。S卩,所有源布线22是以相同样式来布置的。因此,NMOS晶体管10中的浪涌电流在各源布线22中容易均匀地流过,浪涌电流不容易集中。因而,不容易产生由局部发热造成的破坏,半导体装置的ESD耐受能力提高。
[0028]另外,各栅11彼此也可以通过多晶硅来连接。
[0029]此外,各栅11也可以分别与各源布线22连接,而不是与接地电压布线22a连接。
[0030]此外,在各栅11中,栅11与接地电压布线22a之间也可以存在电阻成分。
[0031]此外,源12、漏13以及背栅14也可以设于P型的阱的表面,而非设于P型的半导体基板。
[0032]标号说明
[0033]10 -NMOS晶体管;11:栅;12:源;13:漏;14:背栅;19:接点;21:栅布线;22:源布线;22a:接地电压布线;23:漏布线;23a:输入电压布线;24:背栅布线。
【主权项】
1.一种半导体装置,其具备ESD保护电路用的NMOS晶体管,其中,该半导体装置具有: 所述NMOS晶体管,其具备:交替配置的多个源和多个漏、形成于所述源与所述漏之间的多个且为偶数个的沟道、设于所述多个且为偶数个的沟道之上的多个栅、以及配置于所述多个源中最端部的所述多个源的附近的背栅; 接地电压布线,其与外部连接用的接地电压焊盘电连接; 输入电压布线,其与外部连接用的输入电压焊盘电连接; 多个源布线,其分别由相同形状的金属膜构成,使所述多个源分别与所述接地电压布线电连接; 多个漏布线,其分别由相同形状的金属膜构成,使所述多个漏分别与所述输入电压布线电连接; 多个栅布线,其分别由金属膜构成,使所述多个栅分别与所述接地电压布线电连接;以及 背栅布线,其由金属膜构成,且从所述多个源布线分离,使所述背栅与所述接地电压布线电连接。2.根据权利要求1所述的半导体装置,其特征在于, 所述多个栅布线分别由相同形状的金属膜构成。
【专利摘要】为了提供ESD耐受能力高的半导体装置,多个源布线(22)分别由相同形状的金属膜构成,使多个源(12)分别与接地电压布线(22a)电连接,多个漏布线(23)分别由相同形状的金属膜构成,使多个漏(12)分别与输入电压布线(23a)电连接,多个栅布线(21)分别由相同形状的金属膜构成,使多个栅(11)分别与接地电压布线(22a)电连接。而且,背栅布线(24)由金属膜构成,使背栅(14)与接地电压布线(22a)电连接,背栅布线(24)从源(12)上的源布线(22)分离。
【IPC分类】H01L27/088, H01L29/78, H01L21/8234, H01L21/822, H01L21/336, H01L27/04, H01L27/06
【公开号】CN104919577
【申请号】CN201380070544
【发明人】岛崎洸一, 广濑嘉胤
【申请人】精工电子有限公司
【公开日】2015年9月16日
【申请日】2013年12月20日
【公告号】EP2947681A1, US20150364464, WO2014112293A1
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1