像素阵列及包括该像素阵列的显示器件的制备方法

文档序号:10666078阅读:514来源:国知局
像素阵列及包括该像素阵列的显示器件的制备方法
【专利摘要】本发明提供一种像素阵列及包括该像素阵列的显示器件的制备方法,可基于传统像素阵列排列方式的基础上,通过将相同发光颜色的子像素集成为一个子像素单元,在不影响像素阵列发光的基础上,可在制备工艺中利用一个掩膜版开孔即可形成一个子像素单元,进而在有效降低制作掩膜版的难度的同时,还能大大降低在像素阵列制备工艺中的精度要求,且形成的显示器件也能满足分辨率的要求,即通过一个掩膜版开孔形成多个相邻设置的子像素,可有效的降低工艺难度,提高器件的良率,降低工艺成本。
【专利说明】
像素阵列及包括该像素阵列的显示器件的制备方法
技术领域
[0001]本发明涉及半导体器件制造领域,尤其涉及一种像素阵列及及包括该像素阵列的显示器件的制备方法。
【背景技术】
[0002]随着科技的进步和社会的发展,人们对显示器件的清晰度要求越来越高,进而促使数字显示器件的分辨率也就越来越高,相应的显示器件中子像素的尺寸也就越来越小。
[0003]当前OLED显示器件中的像素排列一般为Pentile排列或RGB排列等结构,且在使用掩膜版制备显示器件时,均是采用蒸镀的掩膜版开孔来定义位于显示区域的像素阵列,而一个子像素会对应一个掩膜版开孔,而伴随着子像素尺寸的缩小,使得掩膜版开孔的尺寸也越来越小,致使在蒸镀形成像素阵列时的对位精度越来越高,相应的工艺难度也越来越大,进而使得产品的良率大大降低,增加了工艺成本。

【发明内容】

[0004]鉴于上述问题,本发明提供一种像素阵列,包括:
[0005]若干依次排列的像素单元;
[0006]每个所述像素单元均包括三个相邻设置且发光颜色互不相同的子像素单元,且每个所述子像素单元均包括至少两个发光颜色相同且相邻设置的子像素;
[0007]其中,相邻设置且位于不同子像素单元中的多个子像素构成一个像素。
[0008]作为一个优选的实施例,上述的像素阵列中:
[0009]任一所述子像素单元中,子像素之间的形状及尺寸均相同。
[0010]作为一个优选的实施例,上述的像素阵列中:
[0011]任一所述子像素单元均包括相邻设置的两个或四个子像素。
[0012]作为一个优选的实施例,上述的像素阵列中:
[0013]每个所述像素均包括发射红光的子像素、发射绿光的子像素和发射蓝光的子像素。
[0014]本发明还提供了一种制备显示器件的方法,且该显示器件包括上述任意一项所述的像素阵列,所述方法包括:
[0015]提供一具有若干开孔的掩膜版;
[0016]于蒸镀工艺中,利用所述掩膜版制备所述像素阵列;
[0017]其中,每个所述子像素单元均对应一个所述开孔。
[0018]本发明还提供了一种像素阵列,该所述像素阵列包括:
[0019]六边形的第一子像素单元、六边形的第二子像素单元和正方形的第三子像素单元;
[0020]任一所述第三子像素单元的一对边各边上均分别邻接一第一子像素单元,且该第三子像素单元的另一对边各边上则均分别邻接一第二子像素单元;
[0021]其中,每个所述第一子像素单元均包括相邻设置的至少两个第一子像素,每个所述第二子像素单元均包括相邻设置的至少两个第二子像素,每个所述第三子像素单元均包括相邻设置的至少两个第三子像素;所述像素阵列中的每个像素均包括相邻设置的所述第一子像素、第二子像素和第三子像素。
[0022]作为一个优选的实施例,上述的像素阵列中:
[0023]所述第一子像素单元为边长相等且呈轴对称的六边形,所述第二像素单元也为边长相等且呈轴对称的六边形;
[0024]其中,所述六边形的边长与所述正方形的边长相等。
[0025]作为一个优选的实施例,上述的像素阵列中:
[0026]所述第一子像素和所述第二子像素均为梯形,所述第三子像素为正方形。
[0027]作为一个优选的实施例,上述的像素阵列中:
[0028]每个所述第一子像素单元中的第一子像素均分该第一子像素单元,每个所述第二子像素单元中的第二子像素均分该第二子像素单元,每个所述第三子像素单元中的第三子像素均分该第三子像素单元。
[0029]作为一个优选的实施例,上述的像素阵列中:
[0030]每个所述第一子像素单元中的第一子像素的数目与每个所述第二子像素单元中的第二子像素的数目,以及每个所述第三子像素单元中的第三子像素的数目均相同。
[0031]作为一个优选的实施例,上述的像素阵列中:
[0032]每个所述第一子像素单元均包括两个或四个所述第一子像素,每个所述第二子像素单元均包括两个或四个所述第二子像素,每个所述第三子像素单元均包括两个或四个所述第三子像素。
[0033]作为一个优选的实施例,上述的像素阵列中:
[0034]所述第一子像素发射的光的颜色与所述第二子像素发射的光的颜色以及所述第三像素发射的光的颜色均互不相同。
[0035]本发明还提供了一种制备显示器件的方法,该显示器件包括如上述任意一项所述的像素阵列,所述方法包括:
[0036]提供一具有若干开孔的掩膜版;
[0037]于蒸镀工艺中,利用所述掩膜版制备所述像素阵列;
[0038]其中,每个所述第一子像素单元、每个所述第二子像素单元以及每个所述第三子像素单元均对应一个所述开孔。
[0039]上述技术方案具有如下优点或有益效果:
[0040]本发明中的技术方案可基于传统像素阵列排列方式的基础上,通过将相同发光颜色的子像素集成为一个子像素单元,在不影响像素阵列发光的基础上,可在制备工艺中利用一个掩膜版开孔即可形成一个子像素单元,进而在有效降低制作掩膜版的难度的同时,还能大大降低在像素阵列制备工艺中的精度要求,且形成的显示器件也能满足分辨率的要求,即通过一个掩膜版开孔形成多个相邻设置的子像素,可有效的降低工艺难度,提高器件的良率,降低工艺成本。
【附图说明】
[0041]参考所附附图,以更加充分的描述本发明的实施例。然而,所附附图仅用于说明和阐述,并不构成对本发明范围的限制。
[0042]图1为本发明实施例的像素阵列中像素单元的结构示意图;
[0043]图2为图1中一个像素单元的结构示意图;
[0044]图3为本发明实施例一中像素阵列的结构示意图;
[0045]图4为图3中一个像素单元的结构示意图;
[0046]图5为本发明实施例二中像素阵列的结构示意图;
[0047]图6为图5中一个像素单元的结构示意图;
[0048]图7为本发明实施例三中像素阵列的结构示意图;
[0049]图8为图7中一个像素单元的结构示意图;
[0050]图9?11为基于图7所示结构的像素阵列显示图形的示意图。
【具体实施方式】
[0051]本发明实施例中提供的像素阵列及包括该像素阵列的显示器件的制备方法,可基于传统像素结构的基础上,将发光颜色相同的子像素集成在一起,以构成一个子像素单元,且使得每个子像素均能与其他发光颜色的子像素构成能够发光的像素,进而使得在制备该像素阵列时,集成在一起的发光颜色相同的子像素可使用同一个掩膜版开孔进行蒸镀形成,以在降低制备像素阵列时对准精度要求的同时,大大降低制备掩膜版的工艺难度,可有效的提尚广品的良率,降低工艺成本。
[0052]下面结合附图和具体实施例对本发明的像素阵列及包括该像素阵列的显示器件的制备方法进行详细说明。
[0053]图1为本发明实施例的像素阵列中像素单元的结构示意图;如图1所示,本申请中的像素阵列包括依次排列的像素单元,且每个像素单元中均可包括三个相邻设置且发光颜色各异的子像素单元,如该像素单元可包括发射红光的第一像素单元1、发射绿光的第二像素单元2和发射蓝光的第三像素单元3,且上述的第一像素单元1、第二像素单元2和第三像素单元3均可作为一个子像素,以形成一个发射白光的像素。
[0054]需要注意的是,上述的第一像素单元1、第二像素单元2以及第三像素单元3的发光颜色可根据具体的工艺需求而设定,只要其颜色互不相同能够形成一个发射白光的像素即可。
[0055]图2为图1中一个像素单元的结构示意图,该图2中为了显示清楚明了,已将各个像素单元图形中的填充颜色去掉,即同样的图标指示位置处其均指代相同的器件结构;优选的,如图2所示,上述的第一像素单元I可为边长相等且内角均为120°的六边形;第二像素单元2也为边长相等且外凸的六边形,且该第二像素单元2的一对边平行且平行的两条边与其相邻的斜边之间的夹角均为150°,而斜边之间的夹角则均为60° ;第三像素单元3为正方形,其边长与上述的第一像素单元I及第二像素单元2的边长均相等。任一第三像素单元3 —对边各边上均分别邻接一第一像素单元,且该第三像素单元3的另一对边各边上则均分别邻接一第二像素单元,且相邻的像素单元之间邻接的边完全吻合,以构成作为一个整体的像素阵列。
[0056]进一步的,上述的第一像素单元1、第二像素单元2以及第三像素单元3中的任一像素单元中均至少包括两个子像素(如每个像素单元中可设置两个或四个等邻接的子像素,具体可根据制备的显示器件的分辨率要求来设定,且像素阵列中,每个子像素均邻接有其他发光颜色的其他像素单元中的子像素),且每个子像素均能与其邻接的其他发光颜色的子像素构成一个能够发射白光的像素。
[0057]本申请中还提供了一种制备显示器件的方法:首先,提供具有若干开口的掩膜版;采用蒸镀工艺,利用上述的掩膜版制备如图1?2中所示的像素阵列结构,且上述的每个开孔均可用于制备一个像素单元;例如上述的每个第一像素单元I均对应一个内角为120°的边长相等的六边形,每个第二像素单元2则均对应一个内角分别为150°和60°的等边外凸的六边形而每个第三像素单元3则为一个正方形,即该掩膜版上每个像素单元的开口图形可对应图2中所示结构设置,这样就在上述的蒸镀工艺中,只要每个像素单元的开孔一一对应即可,由于其尺寸是每个子像素单元N (N多2,且N为正整数)倍,进而使得对准的精度要求大大降低,同时也使得制备的掩膜版的难度也大大降低(这是因为掩膜版的开孔尺寸越小其制备的难度越高)。
[0058]下面就根据显示器件对分辨率不同的需求,对图3?8所示的结构进行详细说明:
[0059]实施例一
[0060]图3为本发明实施例一中像素阵列的结构示意图;基于上述图1?2所示结构的基础上,在本实施一中,每个像素单元中均包括两个完全相同(形状及长度、面积、材质等均完全相同)子像素,即第一像素单元I中包括第一子像素11、12,第二子像素单元2中包括第二子像素21、22,第三子像素单元3中包括第三子像素31、32。
[0061]图4为图3中一个像素单元的结构示意图,该图3中也为了显示清楚明了,也将各个像素单元图形中的填充颜色去掉,即同样的图标指示位置处其也均指代相同的器件结构;如图4所示,上述的第三像素单元3中,在与第二像素单元邻接的边的中点上设置垂直于该边的第三中分线(即图4中所示设置于第三子像素31与第三子像素32之间的虚线),上述的第三子像素31、32沿该第三中分线均分第三像素单元3,进而形成两个对称的长方形;同样,上述的第二子像素单元2中则垂直于平行的对边中点处设置第二中分线(即图4中所示设置于第二子像素21与第二子像素22之间的虚线),且该第二中分线的延伸段与上述的第一中分线重合,而第二子像素21、22则沿第二中分线平分第二像素单元2,进而形成具有直角两个对称的梯形;同样的,上述的第一子像素单元I中则将两对角互连形成第一中分线(即图4中所示设置于第一子像素11与第一子像素12之间的虚线),且该第一中分线平行于与上述的第三中分线,而第一子像素11、12则沿第一中分线平分第一像素单元1,进而形成两对称的等腰梯形。
[0062]实施例二
[0063]图5为本发明实施例二中像素阵列的结构示意图;图6为图5中一个像素单元的结构示意图,该图6中也为了显示清楚明了,也将各个像素单元图形中的填充颜色去掉,SP同样的图标指示位置处其也均指代相同的器件结构;如图5?6所示,基于上述图1?4所示结构及实施例一相关阐述的基础上,在本实施二中,与实施例一一样,每个像素单元中也均包括两个完全相同(形状及长度、面积、材质等均完全相同)的子像素,相应的其所形成的显示器件的分辨率相同,即是在形成相同分辨率显示器件的不同的像素阵列结构。
[0064]进一步的,如图6所示,本实施例二相对于实施例一,第二子像素单元2中将角度为60°的对角相连构成用于平分第二子像素单元2的第二中分线(即图6中所示设置于第二子像素21与第二子像素22之间的虚线),即该第二中分线垂直于第一像素单元I中的第一中分线,进而使得形成的第二子像素21、22均为等腰的梯形。
[0065]实施例三
[0066]图7为本发明实施例三中像素阵列的结构示意图;图8为图7中一个像素单元的结构示意图,该图8中也为了显示清楚明了,也将各个像素单元图形中的填充颜色去掉,SP同样的图标指示位置处其也均指代相同的器件结构;如图7?8所示,基于上述图1?6所示结构、实施例一及实施例二相关阐述的基础上,将每个每个子像素单元均分为四个子像素,以使得每个子像素能够与其他发光颜色的子像素构成发射白光的像素;具体的,在本实施三中,每个像素单元均由四个子像素构成,即第一子像素单元包括第一子像素11、12、13、14,第二子像素单元包括第二子像素21、22、23、24,第三子像素单元包括第三子像素31、
32、33、34。
[0067]参见图8所示,在第三子像素单元3中,设置垂直交叉的两第三中线(即图8中所示设置于第三子像素31、第三子像素32、第三子像素33及第三子像素34之间的虚线),且该两中线分别垂直于正方形的两对边上,进而将正方形的第三像素子单元3划分为四个完全相同(形状及长度、面积、材质等均完全相同)的正方形的第三子像素31、32、33、34;同样的,在第一子像素单元中,也设置相互垂直且交叉点与该第一子像素单元中心点重合的两条第一中线(即图8中所示设置于第一子像素11、第一子像素12、第一子像素13及第一子像素14之间的虚线),且一条上述的第一中线垂直经过与上述的第三子像素单元3邻接的边的中点处,进而将等边的六边形第一子像素单元I划分为四个完全相同的(形状及长度、面积、材质等均完全相同)的具有直角的梯形的第一子像素11、12、13、14;同样的,在第二子像素单元中,也设置相互垂直且交叉点与该第二子像素单元中心点重合的两条第二中线(即图8中所示设置于第二子像素21、第二子像素22、第二子像素23及第二子像素24之间的虚线),且一条上述的第二中线垂直经过与上述的第三子像素单元3邻接的边的中点处,进而将等边的六边形第二子像素单元2划分为四个完全相同的(形状及长度、面积、材质等均完全相同)的具有直角的梯形的第一子像素21、22、23、24 ;进而使得上述形成的子像素周边均邻接有其他发光颜色的子像素,例如在第三子像素31周边邻接设置有第一子像素12和第二子像素23,由于该三个子像素分别能够发射红光、绿光和蓝光,进而使得其能够构成一个发射白光的像素结构。
[0068]在本实施例三中,由于每个子像素单元均包括4个子像素,进而使得其构成的像素阵列形成的显不器件的分辨率均高于实施例一和实施例二构成的显不器件的分辨率,但其仍然可以采用同一掩膜版进行制备,即:
[0069]首先,提供一设置有若干开孔的掩膜版;图2?8所示,该若干开孔包括与的第一子像素单元I形状对应第一开孔,与的第二像子素单元2形状对应第二开孔,与的第三子像素单元3形状对应第三开孔。
[0070]然后,在蒸镀工艺中,利用上述的掩膜版制备形成如图3?8中所示的像素阵列结构,以使得位于同一个掩膜版上设置子像素单元中子像素可同时形成。
[0071]由于上述的掩膜版开孔相对于单个子像素的尺寸要大的多,进而在蒸镀工艺中,对于掩膜版对准精度的要求要降低很多,相应的在制备掩膜版的时候,其开工的难度也降低很多。
[0072]进一步的,为了对本申请的技术方案的实施效果进行更加详尽的阐述,下面就以图7?8所示的像素阵列结构为例,进行说明:
[0073]在图7?8所示的结构中,每个像素单元均包括四个子像素,且每个子像素均能与其邻接的发射其他颜色光的子像素构成一个发射白光的像素结构。
[0074]如图9所示,当需要在像素阵列中显示一个白点时,可使得第一子像素12、第二子像素23及与其邻接的第三子像素发光,由于该三个子像素发射的光分别为红光、绿光和蓝光,即该三者共同构成一个能够发射白光的像素(即图9中所示的空白区域)。
[0075]当需要显示一白色横线时,基于图9显示白点时的相关描述,可选择位于同一直线横向排列的若干像素进行发光,进而形成如图10所示白色横线(即图10中所示的空白区域)。
[0076]同样的,当需要显示一白色竖线时,也可基于图9显示白点时的相关描述,选择位于同一直线纵向排列的若干像素进行发光,进而形成如图11所示白色横线(即图11中所示的空白区域)。
[0077]综上所述,本发明的上述实施例中,可基于传统像素阵列排列方式(如pentile排列方式等)的基础上,通过将相同发光颜色的子像素集成为一个子像素单元,在不影响像素阵列发光的基础上,可在制备工艺中利用一个掩膜版开孔即可形成一个子像素单元,进而在有效降低制作掩膜版的难度的同时,还能大大降低在像素阵列制备工艺中的精度要求,且形成的显示器件也能满足分辨率的要求,即通过一个掩膜版开孔形成多个相邻设置的子像素,可有效的降低工艺难度,提高器件的良率,降低工艺成本。
[0078]对于本领域的技术人员而言,阅读上述说明后,各种变化和修正无疑将显而易见。因此,所附的权利要求书应看作是涵盖本发明的真实意图和范围的全部变化和修正。在权利要求书范围内任何和所有等价的范围与内容,都应认为仍属本发明的意图和范围内。
【主权项】
1.一种像素阵列,其特征在于,所述像素阵列包括: 若干依次排列的像素单元; 每个所述像素单元均包括三个相邻设置且发光颜色互不相同的子像素单元,且每个所述子像素单元均包括至少两个发光颜色相同且相邻设置的子像素; 其中,相邻设置且位于不同子像素单元中的多个子像素构成一个像素。2.如权利要求1所述的像素阵列,其特征在于,任一所述子像素单元中,子像素之间的形状及尺寸均相同。3.如权利要求1所述的像素阵列,其特征在于,任一所述子像素单元均包括相邻设置的两个或四个子像素。4.如权利要求1所述的像素阵列,其特征在于,每个所述像素均包括发射红光的子像素、发射绿光的子像素和发射蓝光的子像素。5.一种制备显示器件的方法,其特征在于,所述显示器件包括如权利要求1?4中任意一项所述的像素阵列,所述方法包括: 提供一具有若干开孔的掩膜版; 于蒸镀工艺中,利用所述掩膜版制备所述像素阵列; 其中,每个所述子像素单元均对应一个所述开孔。6.一种像素阵列,其特征在于,所述像素阵列包括六边形的第一子像素单元、六边形的第二子像素单元和正方形的第三子像素单元; 任一所述第三子像素单元的一对边各边上均分别邻接一第一子像素单元,且该第三子像素单元的另一对边各边上则均分别邻接一第二子像素单元; 其中,每个所述第一子像素单元均包括相邻设置的至少两个第一子像素,每个所述第二子像素单元均包括相邻设置的至少两个第二子像素,每个所述第三子像素单元均包括相邻设置的至少两个第三子像素;所述像素阵列中的每个像素均包括相邻设置的所述第一子像素、第二子像素和第三子像素。7.如权利要求6所述的像素阵列,其特征在于,所述第一子像素单元为边长相等且呈轴对称的六边形,所述第二像素单元也为边长相等且呈轴对称的六边形; 其中,所述六边形的边长与所述正方形的边长相等。8.如权利要求7所述的像素阵列,其特征在于,所述第一子像素和所述第二子像素均为梯形,所述第三子像素为正方形。9.如权利要求7所述的像素阵列,其特征在于,每个所述第一子像素单元中的第一子像素均分该第一子像素单元,每个所述第二子像素单元中的第二子像素均分该第二子像素单元,每个所述第三子像素单元中的第三子像素均分该第三子像素单元。10.如权利要求7所述的像素阵列,其特征在于,每个所述第一子像素单元中的第一子像素的数目与每个所述第二子像素单元中的第二子像素的数目,以及每个所述第三子像素单元中的第三子像素的数目均相同。11.如权利要求10所述的像素阵列,其特征在于,每个所述第一子像素单元均包括两个或四个所述第一子像素,每个所述第二子像素单元均包括两个或四个所述第二子像素,每个所述第三子像素单元均包括两个或四个所述第三子像素。12.如权利要求6所述的像素阵列,其特征在于,所述第一子像素发射的光的颜色与所述第二子像素发射的光的颜色以及所述第三像素发射的光的颜色均互不相同。13.一种制备显示器件的方法,其特征在于,所述显示器件包括如权利要求6?12中任意一项所述的像素阵列,所述方法包括: 提供一具有若干开孔的掩膜版; 于蒸镀工艺中,利用所述掩膜版制备所述像素阵列; 其中,每个所述第一子像素单元、每个所述第二子像素单元以及每个所述第三子像素单元均对应一个所述开孔。
【文档编号】H01L27/32GK106033767SQ201510118006
【公开日】2016年10月19日
【申请日】2015年3月17日
【发明人】张斌, 林信志, 邹忠哲
【申请人】上海和辉光电有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1