基于set/mos混合结构的8-3编码器的制作方法

文档序号:7537932阅读:298来源:国知局
专利名称:基于set/mos混合结构的8-3编码器的制作方法
技术领域
本实用新型涉及集成电路技术领域,特别是一种由纳米器件组成的基于SET/M0S混合结构的8-3编码器。
背景技术
随着半导体器件特征尺寸的不断减小,集成电路单个芯片的规模变得越来越大。器件数目的増加,导致了芯片功耗的迅速増加,传统的CMOS设计遇到了来自器件本身的物理极限、功耗、可靠性等方面的挑战。基于传统的CMOS技术设计的8-3编码器,主要利用PMOS管与NMOS管互补的特性实现相应的逻辑功能。这种设计方法需要消耗较多的晶体 管,电路的功耗大、集成度不高,已经不能满足新一代集成电路的低功耗、高集成度的设计要求。
发明内容本实用新型的目的是提供一种基于SET/M0S混合结构的8-3编码器,能够将8个输入信号编码为3位的ニ进制码输出。本实用新型采用以下方案实现一种基于SET/M0S混合结构的8-3编码器,其特征在于包括第一至八信号源以及第一、ニ、三四输入的SET/M0S混合电路;所述的第一信号源与第一 SET/M0S混合电路的第一输入端连接;所述第二信号源与所述第二 SET/M0S混合电路的第一输入端连接;所述第三信号源与第一、ニ SET/M0S混合电路的第二输入端连接;所述第四信号源与所述第三SET/M0S混合电路的第一输入端连接;所述第五信号源与所述第三SET/M0S混合电路的第二输入端以及第一 SET/M0S混合电路的第三输入端连接;所述第六信号源与所述第二 SET/M0S混合电路的第三输入端以及第三SET/M0S混合电路的第三输入端连接;所述第七信号源与所述的第一、ニ、三SET/M0S混合电路的第四输入端连接;所述第八信号源悬空。在本实用新型一实施例中,所述的SET/M0S混合电路包括一PMOS管,其源极接电源端Vdd ; — NMOS管,其漏极与所述PMOS管的漏极连接;以及ー SET管,其与所述NMOS管的源极连接。本实用新型电路仅用了 3个PMOS管,3个NMOS管和3个SET,能够将8个输入信号编码为3位的ニ进制码输出。HSPICE的仿真结果表明该编码器具有较低的功耗,整个电路的功耗仅为29. 4nW,输入输出电压间具有较好的兼容性,输出电压具有较大的摆幅(O. 67V)。与由CMOS器件设计的8-3编码器相比,电路功耗明显下降,管子数目大大減少,电路结构得到了进ー步的简化,有利于降低电路功耗,节省芯片面积,提高电路的集成度,有望应用于将来的低功耗、高性能的超大規模集成电路中。

图I为四输入的SET/M0S混合电路原理图。[0008]图2为四输入的SET/M0S混合电路实现的或逻辑仿真特性曲线。图3为基于SET/M0S混合结构的8_3编码器的原理图。图4a和图4b为基于SET/M0S混合结构的8_3编码器的仿真特性曲线。
具体实施方式
以下结合附图及实施例对本实用新型做进ー步说明。如图3所示,本实施例提供一种基于SET/M0S混合结构的8_3编码器,其特征在于包括第一至八信号源以及第一、ニ、三四输入的SET/M0S混合电路;所述的第一信号源与第一 SET/M0S混合电路的第一输入端连接;所述第二信号源与所述第二 SET/M0S混合电路的第一输入端连接;所述第三信号源与第一、ニ SET/M0S混合电路的第二输入端连接;所述第四信号源与所述第三SET/M0S混合电路的第一输入端连接;所述第五信号源与所述第三SET/M0S混合电路的第二输入端以及第一 SET/M0S混合电路的第三输入端连接;所述第 六信号源与所述第二 SET/M0S混合电路的第三输入端以及第三SET/M0S混合电路的第三输入端连接;所述第七信号源与所述的第一、ニ、三SET/M0S混合电路的第四输入端连接;所述第八信号源悬空。本实用新型采用新型的纳米电子器件与传统的MOS管相混合的方式来设计8-3编码器。作为新一代纳米电子器件的典型代表,单电子晶体管(Single electrontransistor, SET)具有极低的功耗和极高的开关速度,在功耗、工作速度等方面相对于传统的微电子器件具有明显的优势,被认为是制造下一代低功耗、高密度超大規模集成电路理想的基本器件。单电子晶体管能够与CMOS硅エ艺很好地兼容,SET/M0S混合电路具备SET和MOS管的优越性能,表现出极低的功耗、超小的器件尺寸、较强的驱动能力和较大的输出摆幅,在多值逻辑电路、模数/数模转换器电路、存储器电路等方面得到广泛的应用。本实用新型的编码器是ー个基本数字単元,能够实现输入信号的编码。8-3编码器作为ー个基本的编码器能够将8个输入信号(Vtl-V7)编码为3位的ニ进制码(Vtjutci-Vtjut2)输出,其逻辑表达式如式(1),(2),(3)所示。由此可知,8-3编码器只需要3个四输入的或门即可实现。Vout2= V7 +V6+ V5+V4(I)Voutl= V7 +V6+ VV2(2)Vout0= V7 +V5+ Υ,+Υ,(3)本实用新型采用四输入的SET/M0S混合结构来实现或门逻辑,其电路图如图
I所示。该电路由I个PMOS管,I个NMOS管和I个四输入的SET串联而成。电路中PMOS管作为恒流源为整个电路提供偏置电流。由于SET正常工作的电流都很小,一般为nA数量级,所以PMOS管应该工作在亚阈值区。NMOS管的栅极偏压Kng是固定的,其值略大于NMOS管的阈值电压な,使SET的漏极电压固定为Vng-Vth。通过设置合适的电路參数,SET/M0S混合电路就能够实现四输入的或逻辑功能,对应的或门逻辑仿真图如图2所示。由图可知,输出(U只有在四个输入(Va,Vb, V。,Vd)均为低电平时才为低电平,其它情况下均为高电平,满足或逻辑功能。因此,该结构可以用于8-3编码器的设计。本实用新型利用HSPICE对提出的8-3编码器进行功能的仿真验证,采用的是SET与MOS管相混合的仿真方式。SET的模型是目前广泛使用、精度高的宏模型(Compactmacromodel)。该模型以子电路的形式定义在SPICE中;M0S管的模型使用目前公认的22 nm的预测技术模型(Predictive technology model)。由于三个SET/MOS混合结构均实现或门逻辑,因此具有相同的电路參数。电路中的电源电压Vdd设置为O. 80 V,PMOS管和NMOS管的宽长比(W/L)均设为1/3,主要的电路仿真參数如表一所示。
权利要求1.一种基于SET/MOS混合结构的8-3编码器,其特征在于包括第一至八信号源以及第一、ニ、三四输入的SET/M0S混合电路; 所述的第一信号源与第一 SET/M0S混合电路的第一输入端连接; 所述第二信号源与所述第二 SET/M0S混合电路的第一输入端连接; 所述第三信号源与第一、ニ SET/M0S混合电路的第二输入端连接; 所述第四信号源与所述第三SET/M0S混合电路的第一输入端连接; 所述第五信号源与所述第三SET/M0S混合电路的第二输入端以及第一 SET/M0S混合电路的第三输入端连接; 所述第六信号源与所述第二 SET/M0S混合电路的第三输入端以及第三SET/M0S混合电路的第三输入端连接; 所述第七信号源与所述的第一、ニ、三SET/M0S混合电路的第四输入端连接;所述第八信号源悬空。
2.根据权利要求I所述的基于SET/M0S混合结构的8-3编码器,其特征在于,所述的SET/M0S混合电路包括 一 PMOS管,其源极接电源端Vdd ; 一 NMOS管,其漏极与所述PMOS管的漏极连接;以及 一 SET管,其与所述NMOS管的源极连接。
专利摘要本实用新型涉及集成电路技术领域,特别是一种基于SET/MOS混合结构的8-3编码器,包括第一至八信号源以及第一、二、三四输入的SET/MOS混合电路;仅用了3个PMOS管,3个NMOS管和3个SET,HSPICE的仿真结果表明该编码器具有较低的功耗,整个电路的功耗仅为29.4nW,输入输出电压间具有较好的兼容性,输出电压具有较大的摆幅(0.67V)。与由CMOS器件设计的8-3编码器相比,电路功耗明显下降,管子数目大大减少,电路结构得到了进一步的简化,有利于降低电路功耗,节省芯片面积,提高电路的集成度,有望应用于将来的低功耗、高性能的超大规模集成电路中。
文档编号H03M7/04GK202435386SQ201220001490
公开日2012年9月12日 申请日期2012年1月5日 优先权日2012年1月5日
发明者何明华, 陈寿昌, 陈锦锋, 魏榕山 申请人:福州大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1