一种应用于高速ADC的LMS误差校正系统及方法与流程

文档序号:11959144阅读:来源:国知局
技术总结
本发明公开了一种应用于高速ADC的LMS误差校正系统及方法,所述的系统包括串并转换电路、并行运算电路和结果生成电路;串并转换电路的输出端与并行运算电路连接,并行运算电路的输出端与结果生成电路连接;串并转换电路用于将ADC的输入信号和ADC采样输出信号进行串并转换,得到多路的ADC的输入信号和ADC采样输出信号,并行运算电路用于将串并转换得到的信号进行并行运算,结果生成电路用于对并行运算电路输出做进一步处理,并实现误差校正信号的输出。本发明先通过串并转换电路进行转换,再通过并行运算电路进行计算后送入结果生成电路,所有变量的数据率都有了很大降低,从而避免了运算量最大的这一部分成为制约系统实现速度的瓶颈。

技术研发人员:辜波;马骁
受保护的技术使用者:成都博思微科技有限公司
文档号码:201610633809
技术研发日:2016.08.04
技术公布日:2016.12.07

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1