一体化下行系统及其处理方法

文档序号:7805499阅读:238来源:国知局
一体化下行系统及其处理方法
【专利摘要】本发明提供一种一体化下行系统及其处理方法,该系统包括依次连接的选频电路、射频预失真电路、功率放大电路和异频合成电路;功率放大电路包括功放单元、耦合单元和隔离单元;功放单元包括Doherty功率放大器;选频电路从输入信号中筛选出各个频段的信号;射频预失真电路分别对筛选出的各个频段的信号和耦合单元产生的耦合信号进行预失真处理;预失真处理后的信号经过功放单元进行功率放大,再顺次通过耦合单元和隔离单元传输至异频合成电路进行合路处理。本发明结合了预失真技术和高效率Doherty功放技术,实现了系统的高线性性能、较宽的瞬时带宽,提高了系统效率;采用一体化的设计,散热良好、成本低,满足了现代通信设备的需求。
【专利说明】一体化下行系统及其处理方法 【【技术领域】】
[0001] 本发明涉及一种下行系统,特别涉及一种一体化下行系统及其处理方法。 【【背景技术】】
[0002] 随着无线通信的飞速发展,人们对无线通信的质量、速度、稳定性等要求越来越 高。目前存在2G、3G、4G、WLAN等多种制式的移动通信网络和宽带网络,网络建设重复投资 现象非常严重,物业协调施工也异常困难。现今,解决该覆盖问题的最好方法就是采用支持 多网合成的 DAS (Distribute Antenna System)系统。
[0003] DAS系统主要包括近端设备和远端设备,远端设备主要由上行系统和下行系统组 成。
[0004] 如图1所示,目前支持多网合成的DAS下行系统主要是由多频分路器以及多个支 持单一制式、单一频段的独立功放模块经Ρ0Ι (多系统接入平台)合路而成。
[0005] 对于室外DAS下行系统,功放采用前馈(Feedforward)技术,虽然能够保证线性, 功放效率低,下行系统效率也较低,一般为9. 5% ;对于室内DAS下行系统,功放采用功率回 退(Back-off)技术,瞬时带宽较小,一般瞬时带宽只能满足20MHz,导致下行系统效率非常 低,只有4. 5%左右。 【
【发明内容】

[0006] 基于此,本发明提供一种一体化下行系统,采用高效率宽带功放技术以及预失真 技术,在保证高线性的同时,实现了系统较宽的瞬时带宽,而且提高了系统效率,能够适用 于现在的DAS等多网合成系统。
[0007] 本发明实施例的具体内容如下:
[0008] -种一体化下行系统,包括依次连接的选频电路、射频预失真电路、功率放大电路 和异频合成电路;所述功率放大电路包括功放单元、稱合单元和隔离单元;所述功放单元 包括Doherty功率放大器;所述选频电路从输入信号中筛选出各个频段的信号;所述射频 预失真电路分别对筛选出的各个频段的信号和所述耦合单元产生的耦合信号进行预失真 处理;预失真处理后的信号经过所述功放单元进行功率放大,功率放大后的信号顺次通过 耦合单元和隔离单元传输至异频合成电路进行合路处理。
[0009] 相应的,本发明实施例还提供了一种一体化下行系统的处理方法,包括如下步 骤:
[0010] 从输入信号中筛选出各个频段的信号;
[0011] 将筛选出的各个频段的信号进行预失真处理,得到预失真信号;
[0012] 将所述预失真信号通过Doherty功率放大器进行功率放大得到功率放大信号;
[0013] 将所述功率放大信号进行耦合产生耦合信号和直通信号,将当前频段的信号对应 的耦合信号与下一时刻该频段的信号进行预失真处理;
[0014] 将各个频段的信号对应的直通信号通过隔离处理之后进行异频合路处理。
[0015] 本发明提供的一体化下行系统,采用高效率Doherty功放技术以及预失真技术, 实现了系统的高线性性能、较宽的瞬时带宽,提高了系统效率;采用一体化的设计,散热良 好、成本低,满足了现代通信设备的需求。 【【专利附图】

【附图说明】】
[0016] 图1为现有技术中DAS下行系统的结构示意图;
[0017] 图2为本发明实施例一中一体化下行系统的结构示意图;
[0018] 图3为本发明实施例二中选频电路的结构示意图;
[0019] 图4为本发明实施例二中一体化下行系统的硬件原理图;
[0020] 图5为本发明中一种一体化下行系统的处理方法的流程示意图;
[0021] 图6为本发明中一种从输入信号中筛选出各个频段的信号的方法的流程示意图。 【【具体实施方式】】
[0022] 下面结合具体实施例对本发明作进一步阐述。
[0023] 实施例一
[0024] 如图2所示,一种一体化下行系统,包括依次连接的选频电路100、射频预失真电 路200、功率放大电路300和异频合成电路400 ;所述功率放大电路300包括功放单元310、 耦合单元320和隔离单元330。
[0025] 当包含有多种频段的信号经过端口输入到下行系统时,选频电路100从输入信号 中筛选出各个频段的信号,射频预失真电路200分别对选频电路100输出的各个频段的信 号和功率放大电路300中耦合单元320产生的耦合信号进行预失真处理产生预失真信号, 并将预失真信号输出到相应频段的功率放大电路输入口。功放单元310中包括有Doherty 功率放大器,Doherty功率放大器是指采用Doherty结构的功率放大器,Doherty结构能 够显著提高功放效率,是目前最有前景的一种结构。预失真信号经过功放单元310中的 Doherty功率放大器之后功率被高效率的放大,然后经过相应频段的耦合单元320及隔离 单元330后,输出到异频合路电路相应频段的下行端口;然后异频合路电路将各下行端口 的信号进行合路处理。
[0026] 其中耦合单元320可采用耦合器,将信号按比例耦合到耦合端口;隔离单元330可 采用隔离器,对功率放大电路进行保护。
[0027] 上述各个电路在搭建时,一体化设计,结构紧凑,相对于传统的DAS下行系统,其 散热良好,成本更低。
[0028] 上述的下行系统,结合了预失真技术和高效率Doherty功放技术,实现了系统的 高线性性能、较宽的瞬时带宽,提高了系统效率,满足了现代通信设备的需求。
[0029] 实施例二
[0030] 请参照图3、图4,且一并参照实施例一。
[0031] 如图3所示,在本实施例中,选频电路100包括功率分配单元110、增益放大单元 120和选频滤波单元130 ;功率分配单元110包括3dB功分器,一个3dB功分器可以将信号分 为功率相等的两路信号,功率分配单元110采用若干个3dB功分器可以将输入信号分为数 量与输入信号中所含频段的数量相对应的分路信号;增益放大单元120分别对各个分路信 号进行增益放大;选频滤波单元130从增益放大后的分路信号中筛选出对应频段的信号。
[0032] 图4为本实施例的硬件原理图,如图4所示,功率分配单元110由多级3dB功分器 组成;增益放大单元120由增益放大器组成;选频滤波单元130由选频滤波器组成。异频合 路电路为异频合路器。
[0033] 当包含有2n(n = 1,2, 3,……)种频段的信号(实际情况中,输入信号中包含的频 段数量不多,一般为5个之内)经射频端口 RFin输入到下行系统时,首先经过功率分配单 元110中第1级3dB功分器分将输入信号为2路信号,再经过第2级3dB功分器分为4路 信号,再经过第3级3dB功分器分为8路信号,以此类推,直到经过第η级3dB功分器将输 入信号分为2"路信号;
[0034] 2n路信号经过各自的增益放大器GA1,GA2,……,GA (2n_l),GA2n进行信号放大, 然后通过各频段的选频滤波器LF1,LF2,……,LF(2 n-l),LF2n完成对应频段信号的筛选;
[0035] 射频预失真电路可以由分立器件搭建,也可以采用射频预失真集成芯片。鉴于射 频预失真集成芯片的高度集成性能,且占用面积小、电路搭建简单,故本实施例采用射频预 失真集成芯片。将经过选频滤波器LF1,LF2,……,LF(2 n-l),LF2n的2n路信号输出到相应 频段的射频预失真电路RFPD1,RFPD2,……,RFPD (2n_l),RFPD2n的输入口。射频预失真电 路 RFPD1,RFPD2,......,RFPD (2n_l),RFPD2n 对选频滤波器 LF1,LF2,......,LF (2n_l),LF2n 输出的2n路信号和功率放大电路中耦合器CPI,CP2,……,CP(2n-l),CP2 n耦合回来的2n 路耦合信号进行相对应的预失真处理;
[0036] 为了更好的满足系统对功放的需求,本实施例在功放单元310中,在Doherty功 率放大器之前还设置有推动级功率放大器,经过射频预失真电路RFPD1,RFPD2,……, RFPD (2n-l),RFPD2n处理后的2n路预失真信号分别进入相对应的功率放大电路,先经过推 动级功放 Driverl,Driver2,......,Driver (2n_l),Driver2n,再经过末级 Doherty 功率放大 器 Dohertyl,Doherty2,......,Doherty (2n_l),Doherty2n,实现高效率的功率放大,再经过 耦合器CP1,CP2,……,CP (2n-l),CP2n,对信号进行耦合产生直通信号和耦合信号;将耦合 信号反馈到射频预失真电路;将直通信号经过隔离器IS1,IS2,……,IS(2n-l),13211进行 处理,对功率放大电路进行保护;
[0037] 经过隔离器IS1,IS2,……,IS(2n-l),IS2n处理后的2*n路信号接入异频合路器 相对应的下行端口 TX1,TX2,……,τχ(2η-1),TX2n,实现频段的信号的合成。
[0038] 若输入信号中只有k种频段信号,其中ke (2n'2n),k、n都为正整数时,则经第 η级3dB功分器分出来的2n分路信号中(2n-k)路分路信号是无用的,因此可以选择(2 n-k) 路分路信号,将其断路掉,例如可以将信号放大器GA2n输出端与选频滤波器LF2 n的输入端 断开,并将信号放大器GA2n输出端连接到一个负载电阻。
[0039] 上述的下行系统中,各功能电路、单元均通过微带连接或对插射频接头依次连接, 在搭建电路时,可以将异频合路电路与功率放大电路的结构底座相连,更好的实现一体化 设计。
[0040] 传统DAS下行系统中各个单元需要独立的结构,通过射频电缆连接,导致整个系 统体积增大;合路单元插损较大,一般大于3dB,系统能量损耗严重;本发明的一体化下行 系统,结合了预失真技术和高效率Doherty功放技术,实现了系统的高线性性能,瞬时带宽 最高可达65MHz,系统效率高达15 %,采用一体化的设计,散热良好、体积小、成本低,异频 合路电路插损低,最高不会超过1. 5dB,而且还具备双工功能,能够满足现有通信设备小型 化、低成本、高效率、高线性等要求。
[0041] 本发明还提供了一种一体化下行系统的处理方法,如图5所示,包括如下步骤:
[0042] S100从输入信号中筛选出各个频段的信号;
[0043] S200将筛选出的各个频段的信号进行预失真处理,得到预失真信号;
[0044] S300将所述预失真信号通过Doherty功率放大器进行功率放大得到功率放大信 号;
[0045] S400将所述功率放大信号进行耦合产生耦合信号和直通信号,将当前频段的信号 对应的耦合信号与下一时刻该频段的信号进行预失真处理;
[0046] S500将各个频段的信号对应的直通信号通过隔离处理之后进行异频合路处理。
[0047] 预失真技术是一种广泛使用的射频功率放大器线性化技术,Doherty则是目前提 高功放效率最有前景的一种结构。具体的,下行系统的输入信号中包含有多种频段信号,首 先需要将每一个频段的信号筛选出来,然后对于每一个频段的信号进行预失真处理,通过 预失真处理后的信号再通过Doherty功率放大器进行高效率的功率放大,然后通过耦合器 或者其他能实现耦合功能的设备对功率放大后的信号进行耦合。
[0048] 通过耦合之后会产生耦合信号和直通信号,将当前时刻的当前频段的信号的耦合 信号作为反馈信号,与下一时刻的当前频段的信号进行预失真处理;将直通信号通过隔离 器或其他设备进行隔离处理。其中,隔离处理的目的在于对功率放大电路进行保护。
[0049] 最后将各个频段对应的经过隔离处理之后的直通信号进行异频合路处理。
[0050] 如图6所示,在一种实施方式中,从输入信号中筛选出各个频段的信号的过程包 括如下步骤:
[0051] S110将输入信号分为数量与输入信号中所含频段的数量相对应的分路信号;
[0052] S120分别对各个分路信号进行增益放大;
[0053] S130通过选频滤波器分别从增益放大后的分路信号中筛选出对应频段的信号。
[0054] 具体的,输入信号中包含有多个频段的信号,首先将输入信号分路,具体的分路信 号的数量与输入信号中包含频段的数量相对应,优选的在分路时采用3dB功分器,3dB功分 器能使各分路信号的功率相等,便于后续的操作。
[0055] 考虑到实际情况,到达下行系统的输入信号的输入功率一般都比较小,再等幅度 分成多路分路信号,其功率更小,此时若先经过选频滤波器选频、再进行增益放大,会因功 率过小而导致选频实现困难,因此在产生上述分路信号后,对各个分路的信号先进行增益 放大,然后再通过选频滤波器进行选频,每一个选频滤波器对应一个频段,因此可以分别从 增益放大后的各分路信号中筛选出对应频段的信号,完成对输入信号的选频。
[0056] 在一种实施方式中,将所述预失真信号通过Doherty功率放大器进行功率放大之 前将还可以将预失真信号通过推动级功率放大器进行初步功率放大,即将预失真信号先通 过推动级放大器,再通过末级Doherty功率放大器,这样可以使得功率放大范围更大,更能 满足系统需求。
[0057] 以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并 不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员 来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保 护范围。因此,本发明专利的保护范围应以所附权利要求为准。
【权利要求】
1. 一种一体化下行系统,其特征在于,包括依次连接的选频电路、射频预失真电路、功 率放大电路和异频合成电路;所述功率放大电路包括功放单元、稱合单元和隔离单元;所 述功放单元包括Doherty功率放大器;所述选频电路从输入信号中筛选出各个频段的信 号;所述射频预失真电路分别对筛选出的各个频段的信号和所述耦合单元产生的耦合信号 进行预失真处理;预失真处理后的信号经过所述功放单元进行功率放大,功率放大后的信 号顺次通过耦合单元和隔离单元传输至异频合成电路进行合路处理。
2. 根据权利要求1所述的一体化下行系统,其特征在于,所述选频电路包括功率分配 单元、增益放大单元和选频滤波单元;所述功率分配单元包括3dB功分器,用于将输入信号 分为数量与输入信号中所含频段的数量相对应的分路信号;所述增益放大单元分别对各个 分路信号进行增益放大;所述选频滤波单元分别从增益放大后的分路信号中筛选出对应频 段的信号。
3. 根据权利要求1所述的一体化下行系统,其特征在于,所述射频预失真电路包括射 频预失真集成芯片。
4. 根据权利要求1所述的一体化下行系统,其特征在于,所述功放单元还包括推动 级功率放大器,所述推动级功率放大器一端与所述射频预失真电路连接,另一端与所述 Doherty功率放大器连接。
5. 根据权利要求1至4中任意一项所述的一体化下行系统,其特征在于,所述选频电 路、射频预失真电路、功率放大电路和异频合成电路通过微带或对插射频接头依次连接。
6. -种一体化下行系统的处理方法,其特征在于,包括如下步骤: 从输入信号中筛选出各个频段的信号; 将筛选出的各个频段的信号进行预失真处理,得到预失真信号; 将所述预失真信号通过Doherty功率放大器进行功率放大得到功率放大信号; 将所述功率放大信号进行耦合产生耦合信号和直通信号,将当前频段的信号对应的耦 合信号与下一时刻该频段的信号进行预失真处理; 将各个频段的信号对应的直通信号通过隔离处理之后进行异频合路处理。
7. 根据权利要求6所述的一体化下行系统的处理方法,其特征在于,从输入信号中筛 选出各个频段的信号的过程包括如下步骤: 将输入信号分为数量与输入信号中所含频段的数量相对应的分路信号; 分别对各个分路信号进行增益放大; 通过选频滤波器分别从增益放大后的分路信号中筛选出对应频段的信号。
8. 根据权利要求6所述的一体化下行系统的处理方法,其特征在于,将所述预失真信 号通过Doherty功率放大器进行功率放大之前将所述预失真信号通过推动级功率放大器 进行功率放大。
9. 根据权利要求7所述的一体化下行系统的方法,其特征在于,当分路信号的数量大 于输入信号中所含频段的数量,在对各个分路信号进行增益放大后,将与分路信号的数量 与输入信号中所含频段的数量的差值相同数量的分路信号进行断路处理。
【文档编号】H04L25/03GK104052696SQ201410247298
【公开日】2014年9月17日 申请日期:2014年6月5日 优先权日:2014年6月5日
【发明者】林锡贵, 张占胜, 樊奇彦, 谢路平, 张晖, 刘江涛, 李娣, 曹松 申请人:京信通信系统(中国)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1