一种应答器逻辑控制装置的制造方法

文档序号:9537009阅读:568来源:国知局
一种应答器逻辑控制装置的制造方法
【技术领域】
[0001]本发明涉及应答器技术领域,更具体的说,涉及一种应答器逻辑控制装置。
【背景技术】
[0002]应答器是一种用于地面列车信息传输的点式设备,当列车经过地面应答器上方时,应答器接收车载设备天线发送的电磁能量,而后将电磁能量转换成电能,并启动电路工作,以将存储器中的报文循环发送出去,直至电能耗尽。应答器逻辑控制装置是应答器控制的核心,负责完成应答器所有逻辑处理功能,包括FSK (Frequency Shift Keying,频移键控)通道报文的读取和发送,PSK (Phase Shift Keying,相移键控)通道报文的读取和发送,A5命令的解析,FSK通道报文的写入,PSK通道报文的写入等等。其控制方案有 CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)、FPGA(FieldProgrammable Gate Array,现场可编程门阵列)等方案。
[0003]现有控制方案中,由于FSK通道模块和PSK通道模块共用接口合成功能逻辑,因此,在一些极端环境下(例如,高温、高湿),容易造成器件的电气特性紊乱,导致FSK通道报文和PSK通道报文发生串扰,从而导致应答器逻辑控制装置的可靠性降低,进而影响对应答器的逻辑控制。
[0004]因此,如何提高应答器逻辑控制装置的可靠性是本领域技术人员亟待解决的技术问题。

【发明内容】

[0005]有鉴于此,本发明提供一种应答器逻辑控制装置,以解决应答器逻辑控制装置可靠性低的问题。
[0006]一种应答器逻辑控制装置,包括:
[0007]分频模块、功能选通模块、频移键控FSK通道模块、相移键控PSK通道模块和PSK解码调制模块,其中,
[0008]所述分频模块分别与所述功能选通模块、所述FSK通道模块、所述PSK通道模块和所述PSK解码调制模块连接;
[0009]所述功能选通模块分别与所述FSK通道模块、所述PSK通道模块和所述PSK解码调制t吴块连接;
[0010]所述PSK通道模块和所述PSK解码调制模块连接;
[0011]当所述分频模块检测到复位电路发送的复位信号处于低电平时,所述分频模块、所述功能选通模块、所述FSK通道模块、所述PSK通道模块和所述PSK解码调制模块均进行逻辑复位;
[0012]当所述复位信号由低电平变为高电平时,所述分频模块依据时钟配置电路的当前配置信息,从时钟电路输出的时钟信号中选择与所述当前配置信息适配的时钟源;
[0013]所述功能选通模块在所述分频模块的输入频率的驱动下,检测A5接口命令是否符合第一预设标准;
[0014]如果否,则所述FSK通道模块在所述分频模块的输入频率的驱动下,读取FSK存储器的报文数据,并将FSK通道报文输出至FSK发送电路;所述PSK通道模块在所述分频模块的输入频率的驱动下,读取PSK存储器的报文数据,并将PSK差分报文输出至所述PSK解码调制模块;所述PSK解码调制模块对所述PSK差分报文进行解码,并在报文使能信号的控制下,将解码后的PSK报文输出至PSK发送电路;
[0015]如果是,则在写FSK通道报文命令符合第二预设标准的情况下,所述FSK通道模块将A5信号中的FSK通道报文写入所述FSK存储器;在写PSK报文命令符合第三预设标准的情况下,所述PSK通道模块将所述A5信号中的PSK报文写入所述PSK存储器;在读FSK通道报文存储器命令符合第四预设标准、读PSK报文存储器命令符合所述第四预设标准的情况下,所述FSK通道模块在所述分频模块的输入频率的驱动下,读取所述FSK存储器的报文数据,并将FSK通道报文输出至所述FSK发送电路;所述PSK通道模块在所述分频模块的输入频率的驱动下,读取所述PSK存储器的报文数据,并将PSK差分报文输出至所述PSK解码调制模块;所述PSK解码调制模块对所述PSK差分报文进行解码,并在报文使能信号的控制下,将解码后的PSK报文输出至所述PSK发送电路;在读生产存储器命令符合第五预设标准的情况下,所述FSK通道模块在所述分频模块的输入频率的驱动下,读取生产存储器的报文数据,并将生产报文输出至所述FSK发送电路。
[0016]优选的,所述分频模块包括:
[0017]三分频模块,用于对所述时钟电路输入的时钟信号进行三分频;
[0018]分别与所述三分频模块、所述PSK通道模块和所述PSK解码调制模块连接的多路选择器,用于依据所述时钟配置电路的当前配置信息,从所述时钟电路输入的时钟信号中选择与所述当前配置信息适配的时钟源,并将所述适配的时钟源作为基准时钟在分频时使用,同时将所述适配的时钟源输出至所述PSK通道模块和所述PSK解码调制模块;
[0019]分别与所述多路选择器、所述功能选通模块、所述FSK通道模块和所述PSK通道模块连接的八分频模块,用于对所述多路选择器的输出时钟进行四分频、八分频和十六分频,并将得到的分频信号作为所述功能选通模块、所述FSK通道模块和所述PSK通道模块的时钟;
[0020]分别与所述多路选择器、所述八分频模块、所述功能选通模块、所述FSK通道模块连接的同步释放电路,用于以所述多路选择器的输出时钟对所述复位电路输入的复位信号进行同步释放,并将生成的同步全局复位信号输出至所述八分频模块、所述功能选通模块、所述FSK通道模块。
[0021 ] 优选的,所述功能选通模块包括:
[0022]A5信号解码模块,用于对所述A5信号进行脉宽解码;
[0023]与所述A5信号解码模块连接的A5命令识别模块,用于利用解码后的A5数据,检测当前是否有所述A5接口命令,并在确定有所述A5接口命令时,检测所述A5接口命令是否符合所述第一预设标准;
[0024]与所述A5命令识别模块连接的控制信号生成模块,用于根据所述A5命令识别模块的检测结果生成与所述检测结果对应的功能选通信号。
[0025]优选的,所述FSK通道模块包括:FSK通道报文发送模块、FSK通道报文改写模块、FSK通道报文/生产信息存储器读取模块以及接口信号合成模块;
[0026]所述FSK通道报文发送模块与所述接口信号合成模块的输入端连接,用于在正常工作模式下,生成FSK存储器接口信号,并输出至所述接口信号合成模块,通过所述接口信号合成模块读取所述FSK存储器中的FSK通道报文,并将读取到的FSK通道报文再次发送至所述接口信号合成模块;
[0027]所述FSK通道报文改写模块与所述接口信号合成模块的输入端连接,用于在编程模式下,在FSK通道报文改写命令有效时,生成FSK存储器接口信号,并输出至所述接口信号合成模块,通过所述接口信号合成模块将需要写入的FSK通道报文写入所述FSK存储器;
[0028]所述FSK通道报文/生产信息存储器读取模块与所述接口信号合成模块的输入端连接,用于在编程模式下,在FSK通道报文读取或生产报文读取命令有效时,生成FSK通道报文/生产信息存储器接口信号,并输出至所述接口信号合成模块,通过所述接口信号合成模块读取所述FSK存储器或所述生产存储器中的全部内容,并将读取到的报文数据再次发送至所述接口信号合成模块;
[0029]输出端分别与所述FSK存储器/所述生产存储器、所述FSK发送电路连接的所述接口信号合成模块,用于将所述FSK通道报文发送模块、所述FSK通道报文改写模块和所述FSK通道报文/生产信息存储器读取模块各自生成的存储器接口信号以及各自发送的报文信号合成一路信号,并将合成的存储器接口信号输出到所述FSK存储器/所述生产存储器,将合成的报文信号输出到所述FSK发送电路,同时控制所述FSK发送电路的开关。
[0030]优选的,所述PSK通道模块包括:PSK通道报文发送模块、PSK通道报文改写模块、PSK通道报文读取模块和接口信号合成模块;
[0031]所述PSK通道报文发送模块与所述接口信号合成模块的输入端连接,用于在正常工作模式下,生成PSK存储器接口信号,并输出至所述接口信号合成模块,通过所述接口信号合成模块读取所述PSK存储器中的PSK通道报文,并将读取到的PSK通道报文再次发送至所述接口信号合成模块;
[0032]所述PSK通道报文改写模块与所述接口信号合成模块的输入端连接,用于在编程模式下,在PSK通道报文改写命令有效时,生成PSK存储器接口信号,并输出至所述接口信号合成模块,通过所述接口信号合成模块将需要写入的PSK通道报文写入所述PSK存储器;
[0033]所述P
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1