显示控制电路的制作方法

文档序号:2647164阅读:156来源:国知局
专利名称:显示控制电路的制作方法
技术领域
本发明涉及一种显示控制电路。
背景技术
随着移动显示装置已经变得更加地流传广泛,已经对延长液晶显示装置的电池操 作寿命提出了要求。结果,用于液晶显示装置的低功率操作的需要也已经增长。为了解决 用于减少液晶显示装置中的功率消耗的需求,有效的是,减少在液晶显示装置中消耗大的 电功率的显示控制电路的输出电路的功率消耗。已经要求显示控制电路的输出电路消耗较 少的电源,同时能够在特定时间段内驱动显示装置的电源线负载。图13示出在专利文献1 (日本专利No. 3847207)中公布的现有技术的显示控制电 路(用于显示器的驱动电路)的输出电路1。如图13中所示,输出电路1包括输出单元OPl 至0P528、偏置电流控制电路11、开关变化信号生成电路12、以及放大器控制信号选择电路 13。输出单元OPl至0P528包括各自的放大器AMPl至AMP528和开关电路SWAl至SWA528 以及 SWBl 至 SWB528。图14示出放大器控制信号选择电路13的构造。如图14中所示,放大器控制信号 选择电路13包括比较电压生成电路31、比较电路32、以及多路复用器33。比较电压生成电路31是由带隙基准电路组成。此外,它输出预定的比较电压Vrl、 Vr2以及Vr3,使得电压值如Vrl < Vr2 < Vr3所表达的逐渐地变高,从而对应于从低电平 到高电平的偏置电压VBIAS的不同电平。从偏置电流控制电路1提供偏置电压VBIAS。比较电路32将作为偏置电流控制电路11的输出电势的偏置电压VBIAS与比较电 压Vrl、Vr2以及Vr3中的每一个进行比较。然后,生成2比特的选择信号SB和SA作为比 较信号。例如,当Vrl彡VBIAS时,输出[SB, SA] =
;当Vr2彡VBIAS > Vrl时,输出
;当 Vr3 彡 VBIAS > Vr2 时,输出[1,0];并且当 VBIAS > Vr3,输出[1,1]。图 15 示 出比较电路32的构造。如图15中所示,比较电路32包括比较器21至23、EXN0R电路24、 AND电路25和26、延迟电路27、2比特数据寄存器28、以及2比特锁存电路29。多路复用器33对基于来自于控制电路(未示出)的选择信号SB和SA提供的具有 不同的脉冲宽度的放大器控制信号VS0、VS1、VS2以及VS3中的一个进行选择,并且输出所 选择的信号作为放大器控制信号VS。例如,当选择信号SB和SA被表达为“[SB,SA] =
”时,输出信号VSO ;当信号SB和SA是W,1]时,输出信号VSl ;当信号SB和SA是[1,0] 时,输出信号VS2 ;并且当信号SB和SA是[1,1]时,输出信号VS3。放大器控制信号VSO、VS1、VS2以及VS3事先被定义,使得脉冲宽度逐渐地变窄从 而对应于从低电平到高电平的偏置电压VBIAS的不同电平。从偏置电流控制电路11提供偏置电压VBIAS。此脉冲宽度的关系被表达为VSO > VSl > VS2 > VS3。接下来,参考图16解释具有上述构造的输出电路1的操作。在时间tl,以一个水平同步周期的间隔被提供到数据侧驱动电路的选通信号STB上升到高电平。这时,开关变 化信号SWA保持在低电平,并且开关变化信号SWS从高电平下降到低电平。结果,所有的开 关电路SWAl至SWA528和SWBl至SWB528被断开。假定选择信号[SB,SA] =
事先被放入比较电路9中的数据寄存器28中。 与在时间tl将选通信号STB变成高电平同步地,选择信号[SB,SA] =
被放入锁存 电路29中。然后,对其进行保持,直到将选通信号STB再次上升到高电平的时间t5时。这 样,多路复用器33变成在其中将信号VSl选择作为放大器控制信号VS的状态。接下来,在时间t2,放大器控制信号VS0、VS1、VS2以及VS3上升到高电平。结果, 放大器控制信号VSl上升到高电平,作为被提供给偏置电流控制电路2的放大器控制信号 VS0因此,偏置电流被提供给放大器AMPl至AMP528中的每一个,并且因此放大器中的每一 个变成操作状态。在从时间t2开始延迟了预定时间的时间t3,开关变化信号SWA上升到高电平,并 且因此开关电路SWAl至SWA528被接通。结果,在各自的放大器AMPl至AMP528处放大从 灰阶电压选择电路(未示出)提供的灰阶电压Dl至D528。然后,其被施加给彩色液晶面板 的各自的数据线作为数据红色信号、数据绿色信号、以及数据蓝色信号Sl至S528。这时,将偏置电压VBIAS与比较器21至23中的比较电压Vrl、Vr2以及Vr3中的 每一个进行比较。通过XNOR电路24以及AND电路25和26对它们的比较结果执行逻辑运 算处理,并且将它们的结果值提供给数据寄存器28。然后,在时间t2上升到高电平的放大 器控制信号VSO通过比较电路32中的延迟电路27被提供给数据寄存器28。在通过延迟 电路27从时间t2开始被延迟了预定的时间之后,放大器控制信号VSO上升到高电平。与 此延迟信号的上升沿同步,AND电路25和26的输出进入选择寄存器28中作为选择信号SB 和SA。接下来,当在时间t4放大器控制信号VSl下降到低电平时,到放大器AMPl至 AMP528中的每一个的偏置电流的供给被停止。结果,放大器AMPl至AMP528变成非操作状 态。然后,在与放大器控制信号VSl下降到低电平大致相同的时刻,开关变化信号SWA下降 到低电平。结果,开关电路SWAl至SWA528被断开。通过此,开关变化信号SWS上升到高 电平,并且因此开关电路SWBl至SWB528被接通。结果,在没有经过各自的放大器AMPl至 AMP528的情况下,从灰阶电压选择电路提供的灰阶电压Dl至D528通过开关电路SWBl至 SWB5被直接地施加给彩色液晶面板的各自的数据线作为数据红色信号、数据绿色信号、以 及数据蓝色信号Sl至S528。接下来,在时间T5选通信号STB上升到高电平。然后,开关变化信号SWS下降到 低电平。结果,所有的开关电路SWAl至SWA528以及SWBl至SWB528被断开。此外,这时, 与在时间t5处选通信号STB变成高电平同步,选择信号SB和SA进入锁存电路29,并且保 持在其中直到选通信号STB以与上述相类似的方式再次上升到高电平的时间。

发明内容
注意,输出电路1通过使用作为其前级的放大器控制信号选择电路13进行监测来确定作为显示控制电路的末级的放大器AMPl至AMP528的写入性能。因此,不能够精确地检 测到写入时间,并且因此必须将等于放大器的写入时间中的变化的量添加到操作时间。因 此,不能够获得用于放大器的写入操作的最短的操作时间,并且因此导致了不能够最小化 电流消耗的问题。在本发明的第一示例性方面中,用于显示器的显示控制电路包括多个放大器,多 个放大器被连接至显示面板的数据线,所述多个放大器被构造为在提供偏置电流时将灰阶 电压施加给数据线;和控制电路,该控制电路将偏置电流提供给放大器,其中控制电路在第 一时间区域中检测通过偏置电流进行操作的多个放大器当中的至少一个放大器的操作状 态,并且在第一时间区域之后的第二时间区域中根据检测结果在预定的时段通过提供偏置 电流使多个放大器进行操作。根据本发明的示例性方面的显示控制电路能够通过在第一时间区域中检测通过 偏置电流进行操作的放大器的操作状态来检测等于放大器的变化的操作时间。此外,由于 显示控制电路通过在第二时间区域中根据检测结果在预定的时段提供偏置电流来使放大 器进行操作,所以能够确定用于放大器的最佳操作时段。根据本发明的示例性方面的显示控制电路能够减少消耗功率。


结合附图,从某些示例性实施例的以下描述中,以上和其它示例性方面、优点和特 征将更加明显,其中图1是根据本发明的第一示例性实施例的显示控制电路的构造;图2示出了根据本发明的第一示例性实施例的输出级波动检测电路的构造,以及 其与放大器的连接关系;图3是根据本发明的第一示例性实施例的输出级波动检测电路的检测电路的构 造的示例;图4是用于解释根据本发明的第一示例性实施例的输出级波动检测电路和放大 器的操作的时序图;图5是用于解释根据本发明的第一示例性实施例的显示控制电路的操作的时序 图;图6是根据本发明的第二示例性实施例的显示控制电路的构造;图7是根据本发明的第二示例性实施例的偏置电流控制电路的构造的示例;图8是用于解释根据本发明的第二示例性实施例的显示控制电路的操作的时序 图;图9是用于解释根据本发明的第二示例性实施例的显示控制电路的操作的时序 图;图10是用于解释根据本发明的第二示例性实施例的显示控制电路的操作的时序 图;图11是根据本发明的第三示例性实施例的显示控制电路的构造;图12是用 于解释根据本发明的第三示例性实施例的显示控制电路的操作的时序 图13是现有技术中的显示控制电路的构造;图14是现有技术中的偏置电流控制电路的构造;图15是现有技术中的开关变化信号生成电路的构造;以及图16是用于解释现有技术中的显示控制电路的操作的时序图。
具体实施例方式[第一示例性实施例]
在下文中参考附图解释应用本发明的具体的第一示例性实施例。在本第一示例性 实施例中,本发明应用于液晶显示装置的显示控制电路(用于显示器的驱动电路)。图1示出根据本示例性实施例的显示控制电路100的构造的示例。注意,在本示 例性实施例中描述了能够处理其分辨率是176X200像素的彩色液晶面板的528条数据线 (176X3(红色、绿色以及蓝色)=528)的显示控制电路的示例。如图1中所示,显示控制电路100包括输出单元OUTl至0UT528、偏置电流控制电 路111、开关变化信号生成电路112、输出级波动检测电路113、以及保留控制电路114。输 出单元OUTl至0UT528包括各自的放大器AMPl至AMP528以及开关电路SWOl至SW0528以 及 SWDl 至 SWD528。放大器AMPl至AMP528的倒相输入端子被连接至它们自己的输出端子,并且其非 倒相输入端子被连接至数据输入端子Dl至D528。此外,放大器AMPl至AMP528的输出端子 中的每一个还被连接至开关电路SWOl至SW0528中的对应一个的端子中的一个。注意,为 了方便起见,符号“D1”至“D528”除了显示端子的名称之外,还指示被输入到各自的端子的 数据信号。此外,数据输入信号Dl至D528中的每一个是与彩色液晶面板的数据线相对应 的数据红色信号、数据绿色信号、以及数据蓝色信号中的一个。此外,偏置电流被从偏置电 流控制电路111提供到放大器AMPl至AMP528中的每一个。通过提供此偏置电流,它们开 始进行操作。开关电路SWOl至SW0528中的每一个的端子中的一个被连接至放大器AMPl至 AMP528中的对应一个的输出端子,并且其另一端子被连接至数据输出端子Sl至S528中的 对应一个。注意,为了方便起见,符号“Si”至“S528”除了指示端子的名称之外,还指示从 对应的端子输出的数据信号。根据开关变化信号SWA控制开关电路SWOl至SW0528中的每 一个的接通_断开状态。例如,当开关变化信号SWA的信号电平为高时,它变成接通状态。开关电路SWDl至SWD528中的每一个的端子中的一个被连接至数据输入端子Dl 至D528中的对应一个,并且其另一端子被连接至数据输出端子Sl至S528中的对应一个。 根据开关变化信号SWS控制开关电路SWDl至SWD528中的每一个的接通-断开状态。例如, 当开关变化信号SWS的信号电平为高时,它变成接通状态。注意,数据输出端子Sl至S528 被连接至彩色液晶面板的对应的数据线。保留控制电路114接收检测结果信号DET、放大器控制信号VS、显示时钟CLK、以及 模式信号VFBP。然后,根据这些输入信号输出放大器控制信号VS0。检测结果信号DET是 从输出级波动检测电路113(稍后加以描述)输出的信号。放大器控制信号VS是当处于高 电平时致使其中偏置电流能够被提供给放大器AMPl至AMP528的状态的信号。从位于显示 控制电路100的内部或者外部的控制电路(未示出)提供此放大器控制信号VS。显示时钟CLK是在显示控制电路100的内部使用的内部时钟。模式信号VFBP是用于执行非显示 区域和显示区域之间的切换的信号。注意,“非显示区域”是在其中被连接至输出单元528 的彩色液晶面板像素没有被驱动的时段。另一方面,“显示区域”是在其中被连接至输出单 元528的彩色液晶面板像素被驱动的时段。注意,模式信号VFBP是在非显示区域变成高电 平并且在显示区域变成低电平的信号。此外,保留控制电路114包括计数器等等,并且对显 示时钟CLK进行计数。此外,它能够存储它的计数信息。
通过来自于保留控制电路114的放大器控制信号VSO来控制作为偏置电流控制 电路111的输出信号的偏置电压信号BIAS。此外,偏置电流控制电路111基于放大器控制 信号VSO的信号电平,在供给状态和暂停状态之间更改到放大器AMPl至AMP528的偏置电 流的提供。例如,当放大器控制信号VSO处于高电平时,它将偏置电流提供给放大器AMPl 至AMP528中的每一个,而当放大器控制信号VSO处于低电平时,其暂停到放大器AMPl至 AMP528中的每一个的偏置电流的提供。根据来自于保留控制电路114的放大器控制信号VS0,开关变化信号生成电路 112(开关控制电路)控制作为其输出信号的开关变化信号SWA和SWS的信号电平。开关变 化信号SWA被输出到开关电路SWOl至SW0528。开关变化信号SWS被输出到开关电路SWDl 至 SWD528。输出级波动检测电路113的内部电路被连接至放大器AMP528的内部电路。此外, 根据在放大器AMP528的内部电路中传输的信号,输出检测结果信号DET。图2示出输出级 波动检测电路113的构造。图2还示出放大器AMP528的构造和输出级波动检测电路113 和放大器AMP528的内部电路之间的连接关系。如图2中所示,输出级波动检测电路113 (检测电路)包括PMOS晶体管MP121和 MP122、匪OS晶体管MN121和MN122、以及内部检测电路120。PMOS晶体管MP121的源极被 连接至电源电压端子VDD,并且漏极被连接至节点A。PMOS晶体管MP122的源极被连接至电 源电压端子VDD,并且漏极被连接至节点B。栅极控制信号PGATE(稍后加以描述)被从放 大器AMP528输入到PMOS晶体管MP121和MP122的栅极。NMOS晶体管MN121的漏极被连接至节点A,并且源极被连接至接地电压端子VSS。 NMOS晶体管MN122的漏极被连接至节点B,并且源极被连接至节点电压端子VSS。栅极控制 信号NGATE (稍后加以描述)被从放大器AMP528输入到NMOS晶体管丽121和丽122的栅 极。节点A和B处的电势电平分别被输入到检测电路120作为操作信号CMPl和CMP2。 检测电路120接收操作信号CMPl和CMP2以及放大器控制信号VS,并且根据这些信号输出 检测结果信号DET。图3示出检测电路120的构造的示例。如图3中所示,检测电路120包括逆变器电 路IV141、0R电路0R142、以及AND电路AND143。逆变器电路IV141接收操作信号CMP1,并 且将逻辑上反转的信号输出到OR电路0R142。OR电路0R142接收来自于逆变器电路IV141 的通过逻辑上反转操作信号CMPl而获得的信号,并且还接收操作信号CMP2。然后,它输出 通过执行这些信号的逻辑求和操作而获得的结果。AND电路AND143接收从OR电路0R142 输出的操作的结果信号和放大器控制信号VS。然后,它输出通过执行这些信号的逻辑乘积 操作而获得的结果作为检测结果信号DET。
通过上述构造,当放大器控制信号VS处于低电平时,作为检测电路120的输出的 检测结果信号DET被固定在低电平。此外,当放大器控制信号VS、操作信号CMP1、以及操作 信号CMP2分别处于高电平、高电平、以及低电平时,检测结果信号DET变成低电平。当放大 器控制信号VS、操作信号CMP1、以及操作信号CMP2分别处于低电平、高电平、以及高电平 时,检测结果信号DET变成高电平。当放大器控制信号VS、操作信号CMP1、以及操作信号 CMP2分别处于高电平、低电平、以及高电平时,检测结果信号DET变成高电平。当放大器控 制信号VS、操作信号CMP1、以及操作信号CMP2分别处于高电平、低电平、以及低电平时,检 测结果信号DET变成高电平。
放大器AMP528包括差分放大级130、PM0S晶体管MP131、以及NMOS晶体管MN131。 差分放大级130根据被输入到非倒相输入端子和倒相输入端子的信号,输出栅极控制信号 PGATE和NGATE。PMOS晶体管MP131的源极被连接至电源电压端子VDD,并且漏极被连接至 输出端子。此外,栅极控制信号PGATE被输入到PMOS晶体管MP131的栅极。NMOS晶体管 MN131的漏极被连接至输出端子,并且源极被连接至接地电压端子VSS。此外,栅极控制信 号NGATE被输入到NMOS晶体管丽131的栅极。此外,放大器AMP528的倒相输入端子和输出端子被相互连接在一起,并且从而组 成电压跟随器。因此,如果被输入到非倒相输入端子的信号的电势变成高电势侧,那么其试 着将输出端子处的电势变成高电势侧使得非倒相输入端子和倒相输入端子具有相同的电 势。因此,栅极控制信号PGATE下降使得PMOS晶体管MP131被导通。另一方面,如果被输 入到非倒相输入端子的信号的电势变成低电势侧,那么其试着将输出端子处的电势变成低 电势侧使得非倒相输入端子和倒相输入端子具有相同的电势。因此,栅极控制信号NGATE 上升使得NMOS晶体管丽131被导通。如上所述,从差分放大级130输出的栅极控制信号PGATE被输入到放大器AMP528 的PMOS晶体管MP131的栅极和输出级波动检测电路113的PMOS晶体管MP121和MP122 的栅极。类似地,从差分放大器级130输出的栅极控制信号NGATE被输入到放大器AMP528 的NMOS晶体管丽131的栅极和输出级波动检测电路113的NMOS晶体管丽121和丽122的 栅极。注意,调整PMOS晶体管MP121、MP122以及MP131和NMOS晶体管MN121、MN122以及 MN131的栅极尺寸使得满足通过下面示出的等式(1)和(2)表达的关系。(MP121/MP131) > (MN121/MN131)......等式(1)(MP122/MP131) < (MN122/MN131)......等式(2)注意,还能够将所有的这些偏置电流控制电路111、输出级波动检测电路113、以 及保留控制电路114视为单个控制电路。图4示出此输出级波动检测电路113的操作时序图。如图4中所示,放大器控制 信号VS上升到高电平,并且在预定的时间段保留在高电平。然后,作为来自于保留控制电 路114的输出信号的放大器控制信号VSO上升。结果,偏置电流控制电路111被接通并且 放大器AMP528也被接通。此时,由于数据输入信号D528已经被上升到高电平,所以放大器 AMP528的输出也已经变成高电平侧。注意,由于非倒相输入端子处的电势已经变成高电势 侧,所以来自于差分放大级130的栅极控制信号PGATE下降,使得非倒相输入端子和倒相输 入端子具有相同的电势。由于 PMOS 晶体管 MP121、MP122 以及 MP131 和 NMOS 晶体管 MN121、MN122、以及丽131的栅极尺寸具有通过等式⑴和(2)表达的关系,所以操作信号CMPl和CMP2均上升 到高电平。结果,检测结果信号DET变成高电平。在时间t2,非倒相输入端子和倒相输入端子之间的电势差变成零,并且因此栅极 控制信号PGATE返回到正常状态。因此,操作信号CMP2下降到低电平。因此,尽管放大器 控制信号VS处于高电平,但是检测结果信号DET输出低电平。在时间t3,放大器控制信号VS下降,并且作为来自于保留控制电路114的输出信 号的放大器控制信号VSO上升。由于数据输入信号D528已经下降到低电平,所以放大器 AMP528的非倒相输入端子处的电势已经变成低电平侧。结果,作为来自于差分放大级130 的输出信号的栅极控制信号NGATE上升使得非倒相输入端子和倒相输入端子具有相同的 电势。由于 PMOS 晶体管 MP121、MP122 以及 MP131 和 NMOS 晶体管 MN121、MN122、以及 丽131的栅极尺寸具有通过等式(1)和(2)表达的关系,所以操作信号CMP2和CMPl下降到 低电平。结果,检测结果信号DE T变成高电平。在时间t4,非倒相输入端子和倒相输入端子之间的电势差变成零,并且因此栅极 控制信号PGATE返回到正常状态。因此,操作信号CMPl上升到高电平。因此,尽管放大器 控制信号VS处于高电平,但是检测结果信号DET输出低电平。这样,通过监测放大器AMP528的输出级的栅极控制信号PGATE和NGATE,能够仅当 在非倒相输入端子和倒相输入端子之间存在电势差时使检测结果信号DET变为高电平。因 此,放大器AMP528的操作状态能够被二进制化来作为检测结果信号DET。图5示出了包括像这样的输出级波动检测电路113的显示控制电路100的操作时 序图。在此时序图中,示出了在非显示区域(第一时间区域)中的从时间til到时间tl5的 一个给定的水平同步时段期间和在显示区域(第二时间区域)中的从时间tl5到时间tl8 的一个给定水平同步时段期间的操作。而且,假设数据信号D528在时间til、时间tl5、和 时间tl8处发生变化。此外,在非显示区域中,从时间til到时间tl5的水平同步时段被重 复多次,并且高电势数据和低电势数据被交替地选择作为用于每个水平同步时段的数据信 号D528。在显示区域中从时间tl5到时间tl8的水平同步时段被重复多次,并且基于数据 信号D528选择像素数据。如图5中所示,由于非显示区域在时间til开始,所以模式信号VFBP变成高电平。 此外,数据信号D528被输入使得放大器AMP528的输出具有最大的幅度。在时间tl2,放大器控制信号VS上升到高电平,并且在预定的时段保持在高电平。 此外,作为来自于保留控制电路114的输出信号的放大器控制信号VSO变成高电平。结果, 偏置电流控制电路111和放大器AMP528开始操作。然后,输出级波动检测电路113的检测 结果信号DET操作,以如上面参考图2所解释的跟随数据信号D528,并且因此变成高电平。 此外,根据放大器控制信号VS0,开关变化信号生成电路112将开关变化信号SWA上升到高 电平。在时间tl3,如上面参考图2所解释的,放大器AMP528的倒相输入端子与非倒相 输入端子之间的电势差变成零,检测结果信号DET变成低电平。注意,在其间检测结果信号 DET是高电平的时段被定义为时段Tl。在时间tl4,检测结果信号DET的低电平被反映在显示时钟CLK的上升沿,并且因此放大器控制信号VSO下降到低电平。与放大器控制信号VSO的此下降同步地,偏置电流控制电路11的开关变化信号SWA下降到低电平。此外,开关变化信号SWS上升高电平。注 意,保留控制电路114保留将在其间放大器控制信号VSO处于高电平(时间tl2到tl4)的 时段作为偏置电流控制电路111和放大器AMP528的操作时段的时钟的数目。此外,此时段 被定义为时段T2。在时间tl5,扫描线从非显示区域转移到显示区域。此外,模式信号VFBP变成低电 平,并且从而数据信号D528的像素数据被选择。注意在这样的情况下,数据信号D528通常 没有变成使得在非显示区域中的时间til施加的放大器AMP528的输出具有最大的幅度的 信号。因此,在其间检测结果信号DET是高电平的时段通常变得比上述时段Tl短。在时间tl6,与时间tl2相类似,放大器控制信号VS上升到高电平,并且作为来自 于保留控制电路114的输出信号的放大器控制信号VSO变成高电平。结果,偏置电流控制 电路111和放大器AMP528开始操作。注意到,在放大器控制信号VSO是高电平的期间通过 保留控制电路114保留的时段T2,被用于在其间放大器控制信号VSO被保持在高电平的时 段。因此,偏置电流控制电路111和放大器AMPl至AMP528在时段T2进行操作。通过此操 作,灰阶电压被写入数据线。当从时间tl6开始已经流逝时段T2时,在时间tl7,放大器控制信号VSO下降到低 电平。这时,由于放大器AMP528的倒相输入端子和非倒相输入端子已经变成相同的电势, 所以检测结果信号DET处于低电平。因此,放大器AMP528被断开。此外,在与放大器控制信 号VSO下降到低电平相同的时刻,开关变化信号SWA也变成低电平,并且因此开关电路SWOl 至SW0528被断开。此外,开关变化信号SWS上升到高电平并且在预定的时段T3保持在高 电平,并且从而在此时段开关电路SWDl至SWD528被接通。因此,数据输入信号Dl至D528 通过开关电路SWDl至SWD528被施加给彩色液晶面板的对应的数据线,并且数据被保留。注意,现有技术中的输出电路1通过使用作为其前级的放大器控制信号选择电路 13进行监测来确定作为显示控制电路的末级的放大器AMPl至AMP528的写入性能。因此, 不能够精确地检测写入时间,并且因此必须将等于放大器的写入时间中的变化的量添加到 操作时间。因此,不能够获得用于放大器的写入操作的最短的操作时间,并且因此导致了不 能够最小化电流消耗的问题。相反地,根据第一示例性实施例的显示控制电路100包括输出级波动检测电路 113,该输出级波动检测电路113检测放大器AMP528的输出级栅极信号PGATE和NGATE。此 夕卜,根据输出级波动检测电路113的检测结果,显示控制电路100通过内部时钟CLK来执行 采样作为放大器AMP528和放大器AMPl至AMP527的操作时间T2,放大器AMPl至AMP527中 的每一个具有与放大器AMP528相同的构造。此外,还包括保留控制电路114,该保留控制 电路114存储通过采样获得的操作时间T2。此外,它还包括偏置电流控制电路111,根据从 保留控制电路114输出的操作时间T2,通过信号VOS来接通/断开所述偏置电流控制电路 111 ;和开关变化信号生成电路112,该开关变化信号生成电路112生成用于开关电路SWOl 至SW0528以及SWDl至SWD528的切换信号SWA和SWS。通过此构造,在非显示区域中,使到面板负载的输出具有最大的幅度的数据信号 D528被输入到放大器AMP528的非倒相输入端子,并且从而通过此状态来驱动面板负载。输 出级波动检测电路113基于非倒相输入端子和倒相输入端子之间的电势差的存在/不存在来确定放大器AMP528的瞬时状态和稳定状态,并且输出确定结果作为二进制化的信号 DET0此外,能够检测放大器AMP528的延迟量,其中,从二进制化的输出信号DET中,在当前 状态下考虑在制造中引起的变化、温度的变化、电源的变化、以及显示控制电路100的面板 负载中的变化。通过显示控制电路100的内部时钟CLK,此延迟量被保留在保留控制电路 114中作为放大器AMPl至AMP528和偏置电流控制电路111的操作时间T2。
此外,在显示区域中,在被存储在非显示区域中的操作时间T2操作放大器AMPl至 AMP528和偏置电流控制电路111,使得能够在驱动面板负载所需的最短的操作时间中执行 写入。此外,通过在写入操作之后暂停放大器AMPl至AMP528以及偏置电流控制电路111, 能够最小化显示控制电路100的电流消耗。[第二示例性实施例]在下文中将会参考附图解释应用本发明的具体的第二示例性实施例。在本第二示 例性实施例中,与在第一示例性实施例的情况一样,本发明被应用于液晶显示装置的显示 控制电路(用于显示器的驱动电路)。然而,不同于第一示例性实施例,第二示例性实施例 是基于以显示控制电路能够执行到数据线的高速数据写入的假设。图6示出根据本第二示例性实施例的显示控制电路200的构造的示例。注意,与 第一示例性实施例相类似,在本示例性实施例中描述能够处理其分辨率是176X200像素 的彩色液晶面板的528条数据线(176X3(红色、绿色以及蓝色)=528)的显示控制电路 的示例。如图6中所示,显示控制电路200包括输出单元OUTl至0UT528、偏置电流控制电 路211、输出级波动检测电路213、以及保留控制电路214。注意,在图6中所示的符号当中, 除非另有规定,具有与图1的相同的符号的结构是与图1的相同或者相似的结构。不同于第一示例性实施例,输出单元OUTl至0UT528包括各自的放大器AMPl至 AMP528。输出单元OUTl至0UT528具有从第一示例性实施例的构造中移除开关电路SWOl 至SW0528以及SWDl至SWD528的构造。此外,不同于第一示例性实施例,在显示控制电路 200中移除了开关变化信号生成电路。此外,放大器控制信号VS也被移除。放大器AMPl至AMP528的倒相输入端子被连接至它们自己的输出端子,并且其非 倒相输入端子被连接至数据输入端子Dl至D528。此外,放大器AMPl至AMP528的输出端子 还被连接至数据输出端子Sl至S528。输出级波动检测电路213具有与图2中所示的输出级波动检测电路113基本相类 似的构造。此外,其到放大器AMP528的连接也与输出级波动检测电路113的相类似。然而, 由于放大器控制信号VS被移除,AND电路AND143被从输出级波动检测电路213的检测电 路120移除。此外,来自于OR电路0R142的输出用作检测结果信号DET。保留控制电路214接收检测结果信号DET、显示时钟CLK、以及模式信号VFBP。与 第一示例性实施例相类似,显示时钟CLK是在显示控制电路200的内部使用的内部时钟。模 式信号VFBP在显示区域中处于高电平。此外,除了指定时段(时段T2)(稍后加以描述) 之外的非显示区域中,模式信号VFBP变成低电平。此外,保留控制电路214输出放大器性能调节寄存器信号REGBIAS2至REGBIAS0 和放大器控制信号VSOl。放大器性能调节寄存器信号REGBIAS2至REGBIAS0被用于根据它 们的信号值来控制偏置电流控制电路211的偏置电流值。然而,当模式信号VFBP是处于高电平时,作为保留控制电路214的功能,保留控制电路214不能改变放大器性能调节寄存器 信号REGBIAS2至REGBIASO的值。此外,保留控制电路214包括计数器等等,并且能够对显 示时钟CLK进行计数并且存储其的计数信息。偏置电流控制电路211接收来自于保留控制电路214的放大器性能调节寄存器信 号REGBIAS2至REGBIASO。偏置电流控制电路211能够基于这些放大器性能调节寄存器信 号REGBIAS2至REGBIASO来改变到放大器AMPl至AMP528的偏置电流值。图7示出偏置电流控制 电路211的构造。如图7中所示,偏置电流控制电路211 包括PMOS晶体管MP211至MP214、匪OS晶体管MN211、开关电路SW211至SW214、以及恒流 源 CC211。PMOS晶体管MP211的源极被连接至电源电压端子VDD,并且漏极和栅极被连接至 节点C。PMOS晶体管MP212的源极被连接至电源电压端子VDD,并且漏极被连接至开关电 路SW212的端子中的一个。此外,PMOS晶体管MP212的栅极被连接至节点C。PMOS晶体管 MP213的源极被连接至电源电压端子VDD,并且漏极被连接至开关电路SW213的端子中的一 个。此外,PMOS晶体管MP213的栅极被连接至节点C。PMOS晶体管MP214的源极被连接至 电源电压端子VDD,并且漏极被连接至开关电路SW214的端子中的一个。此外,PMOS晶体管 MP214的栅极被连接至节点C。开关电路SW211的端子中的一个被连接至节点C,并且另一个端子被连接至恒流 源CC211。此外,根据来自于保留控制电路214的放大器控制信号VSOl控制开关电路SW211 的接通-断开状态。例如,根据具有高电平的放大器控制信号VSOl将其接通。开关电路 SW212的端子中的一个被连接至PMOS晶体管MP212的漏极,并且另一个端子被连接至节点 D。此外,根据放大器性能调节寄存器信号REGBIAS2来控制开关电路SW212的接通-断开 状态。例如,根据具有高电平的放大器性能调节寄存器信号REGBIAS2将其接通。开关电路SW213的端子中的一个被连接至PMOS晶体管MP213的漏极,并且另一 个端子被连接至节点D。此外,根据放大器性能调节寄存器信号REGBIAS1来控制开关电路 SW213的接通-断开状态。例如,根据具有高电平的放大器性能调节寄存器信号REGBIAS1 将其接通。开关电路SW214的端子中的一个被连接至PMOS晶体管MP214的漏极,并且另一 个端子被连接至节点D。此外,根据放大器性能调节寄存器信号REGBIASO来控制开关电路 SW214的接通-断开状态。例如,根据具有高电平的放大器性能调节寄存器信号REGBIASO 将其接通。NMOS晶体管MN211的漏极和栅极都被连接至节点D,并且源极被连接至接地电压 端子VSS。节点D用作偏置电流控制电路211的输出端子,并且流到节点D的电流用作到放 大器AMPl至AMP528的偏置电流。注意,NMOS晶体管丽211根据向其提供此偏置电流的负 载来调节源电流。还应注意,上述PMOS晶体管MP212至MP214与电流镜连接中的PMOS晶体管MP211 相连接。因此,与PMOS晶体管MP211的漏极电流相对应的电流流动作为PMOS晶体管MP212 至MP214的漏极电流。这些PMOS晶体管MP212至MP214的漏极电流的总电流流到节点D。 此外,如上所述,节点D用作偏置电流控制电路211的输出端子。因此,随着流到节点D的 电流变化,到放大器AMPl至AMP528的偏置电流也变化。注意,如上所述,开关电路SW212至SW214分别被连接至对应的PMOS晶体管MP212至MP214的漏极。因此,通过放大器性能调节寄存器信号REGBIAS2至REGBIASO的值能够 改变流到节点D的电流量。例如,当信号[REGBIAS2, REGBIASl, REGBIASO]是
时, 开关电路SW212至SW214都被断开,并且因此几乎没有电流流到节点D。因此,从偏置电流 控制电路211输出的偏置电流具有最小值。此外,当信号[REGBIAS2,REGBIASl,REGBIASO]是
时,仅开关电路 SW212 被接通,并且因此PMOS晶体管MP212的漏极电流流到节点D。从偏置电流控制电路211输 出与此漏极电流相对应的偏置电流。此外,当信号[REGBIAS2,REGBIASl,REGBIASO]是[1, 1,1]时,开关电路SW212至SW214都被接通,并且因此所有的PMOS晶体管MP212至MP214 的漏极电流都流到节点D。因此,从偏置电流控制电路211输出的偏置电流具有最大值。注意,恒流源CC211确定PMOS晶体管MP211的源电流。然后,当被连接在此恒流 源CC211和PMOS晶体管MP211之间的开关电路SW211变成断开状态时,PMOS晶体管MP212 至MP214的源电流也被停止。S卩,控制开关电路SW211的接通-断开状态的放大器控制信 号VSOl也具有接通/断开偏置电流控制电路211的操作的功能。 注意,还能够将所有的这些偏置电流控制电路211、输出级波动检测电路213、以 及保留控制电路214视为单一控制电路。图8、图9以及图10示出上述显示控制电路200的操作时序图。图8和图9中的 时序图示出非显示区域(第一时间区域)中给定的两个连续的水平同步时段(第一和第 二水平同步时段)期间的操作。图10中的时序图示出在图8(或者图9)的非显示区域之 后,在显示区域中的一个水平同步时段期间的操作。注意,图10中的显示区域(第二时间 区域)的水平同步时段没有必要被定位在紧跟在图8 (或者图9)的两个连续的水平同步时 段之后。此外,假定数据信号D528引起与第一示例性实施例的操作相类似的操作。S卩,放 大器AMP528接收此种数据信号D528使得在非显示区域中的一个水平同步时段中,放大器 AMP528的输出具有最大的幅度。首先,如图8中所示,在时间t21开始第一水平同步时段。这时,模式信号VFBP处 于低电平。此外,由于数据信号D528的变化,输出级波动检测电路213的检测结果信号DET 变成高电平。注意,保留控制电路214计数并且存储延伸直到此检测结果信号DET再次变成 低电平的时段T21来作为显示时钟CLK的数目。此外,尽管没有示出,假定此时放大器控制 信号VSOl处于高电平,并且放大器性能调节电阻器信号[REGBIAS2,REGBIASl, REGBIASO] 是 W,l,l]。在时间t22,模式信号VFBP变成高电平,并且其达到指定范围(时段T22)的开始 时间。这时,检测结果信号DET还保留在高电平。在时间t23,模式信号VFBP变成低电平,并且它达到指定范围(时段T22)的结束 时间。这时,检测结果信号DET还保留在高电平。接下来,在时间t24a,检测结果信号DET变成低电平。注意,时间t24a被定位在从 时间t22到时间t23的指定范围的外部。因此,在其间检测结果信号DET处于高电平的时 段比指定范围长。这意味着放大器AMP528的写入速度缓慢。因此,为了增加放大器AMP528 的写入速度,放大器性能调节电阻器信号[REGBIAS2,REGBIAS1,REGBIASO]被设置为[1,1, 1],并且所设置的值被存储。结果,被提供给放大器AMPl至AMP528的偏置电流增加。然后, 显示控制电路200在此状态下进行操作。
此外,另一方面,当检测结果信号DET在比图9中所示的时间t22早的时间t24b 变成低电平时,意味着放大器AMP528的写入速度快。因此,为了降低放大器AMP528的写入 速度,放大器性能调节电阻器信号[REGBIAS2,REGBIASl, REGBIAS0]被设置为W,0,1],并 且所设置的值被存储。结果,被提供给放大器AMPl至AMP528的偏置电流减少。然后,显示 控制电路200在此状态下进行操作。在时间t25,与时间t21相类似,因为数据信号D528的变化,输出级波动检测电路 213的检测结果信号DET变成高电平。注意,保留控制电路214计数并且存储延伸直到此检 测结果信号DET再次变成低电平的时段T23来作为显示时钟CLK的数目。在时间t26,与时间T22相类似,模式信号VFBP变成高电平,并且它达到指定范围 (时段T22)的开始时间。这时,检测结果信号DET还保持在高电平。在时间t27,放大器 AMP528以在上面参考时间t24a(或者时间t24b)解释的偏置电流进行操作。因此,在模式 信号VFBP变成低电平之前,检测结果信号DET变成低电平。在时间t28,模式信号VFBP变 成低电平,并且与时间t23相类似,其达到指定范围(时段T22)的结束时间。
注意,在其处检测结果信号DET变成低电平的时间t27被定位在如上所述的从时 间t26到时间t28的指定范围内。因此,在时间t27没有改变的情况下,放大器性能调节 电阻器信号REGBIAS2至REGBIAS0的值被保留。然后,显示控制电路200在此状态下进行 操作。然后,在时间t29处开始下一个水平同步时段。此外,保留控制电路214存储从时间 t25到t27的时段作为偏置电路控制电路211和放大器AMP528的操作时段的时钟的数目。 此外,此时段被定义为时段T23。接下来,如图10中所示,在时间t31处显示区域开始。模式信号VFBP变成低电 平,并且选择数据信号D528的像素数据。然后,使得检测结果信号DET为高电平并且其在 被存储在保留控制电路214的上述时段T23的时钟的数目中被保持为高电平。这样,在时 段T23,偏置电流控制电路211和放大器AMPl至AMP528进行操作。通过此操作,灰阶电压 被写入数据线。当已经从时间t31开始流逝时段T23时,在时间T32检测结果信号DET下降到低 电平。结果,放大器AMPl至AMP528和偏置电流控制电路211的操作被停止。然后,在时间 t33处开始下一个水平同步时段。注意,在非显示区域中的检测结果信号DET的上述高电平时段和根据在时间t31 输入的数据信号D528的检测结果信号DET的高电平时段发生变化。然后,由于在显示区域 中模式信号VFBP被固定在高电平,所以保留控制电路214没有更新放大器性能调节电阻器 信号REGBIAS2至REGBIAS0的被设定的值。如上所述,第二示例性实施例是基于显示控制电路200能够执行到数据线的高速 写入的假定。注意,可想到的是,在第一示例性实施例中,放大器AMPl至AMP528和偏置电 流控制电路111不能被有效地接通/断开。然而,在根据本第二示例性实施例的显示控制 电路200中,即使在像这样的情况下,放大器AMP528的延迟量也能被检测,并且基于其检测 结果来改变偏置电流。然后,通过以被改变的偏置电流进行操作的放大器AMPl至AMP528 能够驱动面板负载。因此,可以以最小量的偏置电流来操作放大器AMPl至AMP528,并且因 此能够使显示控制电路200的电流消耗最小化。[第三示例性实施例]
在下文中,参考附图解释应用本发明的具体的第三示例性实施例。在本第三示例性实施例中,与在第一和第二示例性实施例的情况一样,本发明被应用于液晶显示装置的 显示控制电路(用于显示器的驱动电路)。然而,不同于第一示例性实施例,第三示例性实 施例是基于显示控制电路能够执行到数据线的高速数据写入的假设。图11示出根据本第三示例性实施例的显示控制电路300的构造的示例。注意,与 第一和第二示例性实施例相类似,在本示例性实施例中描述能够处理其分辨率是176 X 220 像素的彩色液晶面板的528条数据线(176X3(红色、绿色以及蓝色)=528)的显示控制 电路的示例。如图11中所示,显示控制电路300包括输出单元OUTl至0UT528、偏置电流控制电 路211、保留控制电路214、以及OR电路0R310。注意,除非另有规定,在图11中所示的符号 当中,具有与图6的相同的符号的结构是与图6的相同或者相似的结构。不同于第二示例性实施例,输出单元OUTl至0UT528包括各自的输出级波动电路 ODl至0D528以及放大器AMPl至AMP528,输出单元OUTl至0UT528具有使得输出级波动检 测电路ODl至0D528被连接至各自的放大器AMPl至AMP528的构造。注意,输出级波动检测电路ODl至0D528的每个的结构基本上与参考图2在上面 解释的输出级波动检测电路113的相类似。此外,放大器AMPl至AMP528中的每一个和输 出级波动检测电路ODl至0D528中的对应一个之间的连接关系具有与图2中所示的基本上 类似,并且因此在此省略其构造和操作的解释。然而,从输出级波动检测电路ODl至0D528 输出的检测结果信号分别被定义为信号DETl至DET528。这些检测结果信号DETl至DET528被输入到OR电路0R310。OR电路0R310计算 检测结果信号DETl至DET528的逻辑求和。然后,其将计算结果输出到保留控制电路214 作为检测结果信号DET。保留控制电路214和偏置电路控制电路211与第二实施例的相类 似,并且因此省略它们的解释。注意,能够将所有的这些偏置电路控制电路211、输出级波动检测电路ODl至 0D528、保留控制电路214、以及OR电路0R310作为单一控制电路。图12示出上述显示控制电路300的操作时序图。图12中的时序图示出给定的两 个连续的水平同步时段(第一水平同步时段(第一时间区域))和第二水平同步时段(第 二时间区域)期间的操作。注意,以与在第二示例性实施例中解释的相类似的方式,将从时 间t42到时间t43和从时间t46到时间t48的持续时间定义为“指定范围”,并且在接近于 水平同步时段的结束建立指定范围(时段T42)。首先,如图12中所示,在时间t41,开始第一水平同步时段。这时,模式信号VFBP 处于低电平。数据信号Dl至D528被输入到各自的放大器AMPl至AMP528。然后,输出级波 动检测电路ODl至0D528的检测结果信号DETl至DET528上升到高电平。注意,不同于在 第一和第二示例性实施例的非显示区域中应用的数据信号D528,上述数据信号Dl至D528 具有不同的值。因此,对应的放大器AMPl至AMP528的输出信号也具有不同的电压变化量。 因此,在其中输出级波动检测电路ODl至0D528的对应的检测结果信号DETl至DET528处 于高电平的时段也具有不同的长度。注意,检测结果信号DETl至DET528被输入到OR电路0R310并且这些信号的逻 辑求和用作检测结果信号DET。因此,根据具有最长的高电平时段的检测结果信号DETl至DET528中的一个(或者一个以上),确定检测结果信号DET的高电平时段。保留控制电路 214计数并且存储此检测结果信号DET的高电平时段T41作为显示时钟CLK的数目。此外, 尽管没有示出,假定这时放大器控制信号VSOl处于高电平,并且放大器性能调整电阻器信 号[REGBIAS2,REGBIAS1,REGBIAS0]是 W,1,1]。
在时间t42,模式信号VFBP变成高电平,并且它达到指定范围(时段T42)的开始 时间。这时,检测结果信号DET还保留在高电平。在时间t43,模式信号VFBP变成低电平, 并且它达到指定范围(时段T42)的结束时间。这时,检测结果信号DET还保留在高电平。接下来,在时间t44,检测结果信号DETl至DET528变成低电平。注意,时间t44被 定位在从时间t42到时间t43的指定范围的外部。因此,在其间检测结果信号DET处于高电 平的时段比指定范围长。这意味着放大器AMP528的写入速度缓慢。因此,为了增加放大器 AMPl至AMP528的写入速度,放大器性能调节电阻器信号[REGBIAS2,REGBIASl, REGBIAS0] 被设置为[1,1,1]并且被设置的值被存储。结果,被提供给放大器AMPl至AMP528的偏置 电流增加。然后,显示控制电路300在此状态下进行操作。此外,另一方面,当检测结果信号DET在时间t42之前变成低电平时,意味着放大 器AMPl至AMP528的写入速度快。因此,为了降低放大器AMPl至AMP528的写入速度,放大 器性能调节电阻器信号[REGBIAS2,REGBIAS1,REGBIAS0]被设置为W,0,1],并且所设置的 值被存储。结果,被提供给放大器AMPl至AMP528的偏置电流减少。在时间t45,与时间t41相类似,因为数据信号Dl至D528的变化,从OR电路0R310 输出的检测结果信号DET变成高电平。注意,保留控制电路214计数并且存储延伸直到此 检测结果信号DET再次变成低电平的时段T43来作为显示时钟CLK的数目。注意,在时间 t45处,在时间t44设置的设定值[1,1,1]被保留为放大器性能调节电阻器信号REGBIAS2 至 REGBIASO。在时间t46,与时间图42相类似,模式信号VFBP变成高电平,并且其达到指定范 围(时段T42)的开始时间。这时,检测结果信号DET还保持在高电平。在时间t47处,放 大器AMPl至AMP528以在上面参考时间t44解释的偏置电流进行操作。因此,在模式信号 VFBP变成低电平之前检测结果信号DET变成低电平。在时间t48处,模式信号VFBP变成低 电平,并且与时间t43相类似,其达到指定范围(时段T42)的结束时间。注意,在检测结果信号DET变成低电平的时间t47被定位在如上所述的从时间t46 到时间t48的指定范围内。因此,在时间t47处没有改变的情况下,放大器性能调节电阻器 信号REGBIAS2至REGBIAS0的值被保留。然后,显示控制电路300在此状态下进行操作。 然后,在时间t49处开始下一个水平同步时段。此外,保留控制电路214存储从时间t45到 t47的时段作为偏置电路控制电路211和放大器AMPl至AMP528的操作时段的时钟的数目。 然后,其还在接下来的水平同步时段中使用。如上所述,与第二示例性实施例的情况一样,第三示例性实施例是基于i显示控 制电路300能够执行到数据线的高速写入的假定。注意,可想到的是,在第一示例性实施例 中,放大器AMPl至AMP528和偏置电流控制电路111不能被有效地接通/断开。然而,在 根据本第三示例性实施例的显示控制电路300中,即使在像这样的情况下,放大器AMPl至 AMP528的延迟量也能被检测,并且基于其检测结果改变偏置电流。然后,通过能够以被改变 的偏置电流进行操作的放大器AMPl至AMP528来驱动面板负载。因此,能够以最小量的偏置电流来操作放大器AMPl至AMP528,并且因此能够使显示控制电路300的电流消耗最小 化。此外,不同于第二示例性实施例,不仅在非显示区域中能够执行上述的检测操作,而且 能够为任何给定的水平同步时段中的每一个执行上述检测操作。因此,与第二示例性实施 例相比较,能够进一步改进相容性能,并且因此进一步减少电流消耗。注意,本发明不限于上述示例性实施例,并且能够在不脱离本发明的精神和范围 的情况下进行各种修改。例如,在第二和第三示例性实施例中,通过用于增加/减少偏置电 流的3比特放大器性能调节寄存器信号来控制偏置电路控制电路211。然后,可以通过m比 特放大器性能调节寄存器信号(m> 3)来控制偏置电路控制电路211。然而 ,在这样的情况 下,偏置电流控制电路211包括m个开关电路,该开关电路接收m比特放大器性能调节寄存 器信号;和用于被连接至这些开关电路的恒流源的m个PMOS晶体管。此外,尽管水平侧上 的像素的数目是173X3 = 528,能够增加或者减少像素的数目。虽然已经按照若干示例性实施例描述了本发明,但是本领域的技术人员将理解本 发明可以在所附的权利要求的精神和范围内进行各种修改的实践,并且本发明并不限于上 述的示例。此外,权利要求的范围不受到上述的示例性实施例的限制。此外,应当注意的是,申请人意在涵盖所有权利要求要素的等同形式,即使在后期 的审查过程中对权利要求进行过修改亦是如此。本领域的技术人员能够根据需要组合第一和第二示例性实施例。
权利要求
一种用于显示器的显示控制电路,包括多个放大器,所述多个放大器被连接至显示面板的数据线,所述多个放大器被构造为当提供偏置电流时将灰阶电压施加给所述数据线;和控制电路,所述控制电路将偏置电流提供给所述放大器,其中,所述控制电路在第一时间区域中检测通过所述偏置电流进行操作的所述多个放大器当中的至少一个放大器的操作状态,并且在所述第一时间区域之后的第二时间区域中,通过根据检测结果在预定的时段提供所述偏置电流使所述多个放大器进行操作。
2.根据权利要求1所述的用于显示器的显示控制电路,其中,所述控制电路包括 偏置电流控制电路,所述偏置电流控制电路提供所述偏置电流;检测电路,所述检测电路检测所述多个放大器当中的一个给定的第一放大器的操作状 态;以及保留控制电路,所述保留控制电路根据在所述第一时间区域中进行操作的所述第一放 大器的操作状态保留所述检测电路的检测结果,并且在所述第二时间区域中根据所保留的 检测结果在预定的时段使所述偏置电流控制电路进行操作。
3.根据权利要求2所述的用于显示器的显示控制电路,其中 所述第一放大器组成电压跟随器,所述检测电路根据被用于控制所述放大器的输出晶体管的栅极控制信号来输出检测 信号作为所述检测结果,并且所述保留控制电路根据在所述第一时间区域中输出所述检测信号的时段来保留所述 预定的时段的时间信息。
4.根据权利要求3所述的用于显示器的显示控制电路,其中所述第一时间区域是其中通过所述第一放大器连接到的数据线驱动的面板像素处于 非显示状态的水平同步时段,并且所述第二时间区域是其中通过所述放大器连接到的数据线驱动的面板像素被显示的 水平同步时段。
5.根据权利要求4所述的用于显示器的显示控制电路,进一步包括第一开关电路,所述第一开关电路被连接在所述多个放大器的输出端子和与各自的输 出端子相对应的数据线之间;以及开关控制电路,所述开关控制电路根据来自于所述保留控制电路的控制信号来控制所 述第一开关电路的接通_断开状态,其中,所述开关控制电路在所述第二时间区域中在预定的时段使所述第一开关电路处 于接通状态,所述预定的时段通过所述保留控制电路被保留为时间信息。
6.根据权利要求5所述的用于显示器的显示控制电路,进一步包括第二开关电路,所 述第二开关电路被连接在从其将数据信号输入到所述多个放大器的输入端子和数据线之 间,其中所述开关控制电路具有根据来自于所述保留控制电路的控制信号来控制所述第二开 关电路的接通_断开状态的功能,并且在所述第二时间区域中已经流逝所述预定的时段之后,所述开关控制电路使所述第二 开关电路处于接通状态。
7.根据权利要求4所述的用于显示器的显示控制电路,其中所述偏置电流控制电路具有通过从所述保留控制电路输出的寄存器信号来改变偏置 电流的电流量的功能,在所述第一时间区域中的第一水平同步时段中,所述保留控制电路改变所述寄存器信 号的值,使得在其中输出所述检测信号的时段在预定的时间范围内结束,并且保留它的值, 并且在所述第一时间区域的所述第一水平同步时段之后的第二水平同步时段中,所述保留 控制电路将在其间通过被保留的寄存器信号值根据所述偏置电流控制电路的偏置电流的 电流量的检测信号被输出的时段确定为所述预定的时段的时间信息。
8.根据权利要求1所述的用于显示器的显示控制电路,其中所述控制电路包括偏置电流控制电路,所述偏置电流控制电路提供所述偏置电流;多个检测电路,所述多个检测电路中的每一个检测所述多个放大器中的对应的一个的 操作状态;以及保留控制电路,所述保留控制电路根据在所述第一时间区域中进行操作的所述多个放 大器的操作状态,基于来自于所述多个检测电路的检测结果来保留时间信息,并且在所述 第二时间区域中,根据被保留的时间信息仅在预定的时段使所述偏置电流控制电路进行操作。
9.根据权利要求8所述的用于显示器的显示控制电路,进一步包括计算电路,其中所述多个放大器中的每一个组成电压跟随器,所述多个检测电路中的每一个根据被用于控制所述多个放大器中的对应的一个的输 出晶体管的栅极控制信号来输出检测信号,所述计算电路根据来自于所述多个检测电路的检测信号来执行计算,并且所述保留控制电路根据从所述计算电路的计算结果计算的所述多个检测电路的操作 时段来保留所述预定的时段的时间信息。
10.根据权利要求9所述的用于显示器的显示控制电路,其中所述偏置电流控制电路具有通过从所述保留控制电路输出的寄存器信号来改变偏置 电流的电流量的功能,在所述第一时间区域中,所述保留控制电路改变所述寄存器信号的值,使得从所述计 算电路的计算结果计算的所述多个检测电路的操作时段在预定的时间范围内结束,并且保 留它的值,并且在所述第一时间区域之后的第二时间区域中,所述保留控制电路将从所述计算电路的 计算结果计算的所述多个检测电路的操作时段确定为所述预定的时段的时间信息,所述计 算电路的计算结果是通过按照被保留的寄存器信号值根据所述偏置电流控制电路的偏置 电流的电流量对所述检测信号执行计算而获得的。
11.根据权利要求10所述的用于显示器的显示控制电路,所述第一和第二时间区域中 的每一个是水平同步时段。
全文摘要
本发明涉及一种显示控制电路。用于显示器的显示控制电路包括多个放大器,所述多个放大器被连接至显示面板的数据线,所述多个放大器被构造为当提供偏置电流时将灰阶电压施加给数据线;和控制电路,该控制电路将偏置电流提供给放大器,其中,控制电路在第一时间区域中检测通过偏置电流进行操作的多个放大器当中的至少一个放大器的操作状态,并且在第一时间区域之后的第二时间区域中,通过根据检测结果在预定的时段提供偏置电流来使多个放大器进行操作。
文档编号G09G3/36GK101937657SQ201010194948
公开日2011年1月5日 申请日期2010年5月31日 优先权日2009年6月12日
发明者三浦信 申请人:瑞萨电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1