Led电源控制电路的制作方法

文档序号:2554517阅读:178来源:国知局
Led电源控制电路的制作方法
【专利摘要】本实用新型提供一种LED电源控制电路,包括控制模块及驱动消隐模块;所述驱动消隐模块包括多组开关单元与消隐单元;所述开关单元设有电源输入端、LED显示屏行驱动输出端及控制端;所述开关单元的控制端与控制模块相连;所述消隐单元设有输入端、泄放端及使能端,消隐单元的输入端与开关单元的LED显示屏行驱动输出端相连,泄放端接地,使能端与控制模块相连;通过在驱动LED显示屏的每两行的间隙中,控制泄放掉刚驱动完的LED显示屏的行上输出电源部分的寄生电荷,从而完整解决LED扫描显示屏中鬼影、毛毛虫、十字线的问题,提高LED显示屏显示效果;同时解决电源芯片由于没有保护电路容易烧毁以及PCB板布线性能和效率问题。
【专利说明】LED电源控制电路

【技术领域】
[0001] 本实用新型涉及LED显示驱动领域,尤其是指一种LED电源控制电路。

【背景技术】
[0002] 时下的LED显示屏中主要分为静态显示屏与扫描显示屏两种。
[0003] 其中,LED静态显示屏是每个象素点(三色点R/G/B) LED都有一个独立的驱动芯 片输出控制端,所有图像数据在一帧内整个屏幕同时显示。
[0004] 而LED扫描显示屏则是指连续几行像素点(三色点R/G/B)LED共用一个驱动芯 片输出控制端,这几行又通过一定扫描时序,依次供电,最后达到显示完整图像的目的。 举个例子:以1/32扫描为例,先将一巾贞时间分为32份,在0-1/32时间内先显不第一行, 1/32-2/32时间内就显示第二行,以此类推,最后31/32-32/32时间内显示第32行,完成一 中贞显示。
[0005] 相比上述两种LED显示屏,由于LED扫描显示屏的整个图像数据不是同时显示,同 样是上述例子,意味着R/G/B LED同等峰值电流下1/32LED扫描显示屏的耗电仅为LED静 态显示屏的1/32。虽然同时LED扫描显示屏的亮度也约只有LED静态显示屏的1/32。但 由于LED扫描显示屏中多行共用一路驱动芯片输出控制端,所以其恒流控制电路将大大减 少,使用驱动芯片也大大减少,成本也就随之降低,因此近些年来LED扫描显示屏逐渐成为 市场主流。
[0006] 参见图1为一个现有技术中32扫描行的LED扫描显示屏示意图,图中扫描译码电 路为地址译码器,把输入行地址信号解码为控制驱动信号,电源控制电路则控制依次输出 LED阵列阳极VI(第1行)-V32(第32行)电压。
[0007] 再看图2则为图1对应32扫描行LED扫描显示屏理想电源输出时序图,其工作原 理是在1帧图像显示周期内每行电源V1-V32按控制要求各开启1/32帧周期时间,并从第1 行到第32行逐行进行输出行电压。但实际中,由于寄生电荷的存在,电源V1-V32上升沿和 下降沿会计较慢。实际电源输出时序图如图3所示,第1行电源波形VI下降沿,其下降沿 T_falling将大约300ns,第2行电源波形V2上升T_rising沿缓慢上升大约200ns,由此, 第1行与第2行会有约150ns的重叠时间(以第一行下降到50%到第二行上升到50%计 算)。为便于分析计算,我们可以将重叠时间!'_〇%1'1 &?近似为上升沿时间l/2*T_falling。 艮P :T_overlap = l/2*T_falling = 150ns。可见,实际中,在扫描显示第2行数据时,前一 行(第1行)仍然会在!'_〇%1'1&?时间内以第2行的控制方式发光,如果第2行的数据是 灯亮,那么在观看者的视觉里就会看到前一行在微微发亮。亮度的大小与两行重叠时间与 显示时间的比例成正比,即与T_overlap/T_line成正比。这里我们定义T_overlap/T_line 为重叠比,还以50Hz帧频为例,T_overlap/T_line = 150/625 = 24%。在如此高的重叠比 下,拖尾现象将会十分明显,同时,如果提高帧率,拖尾现象更严重。由此LED显示屏在显示 上就会出现行业内俗称的鬼影(或毛毛虫、十字线)现象。该鬼影现象正式由于寄生电荷 的存在,扫描相邻两行的LED会出现显示互相干扰的情况,因此大大影响了显示效果。
[0008] 此外,传统从图1、4可以看出,传统LED扫描显示屏驱动中使用扫描译码电路输出 到电源控制电路的连线控制驱动信号,基本和扫描行数一致,比如在1/32扫LED扫描显示 屏上,必须走32根线。这就使得当LED扫描显示屏间距变小的情况下,PCB板布线空间变 密的情况下,控制驱动信号的多少,直接会影响布线的性能和效率。
[0009] 再者,现在LED扫描显示屏驱动时,相邻电源线如果出现交叠现象,不光会造成鬼 影,而且还会烧毁PCB板和电源控制芯片,因此工作稳定度、可靠度上有所欠缺。 实用新型内容
[0010] 本实用新型所要解决的技术问题是:消除LED扫描显示屏驱动过程中出现的鬼 影,从而提高显示效果,同时解决电源芯片由于没有保护电路容易烧毁以及PCB板布线性 能不佳和效率不高问题。
[0011] 为了解决上述技术问题,本实用新型采用的技术方案为:本实用新型还涉及一种 LED电源控制电路,它包括控制模块及驱动消隐模块;所述驱动消隐单元包括多组开关单 元与消隐单元;所述开关单元设有电源输入端、LED显示屏行驱动输出端及控制端;所述开 关单元的控制端与控制模块相连;所述消隐单元设有输入端、泄放端及使能端,消隐单元的 输入端与开关单元的LED显示屏行驱动输出端相连,泄放端接地,使能端与控制模块相连; 所述控制模块,用于逐一控制驱动消隐模块中每组开关单元的控制端,从而逐行驱动LED 显示屏进行上电的行驱动,并于驱动LED显示屏的每两行的行驱动时间间隙,使能该组中 消隐单元的使能端从而将驱动LED显示屏完成扫描的行的寄生电荷泄放至地。
[0012] 本实用新型的有益效果在于:在驱动LED显示屏的每两行的间隙中,泄放掉刚驱 动完的LED显示屏的行上输出电源部分的寄生电荷,从而可以完整解决LED扫描显示屏中 鬼影、毛毛虫、十字线的问题,大幅提高LED显示屏显示效果。

【专利附图】

【附图说明】
[0013] 下面结合附图详述本实用新型的具体结构
[0014] 图1为现有技术中传统32扫描行LED扫描显示屏驱动电路示意图;
[0015] 图2为现有技术中传统32扫描行LED扫描显示屏驱动的理想输出时序图;
[0016] 图3为现有技术中传统32扫描行LED扫描显示屏驱动的实际输出时序图;
[0017] 图4为现有技术中传统32扫描行LED扫描显示屏通过138译码器的LED电源控 制电路级联示意图;
[0018] 图5为本实用新型的LED电源控制电路的电路模块示意图;
[0019] 图6为本实用新型的LED电源控制电路的移位锁存器的电路模块示意图;
[0020] 图7为本实用新型的LED电源控制电路的控制模块的一实施例电路示意图;
[0021] 图8为本实用新型的LED电源控制电路的保护模块的一实施例电路示意图;
[0022] 图9为本实用新型的LED电源控制电路的级联示意图;
[0023] 图10为本实用新型的LED显示屏驱动时序图。

【具体实施方式】
[0024] 为详细说明本实用新型的技术内容、构造特征、所实现目的及效果,以下结合实施 方式并配合附图详予说明。
[0025] 本实用新型最关键的构思在于:通过对LED扫描显示屏驱动过程中行上寄生电荷 进行泄放,从而避免电荷遗留所导致的LED扫描显示屏的行被点亮的鬼影产生。此外,改进 了 LED电源控制电路,使多行驱动的多个LED电源控制电路之间只需一个输入数据信号,其 余通过串接方式即可依次完成行扫描驱动,进而简化产品布线复杂度。此外,对每个LED电 源控制电路的输出数据信号前加入逻辑运算电路,保护了避免产生交叠电源现象。
[0026] 本实用新型首先提供了一种LED电源控制电路,如图5所示,它包括控制模块及驱 动消隐模块;所述驱动消隐单元包括多组开关单元与消隐单元;所述开关单元设有电源输 入端、LED显示屏行驱动输出端及控制端;所述开关单元的控制端与控制模块相连;所述消 隐单元设有输入端、泄放端及使能端,消隐单元的输入端与开关单元的LED显示屏行驱动 输出端相连,泄放端接地,使能端与控制模块相连;
[0027] 所述控制模块,用于逐一控制驱动消隐模块中每组开关单元的控制端,从而逐行 驱动LED显示屏进行上电的行驱动,并于驱动LED显示屏的每两行的行驱动时间间隙,使能 该组中消隐单元的使能端从而将驱动LED显示屏完成扫描的行的寄生电荷泄放至地。
[0028] 从上述描述可知,本实用新型的有益效果在于:通过开关单元驱动LED显示屏执 行行扫描,进一步的在每两行的间隙中,通过消隐单元的控制从而将刚驱动完的LED显示 屏的行上输出电源部分的寄生电荷泄放到地,从而可以完整解决LED扫描显示屏中鬼影、 毛毛虫、十字线的问题,大幅提高LED显示屏显示效果。
[0029] 实施例1 :
[0030] 上述结构中,所述驱动消隐模块的每组的开关单元包括第一 M0S管;消隐单元包 括第二M0S管及泄放电阻,所述泄放电阻连接第二M0S管的泄放端与地之间。
[0031] 本实施例中,采用M0S管分别作为行驱动与电荷泄放路径上的可控开关,拥有功 率承载能力较大的优点。
[0032] 实施例2 :
[0033] 上述结构中,所述控制模块设有间隔输入信号端及移位时钟信号端。由此控制模 块是依据输入的间隔输入信号及移位时钟信号进行控制输出。
[0034] 实施例3 :
[0035] 进一步的LED电源控制电路还包括移位锁存器,移位锁存器设有输入数据信号 端、移位时钟信号端、第一锁存输出端及第二锁存输出端;所述驱动消隐模块包括两组开关 单元与消隐单元;所述移位寄存器的第一锁存输出端及第二锁存输连接控制模块。
[0036] 如图6所示,所述移位锁存器包括第一触发器及第二触发器,所述移位时钟信号 端分别连接第一触发器及第二触发器的输入端,第一触发器输入还连接输入数据信号端、 输出连接第一锁存输出端及第二触发器的输入,第二触发器输出连接第二锁存输出端;
[0037] 如图7所示,所述控制模块包括第一或门、第一与门、第二或门及第二与门;
[0038] 移位锁存器对输入的输入数据信号锁存、移位进而作为驱动两路开关单元的触 发;
[0039] 所述第一或门正向输入连接间隔输入信号端、移位时钟信号端及第二锁存输出 端,反向输入连接第一锁存输出端,输出连接第一组开关单元的控制端;
[0040] 所述第一与门的正向输入连接间隔输入信号端及第一锁存输出端,反向输入连接 移位时钟信号端及第二锁存输出端,输出连接第一组消隐单元的使能端;
[0041] 所述第二或门的正向输入连接间隔输入信号端、第一锁存输出端及移位时钟信号 端,反向输入第二锁存输出端,输出连接第二组开关单元的控制端;
[0042] 所述第二与门正向输入间隔输入信号端及第二锁存输出端,反向输入移位时钟信 号端及第一锁存输出端,输出连接第二组消隐单元的使能端。
[0043] 本实施例给出的是一个可提供LED显示屏两行驱动的电路结构,其通过移位锁存 器对输入的输入信号进行锁存进而形成第一锁存输出、第二锁存输出结合间隔输入信号及 移位时钟信号的控制即可使得控制模块仅采用简单的逻辑电路就实现对两行驱动、电荷泄 放的控制。
[0044] 此外本实施例中通过控制模块采用的逻辑电路以及移位锁存器从而省掉传统LED 扫描显示屏所需扫描译码电路,大大简化PCB走线设计。
[0045] 实施例4 :
[0046] 进一步的LED电源控制电路还包括保护模块,如图8所示,所述保护模块包括第三 非门及第三与门,所述第三非门的输入连接第一锁存输出端,输出连接第三与门输入,第三 与门输入还与第二锁存输出端相连,输出连接有输出数据信号端。由此,通过加入保护模 块,从而可保证出现异常时不会烧毁芯片和电路。
[0047] 下面,就本实用新型的技术方案给出一具体示例:
[0048] 本示例提供的一种LED电源控制电路,如图5所示为一个单模块包括两路电源控 制电路(V1/V2),诚然,本实用新型方案不限于两路电源控制电路,原理可以用于多路电源 控制电路应用。
[0049] 具体的,本示例LED电源控制电路中包括移位锁存器(D1/D2)、逻辑型的控制模块 (C0NTR0LER)、驱动消隐模块、保护模块,而控制时序则是根据间隔输入信号BLANK、移位时 钟信号CLOCK、输入数据信号DATAIN等三路输入逻辑信号和系统电源VCC、地GND,以及输出 数据信号DATA0UT、第1行电源VI、第2行电源V2等输出信号。
[0050] 由此,上述器件能实现的功能如下:
[0051 ] 其中,移位所存器D1/D2如图6所示,第一触发器D1/第二触发器D2通过输入移 位时钟信号CLOCK将输入数据信号DATAIN分别串行移位、锁存形成第一锁存输出Q1及第 二锁存输出Q2输出,其中移位时钟信号CLOCK输入采用上拉结构,在没有输入信号时将被 上拉到高电平VCC。
[0052] 逻辑型的控制模块C0NTR0LER如图5所示,通过输入间隔输入信号BLANK、输入移 位时钟信号CLOCK以及移位所存器D1/D2的输出Q1/Q2经过逻辑运算,输出CTRL1/CTRL2/ DISCHARGE1/DISCHARGE2,分别控制开关管1/开关管1/消隐单元1/消隐单元2,其中输入 间隔输入信号BLANK采用上拉结构,在没有输入信号时将被上拉到高电平VCC。
[0053] 驱动消隐模块中的消隐部分包括有消隐单元1、消隐单元2及泄放电阻,用于泄放 掉输出电源(V1/V2)上的寄生电荷。
[0054] 保护模块如图7所示,利用Q2和Q1取反进行与操作,输出输出数据信号DATA0UT。
[0055] 如果多路级联,可以采取图9所示依次级联,即第一个LED电源控制电路的移位锁 存器输入输入数据信号,其输出数据信号作为第二个LED电源控制电路的输入数据信号, 以此类推。
[0056] 上述电路的控制方法与原理:
[0057] 为了实现控制,其关键需产生如图10所示的消隐和驱动控制信号:CTRL1/CTRL2/ DISCHARGE1/DISCHARGE2,从而在适当的时候驱动LED显示屏行以及在间隙实现消隐控制 功能。以下具体说明:
[0058] 本示例中,整体的输入信号被简化为DATAIN/BLANK/CLOCK三个,而输出的控制信 号则为 CTRL1/CTRL2/DISCHARGE1/DISCHARGE2 ;Q1/Q2 为中间信号。
[0059] 上述中,输入数据信号DATAIN为周期信号,其与LED扫描显示屏帧频率一致。在 每一巾贞的第一行开始扫描时发出一次,如果LED扫描显不屏为32扫,DATAIN在32行扫描 时间内的第一行扫描时间发送一次,下一个32行扫描时间内的第一行扫描再发送第二次, 脉冲宽度不大于行周期为宜;
[0060] 上述中,间隔输入信号BLANK为周期信号,其也与LED扫描显示屏行频率一致,即 每行发出一次,用于信号间隔。其中BLANK下降沿与DATAIN下降沿对齐,脉冲宽度不大于 1/2行周期为宜。
[0061] 上述中,位移时钟信号CLOCK为周期信号,与LED扫描显示屏行频率一致,即每行 发出一次,用于移位。其中CLOCK下降沿与DATAIN下降沿对齐,同时保证第一行CLOCK上 沿可以采样到DATAIN信号的高电平,以及CLOCK的上升沿晚于BLANK的上升沿。
[0062] 而 CTRL1/CTRL2/DISCHARGE1/DISCHARGE2 的用途在于:
[0063] 1、当CTRL1为低电平,DISCHARGE1也是低电平时,开关管1是PM0S开关,此时开关 管1开启,系统电源经过开关管1传输到第1行电源VI,此时为第1行电源VI工作时间;
[0064] 2、当CTRL1为高电平,DISCHARGE1也是高电平时。开关管1是PM0S开关,此时开 关管1关闭,系统电源不能传输到第1行电源VI,同时,消隐单元1是NM0S开关,此时消隐 单元1打开,将第1行电源VI上的残余电荷泄放到零;
[0065] 3、当CTRL1再次变为高电平,DISCHARGE1是低电平时,此时开关管1关闭,消隐单 元1关闭,第1行电源VI为高阻状态;
[0066] 4、最后,经过一段延时后,第2行电源V2重复类似第1行电源VI的过程,S卩,正常 工作,泄放残余电荷,高阻三个过程。
[0067] 进一步的CTRL1/CTRL2/DISCHARGE1/DISCHARGE2四个控制信号是基于上述三个 信号通过逻辑运算得到的,产生方式为:
[0068] 通过移位锁存器(D1/D2),利用移位时钟信号CLOCK,将输入数据信号DATAIN依次 输入到D1/D2的输出端Q1/Q2,并经过逻辑控制电路的计算,得到电源开关管/消隐电路的 控制信号CTR1/CTR2/DISCHARGE1/DISCHARGE2/,控制电源输出(V1/V2),同时利用消隐单 元1/消隐单元2的泄放功能,将输出电源在切换时不出现交叠情况,达到消隐效果,同时 Q1/Q2经过保护模块,使得在输入串行数据发生错误时起到保护作用。
[0069] DATAIN高脉冲来的时候,意味着LED扫描显示屏第1行电源即将工作,当CLOCK上 升沿(T1时刻)采样到DATAIN高电平时,如图5所示,移位锁存器中的第一触发器D1/D2, 将依次输出高电平,如图10所示Q1/Q2,在T1时刻,Q1输出为高电平,Q2还是保持低电平; 当第二个CLOCK上升沿(T4时刻),Q1输出才变为低电平,Q2输出将变为高电平;当第三个 CLOCK上升沿来时,Q1/Q2输出一起变为低电平,这样移位锁存器(D1/D2)就实现数据移位 锁存功能。
[0070] 逻辑控制电路如图7所示,将BLANK/CL0CK/Q1/Q2进行逻辑运算,得到如下结果:
[0071] CTRL 1 = BLANK+CL0CK+ (?Q1) +Q2
[0072] DISCHARGE 1 = BLANK* (?CLOCK) *Q1* (?Q2)
[0073] CTRL2 = BLANK+CL0CK+Q1+(?Q2)
[0074] DISCHARGE2 = BLANK* (?CLOCK) * (?Ql) *Q2
[0075] 从图10中可以看到,
[0076] 在T2时刻,CTRL1为低电平,开关管1为PM0S管,此时将会打开,系统电源VCC将 会输出到第1行电源VI,DISCHARGE1为低,消隐单元1为NM0S管,不打开,保持高阻状态, 不会出现放电功能;
[0077] 在T3时刻,LED扫描显示屏第1行关断,进行消隐阶段,CTRL1变为高电平,开关管 1为PM0S管,此时将会关闭,开关管1将变为高阻状态,DISCHARGE1变为高电平,消隐单元 1为NM0S管,将会打开,将第1行电源VI存储的电荷进行放电,将VI拉低到低电平;
[0078] 在T4时刻,LED扫描显示屏第1行关断消隐阶段,CTRL1为高电平,开关管1为 PM0S管,此时关闭,开关管1将保持高阻状态,DISCHARGE1变为低电平,消隐单元1为NM0S 管,将会关闭,NM0S1也处于高阻状态,VI保持高阻;
[0079] T4到T5之间的时间(移位时钟信号CLOCK高电平时间,)可看为是第一行电源消 隐结束到第二行电源输出开始工作,可以保证第一行电源消隐和第二行电源正常工作不会 有时序受置;
[0080] 在T5时刻,重复第1行的操作,CTRL2为低电平,开关管2为PM0S管,此时将会打 开,系统电源VCC将会输出到第2行电源V2,DISCHARGE2为低,消隐单元2为NM0S管,不打 开,保持高阻状态,不会出现放电功能;
[0081] 依次,第2行重复进行打开消隐,关断消隐并保持高阻的状态,完成第2行电源输 出的开启、消隐、高阻过程。
[0082] 从上面描述可以知道,第1行电源VI和第2行电源V2都经历打开、关断并消隐、 关断消隐保持高阻的过程。值得注意的是,第1行电源VI与第2行电源V2由于有BLANK、 CLOCK信号的存在,不会出现同时打开V1/V2的局面,所以避免了原来LED扫描显示屏的鬼 影出现,即完成LED扫描显示屏的消隐和保护功能。
[0083] 同时,上述LED电源控制电路要驱动多行LED显示屏时候,可采用级联方式,如图9 所示,通过内置移位锁存器,只需要一根连线,从第N颗电路(芯片)DATA0UT引脚到第N+1 颗电路(芯片)DATAIN引脚,同时3根信号线DATAIN/CLKIN/BLANK走线简单。
[0084] 相对于传统图4的级联方案,所示扫描译码电路(138芯片)以及扫描译码电路到 电源控制芯片之间所有的控制驱动信号连线(如图4圆形所示),连线相对于本实用新型 (图9)大大增加,本实用新型大大简化了 PCB板的布线问题。
[0085] 最后,如图8所示,Q2与Q1取反进行与操作,保证在DATAIN长时间保持高电平 时,?Q1保持低电平,DATA0UT保持低电平,保证后续电源芯片不会全部点亮发热,造成电 路和芯片烧毁。
[0086] 综上可见,本示例的的最大特点在于,通过BLANK/CLOCK/DATAIN等输入信号, 进行移位锁存,并执行逻辑运算,得到图10所示的输出信号CTRL1/CTRL2/DISCHARGE1/ DISCHARGE2,使得LED扫描显示屏相邻两行电源不会出现同时导通现象;同时通过消隐电 路,泄放掉输出电源部分的寄生电荷,可以完整解决LED扫描显示屏中鬼影、毛毛虫、十字 线的问题,大幅提高LED显示屏显示效果;并且通过内部运算,内置移位锁存器功能,省掉 LED扫描显示屏所需扫描译码电路,简化PCB设计;最后通过保护模块,保证出现异常时不 会烧毁芯片和电路。
[0087] 以上所述仅为本实用新型的实施例,此外文中涉及的第一、第二……只代表其名 称的区分,不代表它们的重要程度和位置有什么不同,因此具体实施例内容并非因此限制 本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流 程变换,或直接或间接运用在其他相关的【技术领域】,均同理包括在本实用新型的专利保护 范围内。
【权利要求】
1. 一种LED电源控制电路,其特征在于:它包括控制模块及驱动消隐模块;所述驱动消 隐单元包括多组开关单元与消隐单元;所述开关单元设有电源输入端、LED显示屏行驱动 输出端及控制端;所述开关单元的控制端与控制模块相连;所述消隐单元设有输入端、泄 放端及使能端,消隐单元的输入端与开关单元的LED显示屏行驱动输出端相连,泄放端接 地,使能端与控制模块相连; 所述控制模块,用于逐一控制驱动消隐模块中每组开关单元的控制端,从而逐行驱动 LED显示屏进行上电的行驱动,并于驱动LED显示屏的每两行的行驱动时间间隙,使能该组 中消隐单元的使能端从而将驱动LED显示屏完成扫描的行的寄生电荷泄放至地。
2. 如权利要求1所述的LED电源控制电路,其特征在于:所述驱动消隐模块的每组的 开关单元包括第一 MOS管;消隐单元包括第二MOS管及泄放电阻,所述泄放电阻连接第二 MOS管的泄放端与地之间。
3. 如权利要求1所述的LED电源控制电路,其特征在于:所述控制模块设有间隔输入 信号端及移位时钟信号端。
4. 如权利要求3所述的LED电源控制电路,其特征在于:它还包括移位锁存器,移位锁 存器设有输入数据信号端、移位时钟信号端、第一锁存输出端及第二锁存输出端;所述驱动 消隐模块包括两组开关单元与消隐单元;所述移位寄存器的第一锁存输出端及第二锁存输 连接控制模块; 所述移位锁存器包括第一触发器及第二触发器,所述移位时钟信号端分别连接第一触 发器及第二触发器的输入端,第一触发器输入还连接输入数据信号端、输出连接第一锁存 输出端及第二触发器的输入,第二触发器输出连接第二锁存输出端; 所述控制模块包括第一或门、第一与门、第二或门及第二与门; 移位锁存器对输入的输入数据信号锁存、移位进而作为驱动两路开关单元的触发; 所述第一或门正向输入连接间隔输入信号端、移位时钟信号端及第二锁存输出端,反 向输入连接第一锁存输出端,输出连接第一组开关单元的控制端; 所述第一与门的正向输入连接间隔输入信号端及第一锁存输出端,反向输入连接移位 时钟信号端及第二锁存输出端,输出连接第一组消隐单元的使能端; 所述第二或门的正向输入连接间隔输入信号端、第一锁存输出端及移位时钟信号端, 反向输入第二锁存输出端,输出连接第二组开关单元的控制端; 所述第二与门正向输入间隔输入信号端及第二锁存输出端,反向输入移位时钟信号端 及第一锁存输出端,输出连接第二组消隐单元的使能端。
5. 如权利要求4所述的LED电源控制电路,其特征在于:它还包括保护模块,所述保护 模块包括第三非门及第三与门,所述第三非门的输入连接第一锁存输出端,输出连接第三 与门输入,第三与门输入还与第二锁存输出端相连,输出连接有输出数据信号端。
【文档编号】G09G3/32GK203910234SQ201420259708
【公开日】2014年10月29日 申请日期:2014年5月20日 优先权日:2014年5月20日
【发明者】田志辉, 李家栋, 张青松 申请人:深圳市绿源半导体技术有限公司, 深圳市达明视讯科技开发有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1