移位寄存单元、寄存器、有机发光显示面板和驱动方法与流程

文档序号:12179601阅读:来源:国知局

技术特征:

1.一种移位寄存单元,其特征在于,包括节点电位控制器和输出单元;

其中:

所述节点电位控制器包括第一输出端和第二输出端;

所述输出单元用于基于所述第一输出端输出的第一控制信号和所述第二输出端输出的第二控制信号输出第一电平信号或第二电平信号;

所述节点电位控制器包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第一电容、第二电容和第三电容;

其中,第一晶体管的栅极、第二晶体管的栅极、第七晶体管的栅极、第三晶体管的第一极与第一时钟信号控制端电连接,第一晶体管的第一极、第七晶体管的第一极与第一输入信号端电连接,第一晶体管的第二极与第三晶体管的栅极电连接;

所述第二晶体管的第一极与第一电平信号端电连接,所述第二晶体管的第二极与第六晶体管的栅极电连接;

所述第三晶体管的第二极与第五晶体管的栅极、所述第六晶体管的栅极电连接;

所述第四晶体管的栅极与第二时钟信号控制端电连接,所述第四晶体管的第一极与所述第五晶体管的第二极电连接,所述第四晶体管的第二极与所述第一输出端电连接;

所述第五晶体管的第一极与第二电平信号端电连接;

所述第六晶体管的第一极与所述第二时钟信号控制端电连接,所述第六晶体管的第二极与所述第二输出端电连接;

所述第七晶体管的第二极与所述第一输出端电连接;

所述第八晶体管的栅极与所述第一输出端电连接,所述第八晶体管的第一极与所述第二电平信号端电连接,所述第八晶体管的第二极与所述第二输出端电连接;

所述第一电容的两端分别连接所述第二时钟信号控制端和所述第一输出端;

所述第二电容的两端分别连接所述第五晶体管的栅极和所述第二输出端;

所述第三电容的两端分别与所述第五晶体管的第一极、所述第三晶体管的栅极电连接。

2.根据权利要求1所述的移位寄存单元,其特征在于:

所述输出单元包括第九晶体管和第十晶体管;

所述第九晶体管的栅极与所述第二输出端电连接,所述第九晶体管的第一极与所述第二电平信号端电连接,所述第九晶体管的第二极、所述第十晶体管的第二极与所述输出单元的输出端电连接;

所述第十晶体管的栅极与所述第一输出端电连接,所述第十晶体管的第一极与所述第一电平信号端电连接。

3.根据权利要求1或2所述的移位寄存单元,其特征在于:

所述第三晶体管为双栅晶体管。

4.根据权利要求2所述的移位寄存单元,其特征在于:

所述第一晶体管、第二晶体管、第三晶体、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管和第十晶体管同为PMOS晶体管。

5.根据权利要求2所述的移位寄存单元,其特征在于:

所述第一晶体管、第二晶体管、第三晶体、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管和第十晶体管同为NMOS晶体管。

6.根据权利要求4或5所述的移位寄存单元,其特征在于:

所述第一时钟信号控制端输入的第一时钟控制信号和第二时钟信号控制端输入的第二时钟控制信号互为反相信号。

7.根据权利要求2所述的移位寄存单元,其特征在于:

所述第一电容的容值与所述第十晶体管的宽长比正相关。

8.根据权利要求1所述的移位寄存单元,其特征在于,所述第一晶体管的宽长比w/l满足:

1.5μm≤w/l≤2μm。

9.一种移位寄存器,包括N个级联的如权利要求1-8任意一项所述的移位寄存单元;

其中,第i+1级移位寄存单元的第一输入信号端接收第i级移位寄存单元的输出信号,i为整数,且满足:

1≤i≤N-1。

10.一种有机发光显示面板,其特征在于,包括:

像素阵列,包括m行n列的像素区域;

多个像素驱动电路,各所述像素驱动电路包括发光二极管和用于驱动所述发光二极管的驱动晶体管,各所述发光二极管位于各所述像素区域内;

所述有机发光显示面板还包括多条发光控制信号线;

其中,各所述像素驱动电路与其中一条所述发光控制信号线电连接,并接收采用如权利要求1-8任意一项所述的移位寄存单元输出的发光控制信号。

11.根据权利要求10所述的有机发光显示面板,其特征在于:

用于驱动同一行像素区域的各所述像素驱动电路与同一条所述发光控制信号线电连接以接收同一级移位寄存单元输出的发光控制信号。

12.一种驱动方法,用于驱动如权利要求1-8任意一项所述的移位寄存单元,其特征在于,包括:

在第一阶段,向所述第一输入信号端和所述第二时钟信号控制端输入所述第一电平信号,并向所述第一时钟信号控制端输入所述第二电平信号,以使所述第一输出端和所述第二输出端保持当前输出电压,所述输出单元保持当前输出电平;

在第二阶段,向所述第一时钟信号控制端输入所述第一电平信号并向第二时钟信号控制端输入所述第二电平信号,以使所述第一输出端输出所述第一电平信号并使所述第二输出端输出所述第二电平信号,所述输出单元输出第二电平信号端提供的信号;

在第三阶段,向所述第一输入信号端和所述第一时钟信号控制端输入所述第二电平信号并向所述第二时钟信号控制端输入所述第一电平信号,以使所述第一输出端输出所述第二电平信号并使所述第二输出端输出所述第一电平信号,所述输出单元输出第一电平信号端提供的信号;

在第四阶段,向所述第一输入信号端和所述第二时钟信号控制端输入所述第二电平信号并向所述第一时钟信号控制端输入所述第一电平信号,以使所述第一输出端输出所述第二电平信号并使所述第二输出端输出所述第一电平信号,所述输出单元输出第一电平信号端提供的信号。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1