选通驱动器和包括该选通驱动器的显示装置的制作方法

文档序号:14785243发布日期:2018-06-27 22:16阅读:167来源:国知局
选通驱动器和包括该选通驱动器的显示装置的制作方法

本公开涉及显示装置,并且更具体地,涉及用于实现具有窄边框的选通驱动器的选通驱动器和包括该选通驱动器的显示装置。



背景技术:

平板显示器(FPD)已经被用于诸如移动电话、平板计算机、膝上型计算机、电视和监视器这样的各种电子装置。通常,FPD包括液晶显示器(LCD)和有机发光显示器(OLED)等。此显示装置包括显示图像的像素的阵列和独立控制像素的驱动电路,使得透射或发射光。显示装置的驱动电路包括:数据驱动器,该数据驱动器用于向像素阵列的数据线施加数据信号;选通驱动器,该选通驱动器用于将与数据信号同步的选通信号(或扫描信号)依次施加到像素阵列的选通线(或扫描线);以及定时控制器,该定时控制器用于控制数据驱动器和选通驱动器。

随着显示装置变得更薄,已经不可避免地考虑了将选通驱动器与像素阵列一起并入到显示面板中的技术。并入在显示面板中的选通驱动器被称为“GIP(板内选通)电路”。为了将选通驱动器并入到显示面板中,必须简化选通驱动器的配置。

具体地,选通驱动器由多个开关元件组成,并且通过被划分成多个块而被设置在显示面板中。选通驱动器的不同块执行不同的功能,并且被设置在显示面板的左侧和右侧。由于选通驱动器的块被设置在显示装置的显示面板的左侧和右侧,因此会出现以下问题:随着显示面板的尺寸一直增大,在显示面板的左侧和右侧之间存在亮度差异。



技术实现要素:

鉴于上述情况,本公开将提供一种选通驱动器和包括该选通驱动器的显示装置,该选通驱动器能够通过将扫描信号输出单元与发光控制信号输出单元并联连接来在显示面板的左侧和右侧对称地输出信号。

另外,本公开将提供一种选通驱动器和包括该选通驱动器的显示装置,该选通驱动器能够通过将两个扫描信号连同发光控制信号一起输出来减小显示装置的边框的尺寸。

应该注意,本公开不限于上述特征,并且本公开的技术人员将根据以下描述而清楚本公开的其它特征和优点。

根据本公开的示例性方面,提供了一种选通驱动器。该选通驱动器包括具有第n级的多个级。所述多个级中的第n级包括:第一扫描信号输出单元,该第一扫描信号输出单元被配置成当Q节点的电压处于高状态时,通过第一扫描信号输出节点将第k时钟作为第一扫描信号输出;以及发光控制信号输出单元,该发光控制信号输出单元被配置成当在发光控制时钟的作用下所述第一扫描信号输出节点的电压处于高状态并且EQ节点的电压处于高状态时,通过发光控制信号输出节点来输出选通高电压(VGH)(n和k是正整数)。所述发光控制信号输出单元与所述Q节点电连接。所述选通驱动器包括扫描信号输出单元以及发光控制信号输出部分,使得具有相同配置的GIP能够被设置在所述显示面板的左侧和右侧。

根据本公开的另一示例性方面,提供了一种显示装置。该显示装置包括:显示面板,该显示面板包括多个像素;以及选通驱动器,该选通驱动器被设置在所述显示面板中并且被配置成通过与所述多个像素中的每一个连接的选通线来施加选通信号,其中,所述选通驱动器包括:第一扫描信号输出单元,该第一扫描信号输出单元被配置成通过具有与Q节点连接的栅极的上拉开关元件和具有与QB节点连接的栅极的下拉开关元件之间的第一扫描信号输出节点将第k时钟作为第一扫描信号输出;以及发光控制信号输出单元,该发光控制信号输出单元被配置成通过具有与EQ节点连接的栅极的发光控制上拉开关元件和具有与EQB节点连接的栅极的发光控制下拉开关元件之间的发光控制信号输出节点来输出与发光控制时钟同步的选通高电压,其中,所述发光控制信号输出单元与所述第一扫描信号输出单元在所述Q节点和所述QB节点处并联连接。

在附图和以下描述中阐述了本说明书中描述的主题的一个或更多个方面的细节。

根据本公开的示例性方面,选通驱动器包括扫描信号输出单元以及发光控制信号输出单元,使得具有相同配置的GIP能够被设置在显示面板的左侧和右侧。

根据本公开的示例性方面,单个选通驱动器能够同时输出扫描信号和发光控制信号,使得其中设置有选通驱动器的区域的大小被设置成由此使显示装置的边框的尺寸减小。

应该注意,本公开的效果不限于上述效果,并且本领域的技术人员将根据以下描述而清楚本公开的其它效果。

附图说明

根据以下结合附图进行的详细描述,将更清楚地理解本公开的以上和其它方面、特征和其它优点,在附图中:

图1是例示根据本公开的示例性方面的选通驱动器的显示装置的框图;

图2是根据本公开的示例性方面的选通驱动器的框图;

图3是示出根据本公开的示例性方面的选通驱动器中的多个级中的一个的配置的电路图;

图4是示出根据本公开的示例性方面的图3中示出的选通驱动器的各级中的输入/输出信号的波形图;

图5A、图5B、图5C和图5D是例示根据本公开的示例性方面的根据图4中示出的波形图的选通驱动器的各级中的信号流的电路图;

图6是示出根据本公开的另一个示例性方面的选通驱动器中的各级中的一个的配置的电路图;

图7是示出根据本公开的另一个示例性方面的去往图6中示出的选通驱动器的各级的输入信号/来自图6中示出的选通驱动器的各级的输出信号的波形图;以及

图8A、图8B、图8C、图8D和图8E是例示根据本公开的示例性方面的根据图7中示出的波形图的选通驱动器的各级中的信号流的电路图。

具体实施方式

根据下面参照附图对示例性方面的描述,本公开的优点和特征以及实现它们的方法将变得清楚。然而,本公开不限于本文中公开的示例性方面,而是可以按各种不同方式来实现。提供这些示例性方面,使得本公开的公开内容是彻底的,并且将本公开的范围充分传达给本领域的技术人员。要注意,本公开的范围只由权利要求书限定。

在附图中给出的元件的图、尺寸、比率、角度、数量仅是例示性的而非限制性的。另外,在描述本公开时,可省略对公知技术的描述,以便不会不必要地混淆本公开的主旨。要注意,说明书和权利要求书中使用的术语“包括”、“具有”、“包含”不应该被解释为限于此后列出的含义,除非另外具体声明。在参考单数名词(例如,“一”、“一个”和“该”)时使用不定冠词或定冠词的情况下,这包括该名词的复数,除非另外具体声明。

对于具有特定值的元件,即使没有明确声明,也将它们解释为包括误差余量。

在描述诸如“元件A在元件B上”、“元件A在元件B上方”、“元件A在元件B下方”和“元件A在元件B旁边”的位置关系时,在元件A和B之间可设置另一个元件C,除非明确使用了术语“直接”或“正好”。

如本文中使用的,短语“元件A在元件B上”是指元件A可以直接被设置在元件B上和/或元件A可以通过另一个元件间接被设置在元件B上。

在说明书和权利要求中,术语“第一”、“第二”等用于区分类似元件,而不必用于描述顺序或时间上的电路次序。这些术语仅用于将一个元件与另一个区分开。因此,如本文中使用的,在本公开的技术思路内,第一元件可以是第二元件。

在通篇说明书中,类似的参考标号表示类似的元件。

附图不成比例并且附图中各种元件的相对尺寸被示意性描绘,而不一定成比例。

本公开的各种示例性方面的特征可以被部分或全部地组合。如本领域的技术人员将清楚理解的,技术上各种交互和操作是可能的。各种示例性方面可以被独立或组合地实践。

本文中,TFT可以被实现为p型或n型晶体管。在按照脉冲的方式描述扫描信号时,选通高电压VGH电平被定义为“高状态”,而选通低电压VGL电平被定义为“低状态”。

下文中,将参照附图来详细地描述本公开的示例性方面。

图1是例示根据本公开的示例性方面的选通驱动器的显示装置的框图。

参照图1,显示装置100包括:显示面板110,该显示面板110包括多个像素P;选通驱动器130(包括130a和130b),该选通驱动器130用于向多个像素P施加选通信号;数据驱动器140,该数据驱动器140用于向多个像素P施加数据信号;以及定时控制器120,该定时控制器120用于控制选通驱动器130和数据驱动器140。

定时控制器120针对显示面板110的尺寸和分辨率适当地对从外部源输入的图像数据RGB进行处理,以将其供应到数据驱动器140。定时控制器120接收从外部源输入的诸如点时钟信号、水平同步信号和垂直同步信号这样的同步信号SYNC,并且通过使用它们来生成选通控制信号GCS和数据控制信号DCS。定时控制器120将所生成的选通控制信号GCS和数据控制信号DCS分别施加到选通驱动器130和数据驱动器140,由此控制选通驱动器130和数据驱动器140。

选通驱动器130a和130b响应于从定时控制器120接收到的选通控制信号GCS而将选通信号施加到选通线GL。选通信号包括至少一个扫描信号和发光控制信号。选通驱动器130包括第一选通驱动器130a和第二选通驱动器130b。第一选通驱动器130a和第二选通驱动器130b相对于显示区A/A对称地设置,并且可以具有相同的配置。然而,要注意,第一选通驱动器130a可以将选通信号施加到奇数选通线,而第二选通驱动器130b可以将选通信号施加到偶数选通线。第一选通驱动器130a和第二选通驱动器130b中的每一个都包括多个级。各个级中的每一个输出选通信号并且将选通信号通过选通线G1至Gn提供到显示区A/A。将参照图2更详细地描述选通驱动器130a和130b的配置。

虽然在图1中选通驱动器130被例示为被设置在显示面板110中的两侧,但是选通驱动器130的数目和位置不限于此。也就是说,选通驱动器130可以作为GIP(板内选通)只被设置在显示面板110的一侧。

选通驱动器130a和130b中的每一个都包括多个级。在选通驱动器中,多个级中的每一个可以包括多个开关元件。将参照图3更详细地描述选通驱动器中的各级的配置。

数据驱动器140根据从定时控制器120接收到的数据控制信号DCS将图像数据RGB转换成数据电压,并且将转换后的数据电压通过数据线DL施加到像素P。

多条选通线GL和多条数据线DL在显示面板110中彼此交叉。多个像素P中的每一个与相应的选通线GL和相应的数据线DL连接。具体地,一个像素P通过选通线GL从选通驱动器130接收选通信号,并且通过数据线DL从数据驱动器140接收数据信号。因此,一个像素P可以通过选通线GL接收发光信号EM以及扫描信号SCAN1和SCAN2,并且可以通过数据线DL接收数据电压Vdata和基准电压Vref。

根据本公开的示例性方面的显示装置100包括用于驱动包括多个像素P的显示面板110的选通驱动器130、数据驱动器140和定时控制器120。选通驱动器130包括具有相同配置并且被设置在显示面板110中的两侧的第一选通驱动器130a和第二选通驱动器130b。选通驱动器130在多个级中的每一个中包括至少一个扫描信号输出单元和发光控制信号输出单元。因此,在选通驱动器130中,一个级可以输出扫描信号以及发光控制信号。因此,被设置在显示面板110中的两侧的第一选通驱动器130a和第二选通驱动器130b可以包括相同的级,并且可以对称地从显示面板100的两侧施加扫描信号和发光控制信号。此外,即使选通驱动器130a或130b只被设置在显示面板100的一侧,也能够将在显示装置110中设置选通驱动器130的空间显著地减小,因为选通驱动器130的单个级能够输出扫描信号以及发光控制信号。

图2是根据本公开的示例性方面的选通驱动器的框图。为了便于例示,将参照图1进行描述。

参照图2,第一选通驱动器130a被设置在显示区A/A的一侧。虽然图2只示出了被设置在显示区A/A一侧的第一选通驱动器130a,但是要理解,第二选通驱动器130b可以被设置在显示区A/A的相对侧,使得它们能够彼此对称。另外,在本公开的一些方面,如同图2的第一选通驱动器130a一样,选通驱动器130可以只被设置在显示区A/A的一侧。因此,被设置在显示区A/A一侧的第一选通驱动器130a将作为示例被描述,并且将不描述第二选通驱动器130b,以避免冗余。

第一选通驱动器130a可以包括不产生输出但是向另一级施加进位信号的虚设级EG。具体地,第一选通驱动器130a可以包括靠近最后一级ST(2n-1)的虚设级EG。也就是说,虚设级EG与输出最后选通信号的最后一级ST(2n-1)连接,并且虚设级EG不生成选通信号并且将进位信号提供到最后一级ST(2n-1)。

第一选通驱动器130a包括多个级ST1至ST(2n-1)。多个级ST1至ST(2n-1)中的每一个输出一个或更多个扫描信号G1SCAN至G(2n-1)SCAN以及发光控制信号G1EM至G(2n-1)EM。将参照图3更详细地描述多个级ST1至ST(2n-1)中的一个的配置。

第一选通驱动器130a将选通信号通过选通线G1至G(2n-1)依次施加到显示区A/A。具体地,第一选通驱动器130a接收选通驱动器控制信号GDC,以生成选通信号。选通驱动器控制信号GDC包括选通起始脉冲(GSP)以及选通移位时钟(GSC)CLK1、CLK2、CLK3和CLK4等。另外,第一选通驱动器130a接收发光控制重置信号ERST和发光控制时钟CLK,以控制输出发光控制信号EM的定时。也就是说,第一时钟CLK1、第二时钟CLK2、第三时钟CLK3、第四时钟CLK4、从前一级接收到的进位信号或者启动电压VST、选通高电压VGH、选通低电压VGL、发光控制重置信号ERST和发光控制时钟CLK被输入到第一选通驱动器130a。多个选通移位时钟CLK1、CLK2、CLK3和CLK4包括第一时钟CLK1、第二时钟CLK2、第三时钟CLK3和第四时钟CLK4。本文中,选通起始脉冲GSP和启动电压VST可以互换地使用。随后,将参照图4来描述这些级的启动电压VST和作为启动电压VST的响应的输入/输出信号。

因此,响应于选通驱动器控制信号GDC,第一选通驱动器130a将多个级ST1至ST(2n-1)中的每一个中生成的选通信号依次施加到选通线G1至G(2n-1)。具体地,第一选通驱动器130a的级ST1至ST(2n-1)开始响应于启动电压VST而生成选通信号,并且级ST1至ST(2n-1)中包括的开关元件响应于第一时钟CLK1至第四时钟CLK4而在不同时间段中操作,使得选通信号被移位和输出。

特别地,四个时钟(即,第一时钟CLK1至第四时钟CLK4)当中的三个可以被施加到多个级ST1至ST(2n-1)中的每一个。例如,第一时钟CLK1、第三时钟CLK3和第四时钟CLK4可以被施加到第一级ST1,而第一时钟CLK1、第二时钟CLK2和第四时钟CLK4可以被施加到第三级ST3。也就是说,虽然对所有级ST1至ST(2n-1)施加了四种时钟,但是其中只有三种可以被施加到这些级中的每一个,以输出选通信号。

另一方面,当多个级ST1至ST(2n-1)中的每一个输出多个扫描信号时,这四种时钟可以被施加到多个级ST1至ST(2n-1)中的每一个。具体地,第一时钟CLK1至第四时钟CLK4当中的三个时钟可以被施加到多个级ST1到ST(2n-1)中的每一个,并且还可以施加被施加到下一级的时钟中的一个。例如,第一时钟CLK1、第三时钟CLK3和第四时钟CLK4可以被施加到第一级ST1,而施加到第三级ST3的时钟当中的第一时钟CLK1还可以被施加到第一级ST1。

从级ST1至ST(2n-1)中的每一个输出的选通信号被发送到选通线G1到G(2n-1)并且也被作为进位信号输入到下一级。随后,将参照图4至图5D来描述级ST1至ST(2n-1)中包括的开关元件响应于第一时钟CLK1至第四时钟CLK4而在不同时间段中的每一个时间段中的操作。

参照图2,多个像素P中的每一个包括像素驱动电路111。像素驱动电路111包括第一像素驱动开关元件SW1、第二像素驱动开关元件SW2、第三像素驱动开关元件SW3、驱动开关元件DT、第一存储电容器Cstg1和第二存储电容器Cstg2。第一扫描信号SCAN1被施加到第一像素驱动开关元件SW1,第二扫描信号SCAN2被施加到第二像素驱动开关元件SW2,并且发光控制信号EM被施加到第三像素驱动开关元件SW3。在多个级ST1至STn中的每一个中生成的选通信号可以包括第一扫描信号SCAN1、第二扫描信号SCAN2和发光控制信号EM。图2中示出的像素驱动电路111仅是示例,并且可以在其它示例性方面以各种方式进行配置。

根据本公开的示例性方面的选通驱动器130包括多个级ST1至STn。多个级ST1至STn中的每一个包括用于输出至少一个扫描信号GnSCAN的至少一个扫描信号输出单元以及用于输出发光控制信号GnEM的发光控制信号输出单元。因此,多个级ST1至ST(2n-1)中的每一个依次向选通线G1至Gn发送选通信号,即,至少一个扫描信号GnSCAN和发光控制信号GnEM。因此,选通驱动器130可以作为相同GIP(板内选通)被设置在显示面板110的两侧。另外,选通驱动器130可以同时输出扫描信号和发光控制信号,由此使在显示装置100中设置选通驱动器130所需的面积减小。将参照图3更详细地描述多个级ST1至ST(2n-1)中的每一个的电路配置。

图3是示出根据本公开的示例性方面的选通驱动器中的多个级中的一个的配置的电路图。为了便于例示,将参照图1和2进行描述。

参照图3,级300包括第一扫描信号输出单元310和发光控制信号输出单元330。级300通过第一扫描信号输出单元310的第一扫描信号输出节点SO1输出第一扫描信号SCAN1,并且通过发光控制信号输出单元330的发光控制信号输出节点EO输出发光控制信号EM。

具体地,第一扫描信号输出单元310包括第一逻辑电路311和第一缓冲器312。

参照图3,第一逻辑电路311包括第一开关元件T1、第二开关元件T2、第三开关元件T3、第四开关元件T4、第五开关元件T5、第六开关元件T6和第一电容器C1。要注意,TFT仅是例示性的,并且可以在其它实现方式中使用不同种类的开关元件。

具体地,第一开关元件T1包括用于接收启动电压G1VST的栅极,并且与施加选通高电压VGH的选通高电压线连接。第二开关元件T2包括用于接收第四时钟G1CLK4的栅极,并且与Q节点连接。第三开关元件T3包括与QB节点连接的栅极,并且被设置在选通低电压线和第二开关元件T2之间。第四开关元件T4包括用于接收第三时钟G1CLK3的栅极,并且与选通高电压线连接。第五开关元件T5包括用于接收启动电压G1VST的栅极,并且被设置在选通低电压线和第四开关元件T4之间。第六开关元件T6包括与QB节点连接的栅极,并且被设置在QB节点和选通低电压线之间。

第一电容器C1被设置在Q节点和第一扫描信号输出节点SO1之间。也就是说,第一电容器C1被设置在第一上拉开关元件PUT1的栅极和源极之间以及第一下拉开关元件PDT1的栅极和源极之间。因此,第一电容器C1可以根据Q节点的电压和第一时钟G1CLK1的波形来自举第一上拉开关元件PUT1的栅极和源极。

第一逻辑电路311可以按照使得Q节点的电压和QB节点的电压彼此相反的方式输出Q节点的电压和QB节点的电压。与就是说,在第一逻辑电路311中,Q节点的电压和QB节点的电压被彼此反相。例如,当Q节点的电压处于高状态时,则QB节点的电压处于低状态。当Q节点的电压处于低状态时,则QB节点的电压处于高状态。因此,第一逻辑电路311可以基于Q节点的电压和QB节点的电压来确定从第一缓冲器312输出的第一扫描信号SCAN1的状态。

参照图3,第一缓冲器312包括第一上拉开关元件PUT1和第一下拉开关元件PDT1。具体地,第一上拉开关元件PUT1具有与Q节点连接的栅极,并且被设置在用于施加第一时钟G1CLK1的第一时钟线和第一扫描信号输出节点SO1之间。第一下拉开关元件PDT1包括与QB节点连接的栅极,并且被设置在用于施加选通低电压VGL的选通低电压线和第一扫描信号输出节点SO1之间。

在第一缓冲器312中,第一扫描信号输出节点SO1连接在第一上拉开关元件PUT1和第一下拉开关元件PDT1之间。因此,第一缓冲器312可以在第一逻辑电路311的控制下生成第一扫描信号SCAN1,并且第一扫描信号输出单元310可以将第一扫描信号SCAN1输出到与第一扫描信号输出节点SO1连接的选通线。另外,第一扫描信号输出节点SO1的电压可以控制发光控制信号输出单元330的操作。

第一逻辑电路311通过Q节点和QB节点与发光控制信号输出单元330电连接。第一缓冲器312通过第一扫描信号输出节点SO1与发光控制信号输出单元330连接。也就是说,第一扫描信号输出单元310通过Q节点、QB节点和第一扫描信号输出节点SO1与发光控制信号输出单元330电连接。

另外,发光控制信号输出单元330包括发光控制逻辑电路331和发光控制缓冲器332。

参照图3,发光控制逻辑电路331包括第七开关元件T7、第八开关元件T8、第九开关元件T9、第十开关元件T10、第十一开关元件T11、第十二开关元件T12、第十三开关元件T13、第十四开关元件T14和第三电容器C3。

具体地,第七开关元件T7包括与QB节点连接的栅极,并且被设置在第八开关元件T8和选通低电压线之间。第八开关元件T8包括与Q节点连接的栅极,并且被设置在第七开关元件T7和选通高电压线之间。第九开关元件T9包括与Q节点连接的栅极,并且被设置在第十开关元件T10和选通低电压线之间。第十开关元件T10包括与QB节点连接的栅极,并且被设置在第九开关元件T9和选通高电压线之间。第十一开关元件T11包括与用于供应发光控制复位信号ERST的发光控制复位信号线连接的栅极,并且连接在EQ节点与第九开关元件T9和第十开关元件T10的输出节点之间。第十二开关元件T12包括与发光控制复位信号线连接的栅极,并且被设置在EQ节点与第七开关元件T7和第八开关元件T8的输出节点之间。

作为第一发光控制开关元件的第十四开关元件T14具有与第一扫描信号输出节点SO1连接的栅极,并且被设置在用于施加发光控制时钟ECLK的发光控制时钟线和EQ节点之间。作为第二发光控制开关元件的第十三开关元件T13具有与第一扫描信号输出节点SO1连接的栅极,并且被设置在用于施加发光控制复位信号ERST的发光控制复位信号线和EQB节点之间。

第三电容器C3被设置在EQ节点和发光控制信号输出节点EO之间。也就是说,第三电容器C3被设置在发光控制上拉开关元件EPUT的栅极和源极之间。因此,第三电容器C3可以根据EQ节点的电压和发光控制时钟ECLK的波形来自举发光控制上拉开关元件EPUT的栅极和源极。

参照图3,发光控制缓冲器332包括发光控制上拉开关元件EPUT和发光控制下拉开关元件EPDT。具体地,发光控制上拉开关元件EPUT包括与EQ节点连接的栅极,并且与用于施加选通高电压VGH的选通高电压线连接。发光控制下拉开关元件EPDT包括与EQB节点连接的栅极,并且被设置在用于供应选通低电压VGL的选通低电压线和发光控制信号输出节点EO之间。发光控制信号输出节点EO连接在发光控制缓冲器332中的发光控制上拉开关元件EPUT和发光控制下拉开关元件EPDT之间。

发光控制信号输出单元330与第一扫描信号输出单元310在Q节点和QB节点处并联连接。具体地,在发光控制逻辑电路331中,第十三开关元件T13和第十四开关元件T14与第一扫描信号输出节点SO1连接。具体地,第一扫描信号输出节点SO1与第十三开关元件T13的栅极和第十四开关元件T14的栅极连接。因此,第一扫描信号输出节点SO1的电压可以确定是否使第十三开关元件T13和第十四开关元件T14导通。另外,第一扫描信号输出节点SO1的电压可以确定将发光控制信号EM连同发光控制时钟ECLK一起输出的定时和时间段。随后,将参照图4至图5D来详细地描述输出第一扫描信号SCAN1和发光控制信号EM的定时和时间段。

第一时钟CLK1、第三时钟CLK3、第四时钟CLK4、启动电压VST、选通高电压VGH和选通低电压VGL被施加到级300。第一时钟CLK1、第三时钟CLK3、第四时钟CLK4和启动电压VST中的每一个在它处于高状态时处于选通高电压VGH电平,而在它处于低状态时处于选通低电压VGL电平。

因此,在第一扫描信号输出单元310中,第一上拉开关元件PUT1根据Q节点的电压来将第一时钟G1CLK1输出到第一扫描信号输出节点SO1。另外,在发光控制信号输出单元330中,发光控制上拉开关元件EPUT在发光控制时钟ECLK的同时根据EQ节点的电压将选通高电压(VGH)输出到发光控制信号输出节点EO。通过从第一扫描信号输出单元310起经由Q节点、QB节点和第一扫描信号输出节点SO1输出的信号来控制EQ节点的电压。也就是说,通过第一扫描信号SCAN1来确定EQ节点的电压,Q节点的电压和QB节点的电压根据将第一时钟CLK1、第三时钟CLK3、第四时钟CLK4和启动电压VST施加到级300的定时来输出。

图4是示出根据本公开的示例性方面的图3中示出的选通驱动器的各级中的输入/输出信号的波形图。图5A、图5B、图5C和图5D是例示根据本公开的示例性方面的根据图4中示出的波形图的选通驱动器的各级中的信号流的电路图。图5A、图5B、图5C和图5D中示出的电路图例示了响应于输入/输出信号的在不同时间段期间的信号流动。图5A、图5B、图5C和图5D中示出的电路图包括与图3中示出的电路图的元件相同的元件;因此,将不描述级300,以避免冗余。在图5A、图5B和图5C中,点划线指示作为输入到级300的信号的响应的内部信号的流动。为了便于例示,将参照图1和2进行描述。

参照图4,基于施加到级300的第一时钟G1CLK1、第二时钟G1CLK2、第三时钟G1CLK3、第四时钟G1CLK4和启动电压VST的脉冲定时,级300在不同的时间段(即,第一时间段t1、第二时间段t2、第三时间段t3和第四时间段t4)中进行操作。

在第一时间段t1中,启动电压G1VST和第四时钟G1CLK4以高状态输入到级300,而第一时钟CLK1和第三时钟CLK3以低状态输入到级300。

在第一时间段t2中,只有第一时钟CLK1以高状态输入到级300,而第三时钟CLK3、第四时钟CLK4和启动电压VST以低状态输入到级300。

在第三时间段t3中,只有第二时钟CLK2以高状态施加到第一选通驱动器130a,而第一时钟CLK1、第三时钟CLK3、第四时钟CLK4和启动电压VST以低状态输入。

在第四时间段t4中,只有第三时钟CLK3以高状态输入,而第一时钟CLK1、第四时钟CLK4和启动电压VST以低状态输入。

在第四时间段t4之后直到启动电压G1VST以高状态输入之前,第一时钟CKL1、第三时钟CLK3和第四时钟CLK4全都以低状态输入。

具有相位差的第一时钟CLK1至第四时钟CLK4被供应到选通驱动器130,使得它们在第一时间段t1至第四时间段t4期间彼此不交叠。使用四个时钟来驱动选通驱动器130的这种方案被称为四相驱动方案。

参照图4和图5A,在第一时间段t1中,启动电压VST和第四时钟CLK4以高状态输入到级300,使得第一开关元件T1、第二开关元件T2和第五开关元件T5全部导通。也就是说,启动电压VST以高状态施加,使得第一开关元件T1和第五开关元件T5导通,并且第四时钟CLK4以高状态施加,使得第二开关元件T2导通。

此外,当第二开关元件T2导通时,选通高电压VGH被施加到Q节点。以这种方式,当启动电压VST和第四时钟CLK4二者都处于高状态时,第一开关元件T1和第二开关元件T2可以将Q节点充电至高状态。此外,当第五开关元件T5导通时,选通低电压VGL被施加到QB节点。也就是说,在第一时间段t1中,Q节点的电压处于高状态,并且QB节点的电压处于低状态。

参照图4和图5A,当Q节点的电压处于高状态时,第一缓冲器312的第一上拉开关元件PUT1、发光控制逻辑电路331的第八开关元件T8和第九开关元件T9导通。在第一时间段t1中,在发光控制重置信号ERST处于高状态的同时,第十一开关元件T11和第十二开关元件T12导通。

当第一上拉开关元件PUT1导通时,第一时钟G1CLK1以低状态输入到第一扫描信号输出节点SO1。也就是说,在第一时间段t1中,第一扫描信号输出单元310以低状态输出第一扫描信号SCAN1。

另外,选通高电压VGH通过第八开关元件T8施加到EQB节点,并且选通低电压VGL通过第九开关元件T9施加到EQ节点。在发光控制重置信号ERST处于高状态的同时,EQB节点的电压保持在高状态,并且一旦EQB节点的电压变成高状态,发光控制下拉开关元件EPDT就导通。因此,选通低电压VGL通过与发光控制下拉开关元件EPDT连接的选通低电压线被施加到发光控制输出节点EO。也就是说,一旦发光控制复位信号ERST变成高状态,第十二开关元件T12就导通,使得发光控制信号EM变成低状态。

以这种方式,第一扫描信号输出单元310通过Q节点与发光控制信号输出单元330电连接。可以用Q节点的电压和QB节点的电压来控制发光控制信号输出单元330。因此,在第一时间段t1中,级300可以同时通过第一扫描信号输出单元310输出处于低状态的第一扫描信号SCAN1并且通过发光控制信号输出单元330输出从高状态变成低状态的发光控制信号EM。

随后,参照图4和图5B,当第一时钟G1CLK1在第二时间段t2中以高状态输入到级300时,第一时钟G1CLK1通过第一上拉开关元件PUT1输出到第一扫描信号输出节点SO1。具体地,在第二时间段t2中,Q节点的电压处于高状态,使得第一缓冲器312中的第一上拉开关元件PUT1和第一逻辑电路311中的第六开关元件T6导通,并且QB节点的电压处于低状态,使得第一下拉开关元件PDT1截止。

因此,处于高状态的第一时钟信号G1CLK1通过导通的第一上拉开关元件PUT1被施加到第一扫描信号输出节点SO1,并且选通低电压VGL从与导通的第六开关元件T6连接的选通低电压线施加到QB节点。也就是说,当Q节点的电压处于高状态时,第一扫描信号输出单元310通过第一扫描信号输出节点SO1输出处于高状态的第一时钟G1CLK1作为第一扫描信号SCAN1。

另一方面,在第二时间段t2中,当Q节点的电压处于高状态时,发光控制逻辑电路331中的第八开关元件T8和第九开关元件T9导通。另外,因为在第二时间段t2中第一扫描信号输出节点SO1的电压处于高状态,所以第十三开关元件T13和第十四开关元件T14导通。在发光控制重置信号ERST处于低状态的同时,输入处于高状态的发光控制时钟ECLK,使得第十一开关元件T11和第十二开关元件T12截止,并且EQ节点的电压在发光控制时钟ECLK的作用下变成高状态。因此,发光控制上拉开关元件EPUT导通,并且在发光控制时钟ECLK处于高状态的同时,选通高电压VGH通过导通的发光控制上拉开关元件EPUT被施加到发光控制输出节点EO。也就是说,在发光控制时钟ECLK处于高状态的同时,从发光控制信号输出单元330输出处于高状态的发光控制信号EM。

另外,当发光控制复位信号ERST变成高状态时,第十一开关元件T11和第十二开关元件T12导通。因此,选通低电压VGL通过导通的第十一开关元件T11被施加到EQ节点,使得发光控制上拉开关元件EPUT截止。同时,选通高电压VGH通过导通的第十二开关元件T12被施加到EQB节点,使得发光控制下拉开关元件EPDT导通。选通低电压VGL通过导通的发光控制下拉开关元件EPDT被施加到发光控制输出节点EO,使得发光控制信号EM变成低状态。也就是说,当在发光控制时钟ECLK的作用下第一扫描信号输出节点SO1的电压处于高状态并且EQ节点的电压处于高状态时,发光控制信号输出单元330通过发光控制输出节点EO输出选通高电压VGH。

因此,在第二时间段t2中,在发光控制时钟ECLK处于高状态的同时,级300可以同时通过第一扫描信号输出单元310输出处于高状态的第一扫描信号SCAN1并且通过发光控制信号输出单元330输出处于高状态的发光控制信号EM。

随后,参照图4和图5C,在第三时间段t3中,第一时钟G1CLK1、第三时钟G1CLK3、第四时钟G1CLK4和启动电压VST以低状态被施加到级300,使得第一逻辑电路311中的第一开关元件T1、第二开关元件T2、第三开关元件T3、第四开关元件T4和第五开关元件T5截止。当Q节点的电压处于高状态时,第一逻辑电路311中的第六开关元件T6和第一缓冲器312中的第一上拉开关元件PUT1导通。当QB节点的电压处于低状态时,第一下拉开关元件PDT1截止。

因此,通过导通的第一上拉开关元件PUT1输入处于低状态的第一时钟G1CLK1,使得低状态的电压被施加到第一扫描信号输出节点SO1。也就是说,当在第一时间段t1至第三时间段t3期间Q节点的电压保持在高状态时,第一上拉开关元件PUT1导通并且第一时钟G1CLK1被原样输出到第一扫描信号输出节点SO1。因此,在第一时间段t1至第三时间段t3期间,第一扫描信号SCAN1可以按与第一时钟G1CLK1大致相同的波形输出。

另一方面,在第三时间段t3中,当Q节点的电压处于高状态时,发光控制逻辑电路331中的第八开关元件T8和第九开关元件T9导通。另外,在发光控制复位信号ERST处于高状态的同时,第十一开关元件T11和第十二开关元件T12导通。因此,在发光控制复位信号ERST处于高状态的同时,选通高电压VGH通过导通的第八开关元件T8和导通的第十二开关元件T12施加到EQB节点。当EQB节点的电压保持在高状态时,发光控制下拉开关元件EPDT导通,使得选通低电压VGL通过导通的发光控制下拉开关元件EPDT施加到发光控制输出节点EO。也就是说,发光控制信号EM在第三时间段t3期间以低状态输出。

以这种方式,第一扫描信号输出单元310通过Q节点与发光控制信号输出单元330电连接。可以用Q节点的电压和QB节点的电压来控制发光控制信号输出单元330。因此,在第三时间段t3中,级300可以同时通过第一扫描信号输出单元310输出处于低状态的第一扫描信号SCAN1并且通过发光控制信号输出单元330输出处于低状态的发光控制信号EM。

随后,参照图4和图5D,在第四时间段t4中,只有第三时钟CLK3以高状态输入到级300,使得在第一逻辑电路311中只有第四开关元件T4导通。选通高电压VGH通过导通的第四开关元件T4被施加到QB节点。当QB节点的电压处于高状态时,第一缓冲器312的第一下拉开关元件PDT1导通。

因此,选通低电压VGL通过导通的第一下拉开关元件PDT1施加到第一扫描信号输出节点SO1。也就是说,当在第四时间段t4之后直到第一时间段t1再次开始之前QB节点的电压保持在高状态时,选通低电压VGL被施加到第一扫描信号输出节点SO1,使得第一扫描信号SCAN1能够保持在低状态。

另一方面,在第四时间段t4中,选通低电压VGL通过导通的第一下拉开关元件PDT1施加到第一扫描信号输出节点SO1,使得Q节点的电压通过第一电容器C1的耦合而被自举至第一扫描信号输出节点SO1的电压。也就是说,通过第一电容器C1,Q节点的电压连同第一扫描信号输出节点SO1处的电压降一起下降至较低状态。

因此,在第四时间段t4中,Q节点的电压变成低状态并且QB节点的电压变成高状态,使得发光控制逻辑电路331中的第七开关元件T7和第十开关元件T10导通。另外,在发光控制复位信号ERST处于高状态的同时,第十一开关元件T11和第十二开关元件T12导通。另外,在第四时间段t4中,第一扫描信号SCAN1以低状态输出,使得第十三开关元件T13和第十四开关元件T14截止。

因此,选通高电压VGH通过导通的第十开关元件T10和导通的第十一开关元件T11施加到EQ节点,而选通低电压VGL通过导通的第七开关元件T7和第十二开关元件T12施加到EQB节点。

当EQ节点的电压在选通高电压VGH的作用下变成高状态时,发光控制上拉开关元件EPUT导通,并且选通高电压VGH通过发光控制上拉开关元件EPUT施加到发光控制输出节点EO。另外,当选通高电压VGH被施加到发光控制输出节点EO时,通过第三电容器C3的耦合使EQ节点的电压自举至发光控制输出节点EO的电压。结果,即使发光控制复位信号ERST从高状态变成低状态,发光控制上拉开关元件EPUT也能够保持导通。也就是说,发光控制信号EM能够在第四时间段t4期间以及第四时间段t4之后直到第一时间段t1开始之前保持在高状态。

以这种方式,第一扫描信号输出单元310通过Q节点与发光控制信号输出单元330电连接。可以用Q节点的电压和QB节点的电压来控制发光控制信号输出单元330。因此,在第四时间段t4中,级300可以同时通过第一扫描信号输出单元310输出处于低状态的第一扫描信号SCAN1并且通过发光控制信号输出单元330输出从低状态变成高状态的发光控制信号EM。

根据本公开的示例性方面的级300可以输出第一扫描信号SCAN1,并且基于第一扫描信号输出节点SO1的电压在第一时间段t1至第四时间段t4中的每一个中控制发光控制信号输出单元330的操作。另外,在级300中,Q节点和QB节点将第一扫描信号输出单元310与发光控制信号输出单元330电连接,使得能够从单个级300同时输出第一扫描信号SCAN1和发光控制信号EM。

因此,具有同时输出扫描信号和发光控制信号的相同配置的GIP可以被分别被设置在显示面板110中的左侧和右侧,并且能够减小在显示面板110中设置选通驱动器130的区域,由此使显示装置100的边框尺寸减小。

图6是示出根据本公开的另一个示例性方面的选通驱动器中的多个级中的一个的配置的电路图。除了添加了第二扫描信号输出单元620之外,图6与图3中示出的电路图基本上相同;因此,将不描述级600和响应于输入/输出信号的信号流动,以避免冗余。为了便于例示,将参照图1、图2和图4进行描述。

参照图6,级600包括:第一扫描信号输出单元610,该第一扫描信号输出单元610包括第一逻辑电路611和第一缓冲器612;第二扫描信号输出单元620;以及发光控制信号输出单元630,该发光控制信号输出单元630包括发光控制逻辑电路631和发光控制缓冲器632。第二扫描信号输出单元620包括第二上拉开关元件PUT2、第二下拉开关元件PDT2和第二电容器C2。

具体地,第二上拉开关元件PUT2具有与Q节点连接的栅极,并且被设置在用于施加第五时钟G2CLK1的第五时钟线和第二扫描信号输出节点SO2之间。第二下拉开关元件PDT2包括与QB节点连接的栅极,并且被设置在用于施加选通低电压VGL的选通低电压线和第二扫描信号输出节点SO2之间。因此,第二扫描信号输出单元620可以与Q节点电连接,并且可以输出与第一扫描信号SCAN1具有相位差的第二扫描信号SCAN2。另外,第二扫描信号输出节点SO2的电压可以控制发光控制信号输出单元630的操作。随后,将参照图7来描述第一扫描信号SCAN1和第二扫描信号SCAN2之间的输出波形和相位差。

发光控制信号输出单元630与第一扫描信号输出单元610和第二扫描信号输出单元620在Q节点和QB节点处并联连接。具体地,Q节点与第一扫描信号输出单元610中的第一上拉开关元件PUT1的栅极、第六开关元件T6的栅极和第一电容器C1连接。另外,Q节点与第二扫描信号输出单元620中的第二上拉开关元件PUT2的栅极和第二电容器C2连接。另外,Q节点与发光控制信号输出单元630中的第八开关元件T8的栅极和第九开关元件T9的栅极连接。QB节点与第一扫描信号输出单元610中的第三开关元件T3的栅极和第一下拉开关元件PDT1的栅极连接。另外,QB节点与第二扫描信号输出单元620中的第二下拉开关元件PDT2的栅极连接。另外,Q节点与发光控制信号输出单元630中的第七开关元件T7的栅极和第十开关元件T10的栅极连接。

另外,第二扫描信号输出节点SO2与发光控制信号输出单元630中的第十三开关元件T13的栅极和第十四开关元件T14的栅极连接。因此,第二扫描信号输出节点SO2的电压可以确定是否使第十三开关元件T13和第十四开关元件T14导通。另外,第二扫描信号输出节点SO2的电压可以确定将发光控制信号EM连同发光控制时钟ECLK一起输出的定时和时间段。随后,将参照图7至图8E来详细地描述输出第一扫描信号SCAN1、第二扫描信号SCAN2和发光控制信号EM的定时和时间段。

在根据该示例性方面的级600中,第一扫描信号输出单元610、第二扫描信号输出单元620和发光控制信号输出单元630全部并联连接至Q节点、QB节点和第二扫描信号输出节点SO2。因此,发光控制信号输出单元630可以根据第一扫描信号输出单元610中的Q节点的电压和QB节点的电压以及第二扫描信号输出单元620中的第二扫描信号输出节点SO2的电压来输出发光控制信号EM。也就是说,选通驱动器130的级600能够同时输出第一扫描信号SCAN1、第二扫描信号SCAN2和发光控制信号EM。此外,当级600能够同时输出第一扫描信号SCAN1、第二扫描信号SCAN2和发光控制信号EM时,相同的GIP能够被分别被设置在显示面板110的左侧和右侧。另外,能够减小其中设置选通驱动器130的区域,使得能够减小显示装置100的边框的尺寸。

图7是示出根据本公开的另一个示例性方面的去往图6中示出的选通驱动器的各级的输入信号/来自图6中示出的选通驱动器的各级的输出信号的波形图。图8A、图8B、图8C、图8D和图8E是例示根据本公开的示例性方面的根据图7中示出的波形图的选通驱动器的各级中的信号流的电路图。图8A、图8B、图8C、图8D和图8E中示出的电路图例示响应于输入的在不同时间段期间的信号流动。图8A、图8B、图8C、图8D和图8E中示出的电路图包括与图6中示出的电路图的元件相同的元件;因此,将不描述级600,以避免冗余。在图8A、图8B、图8C、图8D和图8E中,点划线指示作为输入到级600的信号的响应的内部信号的流动。为了便于例示,将参照图1、图2和图4进行描述。

参照图7,基于施加到级600的第一时钟G1CLK1、第二时钟G1CLK2、第三时钟G1CLK3、第四时钟G1CLK4、第五时钟G2CLK1和启动电压VST的脉冲定时,级600进行操作,使得在第一时间段t1、第二时间段t2、第三时间段t3和第四时间段t4期间不同地输出第一扫描信号SCAN1,而在子第二时间段t2’中输出扫描信号SCAN2。

在子第二时间段t2’中,第五时钟G2CLK1以高状态输入到级600的第二扫描信号输出单元620。也就是说,对于第一扫描信号输出单元610,第一时钟信号G1CLK1在第二时间段t2和和第三时间段t3中从高状态变成低状态。第三时钟G1CLK3和第四时钟G1CLK4保持在低状态,并且第五时钟G2CLK1在子第二时间段t2’中以高状态输入到级600。

因此,第一扫描信号输出单元610在第二时间段t2中输出第一扫描信号SCAN1,而第二扫描信号输出单元620在子第二时间段t2’中输出第二扫描信号SCAN2。另外,发光控制信号输出单元630在第二扫描信号SCAN2处于高状态的同时根据发光控制时钟ECLK输出发光控制信号EM。也就是说,根据该示例性方面的选通驱动器130的级600能够同时输出第一扫描信号SCAN1、第二扫描信号SCAN2和发光控制信号EM。

除了第二扫描信号输出单元620附加地与其连接以外,图8A、图8B、图8D和图8E中示出的电路图与图5A至图5D中示出的电路图基本上相同。响应于信号流动的配置和操作与图5A至图5D的配置和操作基本上相同;因此,将不描述响应于级600中的输入/输出信号的信号流动和级600的操作,以避免冗余。下文中,重点将放在包括第二扫描信号输出单元620的级600的操作与第一时间段t1至第四时间段t4和子第二时间段t2’中的级300的操作之间的差异。

参照图7和图8A,在第一时间段t1中,启动电压VST和第四时钟CLK4以高状态输入到级600,使得第一开关元件T1、第二开关元件T2和第五开关元件T5全部导通。此外,当第二开关元件T2导通时,选通高电压VGH被施加到Q节点。当第五开关元件T5导通时,选通低电压VGL被施加到QB节点。也就是说,在第一时间段t1中,Q节点的电压处于高状态,并且QB节点的电压处于低状态。

另外,当Q节点的电压处于高状态时,第二扫描信号输出单元620中的第二上拉开关元件PUT2导通。当第二上拉开关元件PUT2导通时,第五时钟G2CLK1以低状态输入到第二扫描信号输出节点SO2。也就是说,在第一时间段t1中,第二扫描信号输出单元620以低状态输出第二扫描信号SCAN2。

另外,在发光控制信号输出单元630中,一旦发光控制复位信号EQB以高状态输入,EQ节点的电压就变成低状态,并且当EQB节点的电压变成高状态时,发光控制下拉开关元件EPDT导通。也就是说,一旦发光控制复位信号ERST变成高状态,第十二开关元件T12就导通,使得发光控制信号EM变成低状态。

因此,在级600中,在第一时间段t1中,第一扫描信号输出单元610可以以低状态输出第一扫描信号SCAN1并且同时第二扫描信号输出单元620可以以低状态输出第二扫描信号SCAN2,并且一旦发光控制复位信号ERST以高状态输入,发光控制信号输出单元630就可以输出从高状态变成低状态的发光控制信号EM。

参照图7和图8B,在第二时间段t2中,Q节点的电压处于高状态,使得第二扫描信号输出单元620中的第二上拉开关元件PUT2导通,并且QB节点的电压处于低状态,使得第二下拉开关元件PDT2截止。

因此,处于高状态的第五时钟G2CLK1通过导通的第二上拉开关元件PUT2施加到第二扫描信号输出节点SO2。也就是说,当Q节点的电压处于高状态时,第二扫描信号输出单元620通过第二扫描信号输出节点SO2输出处于高状态的第五时钟G2CLK1作为第二扫描信号SCAN2。

参照图7和图8C,在子第二时间段t2'中,第一时钟G1CLK1从高状态变成低状态并且被输入到级600,第三时钟G1CLK3以低状态输入,并且第五时钟G2CLK1以高状态输入。另外,因为在子第二时间段t2’中Q节点的电压处于高状态,所以第一上拉开关元件PUT1和第二上拉开关元件PUT2导通。

因此,虽然在子第二时间段t2’期间第一时钟信号G1CLK1处于高状态,但是处于高状态的第一时钟G1CLK1被输出到第一扫描信号输出节点SO1,并且处于高状态的第五时钟G2CLK1被输出到第二扫描信号输出节点SO2。

此外,通过第一电容器C1的耦合,Q节点的电压被自举至第一扫描信号输出节点SO1的电压,并且通过第二电容器C2的耦合,Q节点的电压也被自举至第二扫描信号输出节点SO2的电压。也就是说,Q节点的电压通过第一电容器C1并且通过第二电容器C2被自举,使得其基本上在处于高状态的第一扫描信号SCAN1和第二扫描信号SCAN2的作用下升高。

另一方面,在子第二时间段t2’中,当Q节点的电压处于高状态时,发光控制逻辑电路331中的第八开关元件T8和第九开关元件T9导通。另外,因为在子第二时间段t2’中第二扫描信号输出节点SO2的电压处于高状态,所以第十三开关元件T13和第十四开关元件T14导通。在发光控制重置信号ERST处于低状态的同时,输入处于高状态的发光控制时钟ECLK,使得第十一开关元件T11和第十二开关元件T12截止,并且EQ节点的电压在发光控制时钟ECLK的作用下变成高状态。因此,发光控制上拉开关元件EPUT导通,并且在发光控制时钟ECLK处于高状态的同时,选通高电压VGH通过导通的发光控制上拉开关元件EPUT被施加到发光控制输出节点EO。也就是说,在发光控制时钟ECLK处于高状态的同时,从发光控制信号输出单元630输出处于高状态的发光控制信号EM。

另外,当发光控制复位信号ERST变成高状态时,第十一开关元件T11和第十二开关元件T12导通。因此,选通低电压VGL通过导通的第十一开关元件T11被施加到EQ节点,使得发光控制上拉开关元件EPUT截止。同时,选通高电压VGH通过导通的第十二开关元件T12被施加到EQB节点,使得发光控制下拉开关元件EPDT导通。选通低电压VGL通过导通的发光控制下拉开关元件EPDT被施加到发光控制输出节点EO,使得发光控制信号EM变成低状态。也就是说,当在发光控制时钟ECLK的作用下第二扫描信号输出节点SO2的电压处于高状态而EQ节点的电压处于高状态时,发光控制信号输出单元630通过发光控制输出节点EO输出选通高电压VGH。

因此,在子第二时间段t2’中,在发光控制时钟ECLK处于高状态的同时,级600可以同时通过第二扫描信号输出单元620输出处于高状态的第二扫描信号SCAN2并且通过发光控制信号输出单元630输出处于高状态的发光控制信号EM。对于第一扫描信号输出单元610,在第二时间段t2和第三时间段t3之间存在子第二时间段t2’,因此第一扫描信号SCAN1、第二扫描信号SCAN2和发光控制信号EM能够在子第二时间段t2’期间被同时输出。

参照图7和图8D,在除了子第二时间段t2’之外的第三时间段t3中,Q节点的电压仍然处于高状态,因此第二扫描信号输出单元620中的第二上拉开关元件PUT2导通,并且QB节点的电压处于低状态,使得第二下拉开关元件PDT2截止。

因此,处于高状态的第五时钟G2CLK1通过导通的第二上拉开关元件PUT2施加到第二扫描信号输出节点SO2。也就是说,当Q节点的电压处于高状态时,第二扫描信号输出单元620通过第二扫描信号输出节点SO2输出处于高状态的第五时钟G2CLK1作为第一扫描信号SCAN1。

参照图7和图8E,在第四时间段t4中,只有第三时钟CLK3以高状态输入到级600,使得在第一扫描信号输出单元610中只有第四开关元件T4导通。选通高电压VGH通过导通的第四开关元件T4被施加到QB节点。当QB节点的电压处于高状态时,第一缓冲器612的第一下拉开关元件PDT1导通。另外,第二扫描信号输出单元620中的第二下拉开关元件PDT2也导通。

因此,选通低电压VGL通过导通的第二下拉开关元件PDT2被施加到第二扫描信号输出节点SO2。也就是说,当在第四时间段t4之后直到第一时间段t1再次开始之前QB节点的电压保持在高状态时,选通低电压VGL被施加到第二扫描信号输出节点SO2,使得第二扫描信号SCAN2可以保持在低状态。

另一方面,在第四时间段t4中,选通低电压VGL通过导通的第一下拉开关元件PDT1和导通的第二下拉开关元件PDT2被施加到第一扫描信号输出节点SO1和第二扫描信号输出节点SO2中的每一个,使得Q节点的电压通过第一电容器C1的耦合而被自举至第一扫描信号输出节点SO1的电压,并且Q节点的电压通过第二电容器C2的耦合而被自举至第二扫描信号输出节点SO2的电压。也就是说,由于分别通过第一电容器C1和第二电容器C2而在第一扫描信号输出节点SO1和第二扫描信号输出节点SO2处的电压降,使Q节点的电压下降至低状态。

因此,在第四时间段t4中,Q节点的电压变成低状态并且QB节点的电压变成高状态,使得发光控制逻辑电路331中的第七开关元件T7和第十开关元件T10导通。另外,在发光控制复位信号ERST处于高状态的同时,第十一开关元件T11和第十二开关元件T12导通。另外,在第四时间段t4中,第二扫描信号SCAN2以低状态输出,使得第十三开关元件T13和第十四开关元件T14截止。

因此,选通高电压VGH通过导通的第十开关元件T10和导通的第十一开关元件T11施加到EQ节点,而选通低电压VGL通过导通的第七开关元件T7和第十二开关元件T12施加到EQB节点。

当EQ节点的电压在选通高电压VGH的作用下变成高状态时,发光控制上拉开关元件EPUT导通,并且选通高电压VGH通过发光控制上拉开关元件EPUT施加到发光控制输出节点EO。另外,当选通高电压VGH被施加到发光控制输出节点EO时,EQ节点的电压由于第三电容器C3的耦合而被自举至发光控制输出节点EO的电压。结果,即使发光控制复位信号ERST从高状态变成低状态,发光控制上拉开关元件EPUT也能够保持导通。也就是说,发光控制信号EM能够在第四时间段t4期间以及在第四时间段t4之后直到第一时间段t1再次开始之前保持在高状态。

以这种方式,第一扫描信号输出单元610、第二扫描信号输出单元620和发光控制信号输出单元630通过Q节点彼此电连接。可以用Q节点的电压和QB节点的电压来控制发光控制信号输出单元630。因此,在第四时间段t4中,级600可以同时通过第二扫描信号输出单元620输出处于低状态的第二扫描信号SCAN2,通过发光控制信号输出单元630输出从低状态变成高状态的发光控制信号EM,并且输出独立输出的第一扫描信号SCAN1。

根据本公开的示例性方面的级600可以输出第二扫描信号SCAN2,并且基于第二扫描信号输出节点SO2的电压在第一时间段t1至第四时间段t4中的每一个中控制发光控制信号输出单元630的操作。另外,在级600中,Q节点和QB节点将第一扫描信号输出单元620、第二扫描信号输出单元620和发光控制信号输出单元630彼此电连接,使得能够从单个级600同时输出第一扫描信号SCAN1、第二扫描信号SCAN2和发光控制信号EM。

另外,第二扫描信号输出单元620不包括任何附加的逻辑电路,并且可以与第一扫描信号输出单元610共享逻辑电路611,由此简化选通驱动器130的级600的配置。

因此,具有同时输出扫描信号和发光控制信号的相同配置的GIP可以被分别被设置在显示面板110中的左侧和右侧,并且能够减小在显示面板110中设置选通驱动器130的区域,由此使显示装置100的边框尺寸减小。

本公开的示例性方面还可以被描述如下:

根据本公开的一方面,提供了一种选通驱动器。该选通驱动器包括具有第n级的多个级。所述多个级中的第n级包括:第一扫描信号输出单元,该第一扫描信号输出单元被配置成当Q节点的电压处于高状态时,通过第一扫描信号输出节点将第k时钟作为第一扫描信号输出;以及发光控制信号输出单元,该发光控制信号输出单元被配置成当在发光控制时钟的作用下所述第一扫描信号输出节点的电压处于高状态并且EQ节点的电压处于高状态时,通过发光控制信号输出节点来输出选通高电压(VGH)(其中,n和k是正整数)。发光控制信号输出单元与Q节点电连接。选通驱动器包括扫描信号输出部以及发光控制信号输出部,使得具有相同配置的GIP能够被设置在显示面板的左侧和右侧。

第一扫描信号输出单元可以包括第一逻辑电路和第一缓冲器,并且第一缓冲器可以包括:第一上拉开关元件,该第一上拉开关元件具有与所述Q节点连接的栅极,并且被设置在用于施加所述第k时钟的第k时钟线和所述第一扫描信号输出节点之间;以及第一下拉开关元件,该第一下拉开关元件具有与QB节点连接的栅极,并且被设置在用于施加选通低电压(VGL)的选通低电压线和所述第一扫描信号输出节点之间。所述第一扫描信号输出节点的电压可以控制所述发光控制信号输出单元的操作,并且所述第一逻辑电路可以按照使得所述Q节点的电压和所述QB节点的电压彼此相反的方式输出所述Q节点的电压和所述QB节点的电压。

所述发光控制信号输出单元可以与所述第一扫描信号输出单元在所述Q节点和所述QB节点处并联连接。

所述第一逻辑电路可以包括:第一开关元件,该第一开关元件具有用于接收第一启动电压的栅极,并且与用于施加所述选通高电压的选通高电压线连接;第二开关元件,该第二开关元件具有用于接收第(k+3)时钟的栅极,并且与所述Q节点连接;第三开关元件,该第三开关元件具有与所述QB节点连接的栅极,并且被设置在所述选通低电压线和所述第二开关元件之间;第四开关元件,该第四开关元件具有用于接收第(k+2)时钟的栅极,并且与所述选通高电压线连接;第五开关元件,该第五开关元件具有接收所述第一启动电压的栅极,并且被设置在所述选通低电压线和所述第四开关元件之间;第六开关元件,该第六开关元件具有与所述Q节点连接的栅极,并且被设置在所述QB节点和所述选通低电压线之间;以及第一电容器,该第一电容器被设置在所述Q节点和所述第一扫描信号输出节点之间。所述发光控制信号输出单元可以通过所述Q节点、所述QB节点和所述第一扫描信号输出节点与所述第一扫描信号输出单元电连接。

所述发光控制信号输出单元可以包括发光控制逻辑电路和发光控制缓冲器,并且所述发光控制缓冲器可以包括:发光控制上拉开关元件,该发光控制上拉开关元件具有与所述EQ节点连接的栅极,并且与用于施加所述选通高电压的选通高电压线连接;以及发光控制下拉开关元件,该发光控制下拉开关元件具有与EQB节点连接的栅极,并且被设置在用于施加选通低电压的选通低电压线和所述发光控制信号输出节点之间。

所述发光控制逻辑电路可以包括:第一发光控制开关元件,该第一发光控制开关元件具有与所述第一扫描信号输出节点连接的栅极,并且被设置在用于施加所述发光控制时钟的发光控制时钟线和所述EQ节点之间;第二发光控制开关元件,该第二发光控制开关元件具有与所述第一扫描信号输出节点连接的栅极,并且被设置在用于施加发光控制复位信号的发光控制复位信号线和所述EQB节点之间;以及第三电容器,该第三电容器被设置在所述EQ节点和所述发光控制信号输出节点之间。

所述第n级还可以包括第二扫描信号输出单元,该第二扫描信号输出单元与所述Q节点电连接,并且被配置成输出与所述第一扫描信号具有相位差的第二扫描信号。

所述第二扫描信号输出单元可以包括:第二上拉开关元件,该第二上拉开关元件具有与所述Q节点连接的栅极,并且被设置在用于施加第五时钟的第五时钟线和第二扫描信号输出节点之间;以及第二下拉开关元件,该第二下拉开关元件具有与QB节点连接的栅极,并且被设置在用于施加选通低电压的选通低电压线和所述第二扫描信号输出节点之间。

所述发光控制信号输出单元可以与第一扫描信号输出单元和第二扫描信号输出单元在Q节点和QB节点处并联连接。

所述发光控制信号输出单元可以包括发光控制逻辑电路和发光控制缓冲器,并且所述发光控制缓冲器可以包括:发光控制上拉开关元件,该发光控制上拉开关元件具有与所述EQ节点连接的栅极,并且与用于施加所述选通高电压的选通高电压线连接;以及发光控制下拉开关元件,该发光控制下拉开关元件具有与EQB节点连接的栅极,并且被设置在用于施加选通低电压的选通低电压线和所述发光控制信号输出节点之间。

所述发光控制逻辑电路可以包括:第一发光控制开关元件,该第一发光控制开关元件具有与所述第一扫描信号输出节点连接的栅极,并且被设置在用于施加所述发光控制时钟的发光控制时钟线和所述EQ节点之间;第二发光控制开关元件,该第二发光控制开关元件具有与所述第一扫描信号输出节点连接的栅极,并且被设置在用于施加发光控制复位信号的发光控制复位信号线和所述EQB节点之间;以及第三电容器,该第三电容器被设置在所述EQ节点和所述发光控制信号输出节点之间。

根据本公开的另一方面,提供了一种显示装置。该显示装置包括:显示面板,该显示面板包括多个像素;以及选通驱动器,该选通驱动器被设置在所述显示面板中并且被配置成通过与所述多个像素中的每一个连接的选通线来施加选通信号。所述选通驱动器包括:第一扫描信号输出单元,该第一扫描信号输出单元被配置成通过具有与Q节点连接的栅极的上拉开关元件和具有与QB节点连接的栅极的下拉开关元件之间的第一扫描信号输出节点将第k时钟作为第一扫描信号输出;以及发光控制信号输出单元,该发光控制信号输出单元被配置成通过具有与EQ节点连接的栅极的发光控制上拉开关元件和具有与EQB节点连接的栅极的发光控制下拉开关元件之间的发光控制信号输出节点来输出与发光控制时钟同步的选通高电压。所述发光控制信号输出单元与所述第一扫描信号输出单元在所述Q节点和所述QB节点处并联连接。在所述显示装置中,单个选通驱动器能够同时输出扫描信号和发光控制信号,使得设置选通驱动器的区域的大小被设置成由此使显示装置的边框尺寸减小。

所述选通驱动器还可以包括第二扫描信号输出单元,该第二扫描信号输出单元与所述Q节点电连接并且被配置成输出与所述第一扫描信号具有相位差的第二扫描信号,并且其中,第二扫描信号输出单元包括:第二上拉开关元件,该第二上拉开关元件具有与所述Q节点连接的栅极,并且被设置在用于施加第五时钟的第五时钟线和所述第二扫描信号输出节点之间;以及第二下拉开关元件,该第二下拉开关元件具有与所述QB节点连接的栅极,并且被设置在用于施加选通低电压的选通低电压线和所述第二扫描信号输出节点之间。

所述发光控制信号输出单元可以与所述第一扫描信号输出单元和所述第二扫描信号输出单元在所述Q节点和所述QB节点处并联联接。

至此,已经参照附图详细地描述了本公开的示例性方面。然而,本公开不限于示例性方面,并且可以在不脱离本公开的技术思路的情况下对本公开进行修改和变化。因此,本文中描述的示例性方面仅是例示性的,并且不旨在限制本公开的范围。本公开的技术构思不受示例性方面的限制。本公开所寻求的保护范围由所附的权利要求限定并且其所有等同物被理解为在本公开的真实范围内。

相关申请的交叉引用

本申请要求于2016年12月20日在韩国知识产权局提交的韩国专利申请No.10-2016-0174499的优先权,该专利申请的公开的全部内容以引用方式并入本文中。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1