阵列基板行驱动电路、移位寄存器、阵列基板及显示器的制造方法

文档序号:9418629阅读:170来源:国知局
阵列基板行驱动电路、移位寄存器、阵列基板及显示器的制造方法
【技术领域】
[0001]本发明涉及显示器驱动技术领域,特别是涉及一种阵列基板行驱动电路、移位寄存器、阵列基板及显示器。
【背景技术】
[0002]无论是液晶面板还是AMOLED(ActiveMatrix/Organic Light Emitting D1de,有源矩阵有机发光二极管)面板,都需要行驱动信号来提供像素电路扫描,以显示完整的画面。
[0003]阵列基板行驱动(Gate Driver on Array,GOA)电路,在通过对电路的设计,将行驱动电路直接制作在阵列基板上,稳定地为像素电路提供所需的行驱动信号。相比传统的行驱动信号由行驱动IC产生,GOA电路降低了 IC成本,同时也减少了面板边框的宽度,加上近年来便携式产品的蓬勃发展,在实际生产中具有良好的实用价值和应用前景。
[0004]然而,传统的GOA电路中,电路设计复杂,控制信号的采用多端口输出,晶体管数量繁杂,电路可靠性低。

【发明内容】

[0005]基于此,有必要针对如何降低电路设计成本、如何提高电路的稳定性的问题,提供一种阵列基板行驱动电路、移位寄存器、阵列基板及显示器。
[0006]—种阵列基板行驱动电路,包括:第一晶体管至第九晶体管、第一电容至第三电容、第一时钟信号输入端至第三时钟信号输入端、高电平输入端、低电平输入端、第一输出端、第二输出端及驱动信号输入端;
[0007]所述第一晶体管的栅极连接所述第一时钟信号输入端,漏极连接所述驱动信号输入端;
[0008]所述第二晶体管的栅极连接所述第一晶体管的源极,源极连接所述第三时钟信号输入端,漏极连接所述第一输出端;
[0009]所述第三晶体管的栅极连接所述第二输出端或者连接所述第七晶体管的漏极,源极连接所述第二晶体管的漏极,漏极连接所述高电平输入端;
[0010]所述第四晶体管的栅极连接所述第一时钟信号输入端,源极连接所述驱动信号输入端;
[0011]所述第五晶体管的栅极连接所述第二时钟信号输入端,漏极连接所述低电平输入端;
[0012]所述第六晶体管的栅极连接所述第五晶体管的源极,源极连接所述高电平输入端,漏极连接所述第四晶体管的漏极;
[0013]所述第七晶体管的栅极连接所述第六晶体管的漏极,源极连接所述高电平输入端,漏极连接所述第六晶体管的栅极;
[0014]所述第八晶体管的栅极连接所述第七晶体管的栅极,源极连接所述高电平输入端,漏极连接所述第二输出端;
[0015]所述第九晶体管的栅极连接所述第七晶体管的漏极,源极连接所述第二输出端,漏极连接所述低电平输入端;
[0016]所述第一电容的一端连接所述第二晶体管的漏极,另一端连接所述第二晶体管的栅极;
[0017]所述第二电容的一端连接所述高电平输入端,另一端连接所述第八晶体管的栅极;
[0018]所述第三电容的一端连接第九薄膜晶体管的源极,另一端连接所述第九晶体管的栅极。
[0019]在其中一个实施例中,还包括第十晶体管,其栅极连接第三晶体管的栅极,源极连接所述高电平输入端,漏极连接所述第二晶体管的栅极。
[0020]在其中一个实施例中,所述第七晶体管包括双栅结构薄膜晶体管。
[0021]在其中一个实施例中,所述第一晶体管至所述第九晶体管均为薄膜晶体管。
[0022]在其中一个实施例中,所述第一晶体管至所述第九晶体管均为P型的薄膜晶体管。
[0023]在其中一个实施例中,所述第一晶体管至所述第九晶体管均为P型的金属氧化物半导体场效应晶体管。
[0024]在其中一个实施例中,所述第一晶体管至所述第九晶体管均为P型双极结型晶体管。
[0025]—种移位寄存器,包括第一时钟信号输入连接端至第三时钟信号连接端、以及多个循环单元,每一所述循环单元包括三级阵列基板行驱动电路,所述三级阵列基板行驱动电路包括第一级阵列基板行驱动电路至第三级阵列基板行驱动电路;其中,每一级阵列基板行驱动电路为如上所述阵列基板行驱动电路;
[0026]所述第一级阵列基板行驱动电路的第一时钟信号输入端连接所述第一时钟信号输入连接端,第二时钟信号输入端连接所述第二时钟信号输入连接端,第三时钟信号输入端连接所述第三时钟信号输入连接端;
[0027]所述第二级阵列基板行驱动电路的第一时钟信号输入端连接所述第三时钟信号输入连接端,第二时钟信号输入端连接所述第一时钟信号输入连接端,第三时钟信号输入端连接所述第二时钟信号输入连接端;
[0028]所述第三级阵列基板行驱动电路的第一时钟信号输入端连接所述第二时钟信号输入连接端,第二时钟信号输入端连接所述第三时钟信号输入连接端,第三时钟信号输入端连接所述第一时钟信号输入连接端;
[0029]所述第一级阵列基板行驱动电路的第一输出端连接所述第二级阵列基板行驱动电路的驱动信号输入端,所述第二级阵列基板行驱动电路的第一输出端连接所述第三级阵列基板行驱动电路的驱动信号输入端,其中,
[0030]仅第一个循环单元的第一级阵列基板行驱动电路的驱动信号输入端用于接收帧开启信号。
[0031]—种阵列基板,其包括如上所述的移位寄存器。
[0032]一种显示器,其包括如上所述的阵列基板。
[0033]上述阵列基板行驱动电路及移位寄存器,通过第一输出端及第二输出端。以使得在同时一个阵列基板行驱动电路中输出两种阵列基板行驱动信号,从而降低了晶体管的数量,降低了电路设计成本,提高电路的可靠性和稳定性,同时也有利于窄边框面板的设计。
【附图说明】
[0034]图1为本发明一实施例阵列基板行驱动电路的结构示意图;
[0035]图2为图1所示实施例的时序图;
[0036]图3为图1所示实施例的功能模块划分示意图;
[0037]图4为本发明另一实施例阵列基板行驱动电路的结构示意图;
[0038]图5为图4所示实施例的时序图;
[0039]图6为图4所示实施例的功能模块划分示意图;
[0040]图7为本发明一实施例移位寄存器的结构不意图;
[0041]图8为本发明一实施例阵列基板的结构示意图;
[0042]图9为本发明一实施例显示器的结构示意图。
【具体实施方式】
[0043]为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的【具体实施方式】做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本发明。但是本发明能够以很多不同于在此描述的它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似改进,因此本发明不受下面公开的具体实施例的限制。
[0044]需要说明的是,GOA:Gate Driver on Array,即阵列基板行驱动,是将栅极驱动电路直接制造在阵列(Array)基板上,从而可以省去栅极驱动集成电路部分,以从材料成本和制作工艺两方面降低成本,这种利用GOA技术集成在阵列基板上的栅极驱动电路也称为GOA电路。
[0045]
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1