一种像素电路的发光时序控制方法

文档序号:9434044阅读:497来源:国知局
一种像素电路的发光时序控制方法
【技术领域】
[0001]本发明主要是关于显示器领域,更确切地说,是提出了一种新的关于AMOLED像素电路的发光时序控制方法。
【背景技术】
[0002]在现有技术中,为了降低驱动芯片的成本,驱动芯片的一根数据线的输出就会同时连接到显示器面板的多条的数据线,从而可以大大降低用于提供数据电压信号的驱动芯片的总输出端口数量和数据线的条数,最终实现降低驱动芯片的成本。随着消费者和市场的实际旺盛需求,例如在可穿戴设备以及分辨率较低的小尺寸面板显示器的产品上,这种提供数据电压方式的驱动芯片类型的应用的特别多。但随着而来也有负面效应,因为驱动芯片的一根数据线对应显示面板的多根数据线,是通过多根数据线上对应具有的多个开关来控制时序,而且不同颜色的像素电路会相互穿插充电,则导致同一种颜色的多个像素电路之间会出现充电时间不一致,从而进一步造成同一种颜色的各像素电路区域亮度不一样,并带来本领域技术人员所不期望出现的显示不均匀问题。现有技术并未提出解决此问题的应对方案,因此在节省驱动芯片成本的同时,有必要提供一种方法来保障同一种颜色的各像素电路区域的亮度显示效果均一化。

【发明内容】

[0003]在一个可选实施例中,本发明提供过了一种像素电路的发光时序控制方法,其特征在于,应用于利用驱动芯片的一根数据线驱动多条像素电路的显示器件中,所述方法包括:
[0004]通过一组时序控制信号依次控制同一根所述驱动芯片的数据线所连接的所述多条像素电路;其中
[0005]当任一所述多条像素电路接收的所述时序控制信号的时序为有效逻辑状态时,所述驱动芯片通过所述数据线发送数据电压信号至该像素电路;并且
[0006]所述多条像素电路中,相同发光颜色的像素电路所接收的所述时序控制信号中为有效逻辑状态的时序的顺序相邻。
[0007]优选的,上述的像素电路的发光时序控制方法,每条所述多条像素电路中均包括存储电容,所述方法还包括:
[0008]利用所述数据电压信号对所述存储电容进行充电,以驱动包含所述存储电容的所述多条像素电路工作。
[0009]优选的,上述的像素电路的发光时序控制方法,所述驱动芯片上设置有多根数据线,且每根所述数据线均通过多个晶体管分别与所述多条像素电路一一连接,所述方法还包括:
[0010]利用一个所述时序控制信号控制的一个所述晶体管,以藉由所述晶体管的接通状态来决定是否向与所述晶体管连接的所述多条像素电路之一提供所述数据电压信号。
[0011]优选的,上述的像素电路的发光时序控制方法,所述方法中:
[0012]在第一时间段,与多个具有第一发光颜色的所述像素电路相连的所述晶体管依次执行接通再关闭的响应动作;
[0013]在第二时间段,与多个具有第二发光颜色的所述像素电路相连的所述晶体管依次执行接通再关闭的响应动作;
[0014]在第三时间段,与多个具有第三发光颜色的所述像素电路相连的所述晶体管依次执行接通再关闭的响应动作。
[0015]优选的,上述的像素电路的发光时序控制方法,每条所述像素电路中均包括存储电容,所述方法中:
[0016]在所述第一时间段中,利用所述数据电压信号依次对所述多个具有第一发光颜色的所述像素电路各自所包含的所述存储电容进行充电;
[0017]在所述第二时间段中,利用所述数据电压信号依次对所述多个具有第二发光颜色的所述像素电路各自所包含的所述存储电容进行充电;以及
[0018]在所述第三时间段中,利用所述数据电压信号依次对所述多个具有第三发光颜色的所述像素电路各自所包含的所述存储电容进行充电。
[0019]优选的,上述的像素电路的发光时序控制方法中:
[0020]在同一时间段中,只对同一种发光颜色的所述多条像素电路所包含的所述存储电容进行充电;其中
[0021]同一种发光颜色的所述多条像素电路中不同像素电路所包含的存储电容之间的充电电压差不超过一个预设灰阶电压值。
[0022]优选的,上述的像素电路的发光时序控制方法中:
[0023]所述预设灰阶电压值为0.02V。
[0024]优选的,上述的像素电路的发光时序控制方法中:
[0025]所述第一发光颜色为红色,所述第二发光颜色为绿色,所述第三发光颜色为蓝色。
[0026]优选的,上述的像素电路的发光时序控制方法中:
[0027]所述晶体管皆为PMOS晶体管,则所述有效逻辑状态为逻辑低电平状态,所述方法中:
[0028]当所述晶体管的控制端所施加的所述时序控制信号为所述逻辑低电平状态,所述晶体管被接通。
[0029]优选的,上述的像素电路的发光时序控制方法中:
[0030]所述晶体管皆为NMOS晶体管,则所述有效逻辑状态为逻辑高电平状态,所述方法中:
[0031]当所述晶体管的控制端所施加的所述时序控制信号为所述逻辑低电平状态,所述晶体管被接通。
【附图说明】
[0032]阅读以下详细说明并参照以下附图之后,本发明的特征和优势将显而易见:
[0033]图1是现有技术利用多个开关向多个像素电路提供数据电压信号的基本时序图;
[0034]图2是多个数据线及其开关控制是否向像素电路提供数据电压信号的电路图;
[0035]图3是以一种现有的示范性像素电路;
[0036]图4A是本发明利用多个开关向多个像素电路提供数据电压信号的基本时序图;
[0037]图4B是本发明中数据线及其开关控制是否向像素电路提供数据电压信号的电路图;
[0038]图4C是本发明在第一、第二和第三阶段向各像素电路提供数据电压信号的时序图;
[0039]图5是本发明中各像素电路的存储电容进行充电的仿真图;
[0040]图6是基于图5的仿真图而放大同种颜色像素电路的充电电压曲线的示意图。
【具体实施方式】
[0041]下面将结合各实施例,对本发明的技术方案进行清楚完整的阐述,但所描述的实施例仅是本发明用作叙述说明所用的实施例而非全部的实施例,基于该等实施例,本领域的技术人员在没有做出创造性劳动的前提下所获得的方案都属于本发明的保护范围。
[0042]参见图1和图2,本案暂时以提供的六个时序控制信号SI至S6来对应控制的六个开关SWl至SW6为例来进行本发明精神的阐明,值得注意的是,这里时序控制信号或者开关的具体数量仅仅作为范例但并非构成本发明的限制条件。通常在业界一个驱动芯片101的一根数据线IC data line会推动显示面板的多根数据线panel data line,如在图2中,驱动芯片101的一根IC数据线同时耦合到显示面板的六根数据线Dl?D6并向它们提供数据电压信号data voltage,以此来降低驱动芯片101的输出端口数量,从而实现降低IC的成本。
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1