驱动器及驱动方法以及显示装置的制作方法

文档序号:2738444阅读:124来源:国知局
专利名称:驱动器及驱动方法以及显示装置的制作方法
技术领域
本发明涉及驱动器及驱动方法以及显示器,更具体地说,涉及能够更精 确地检测在具有以矩阵形式布置于其中的像素单元的半导体衬底或绝缘衬底 上引起的故障的驱动器及驱动方法,以及显示装置。
背景技术
近年来,有源矩阵系统已经广泛采用到诸如液晶投影装置和液晶显示装 置之类的显示装置。图1示出了采用有源矩阵系统的液晶显示装置的半导体衬底10的结构的 示例。图1所示的半导体村底10配备有显示电路11、数据线驱动电路12和栅 极线驱动电路13。注意,为了方便起见,参考图l描述了关于屏幕内总共具 有九个像素的区域的显示的部分,其中在该屏幕中水平地布置三个像素,垂 直地布置三个像素。然而,关于显示的任何其他部分类似于关于图1所示的 显示的部分的情况进行构造。显示电路11构造成使得在屏幕内以矩阵形式布置像素单元21-1至21-9, 其中在该屏幕中水平地布置三个像素单元,垂直地布置三个像素单元。注意, 当在以下描述中不需要单独相互区分像素单元21-1至21-9时,将像素单元 21-1至21-9统称为"像素单元21"。像素单元21通过并行地布蕈在半导体衬底10上以便相互绝缘的数据线 D^、 Dn和D。w (n为奇数)连接到数据线驱动电路12。这里,附加到D的 下标表示所涉及的数据线在图中从左到右的方向(在图中的水平方向)上属 于什么号。此夕卜,像素单元21通过并行地布置在半导体衬底10上以便与数据线D^、 Dn和Dn+1电绝缘并且与数据线D^、 D。和Dnw成直角的栅极线G^、 Gm和
Gm+1 (m为奇数)中的对应一个连接到栅极线驱动电路13。这里,附加到G 的下标表示所涉及的栅极线在图中从上到下的方向(在图中的垂直方向)上 属于什么号。
注意,当在以下描述中不需要单独相互区分数据线D^、 Dn和D^时, 将数据线D^、 Dn和D^统称为"数据线D,,,而当在以下描述中不需要单独 相互区分栅极线Gm.p Gm和Gm+i时,将栅极线G^、 Gm和Gn^统称为"栅 极线G"。
像素单元21-1由开关31、电极32和电容器33组成。例如,开关31由 场效应晶体管(FET)构成。开关31的栅极连接到栅极线Gm小而其漏极连 接到数据线D^。此外,开关31的源极连接到电极32和电容器33的一端中 的每一个,而电容器33的另一端连接到公共电极。
在像素单元21-1中,当开关31通过栅极线Gn^的驱动而导通时,电荷 基于通过数据线D^的驱动而输入到开关31的信号的电势累积在电容器33 中。也就是,数据被写入电容器33。此外,通过停止栅极线G^的驱动来截 止开关31,以便电容器33在其中保持因此而写入的数据。
在这种情况下,在电极32上的电势Pm^^是在连接到该电极32的电容 器33的一端上发展起来的电势。保持在半导体衬底10和相对衬底(counter substrate)(未示出)之间的液晶产生响应以便对应于电势P^m-i和相对衬底 的电势之间的差进行激励。这里,相对衬底是被布置成面对半导体衬底10并 且具有公共电极的半导体衬底。因此,对应于像素单元21-1的像素被激活用 于显示。注意,虽然这里为了简单而省略了描述,但像素单元21中除像素单 元21-1之外的每个像素单元都类似于像素单元21-1的情况地被构造,并且类 似操作。
例如,数据线驱动电路12配备有移位寄存器等。数据线驱动电路12连 续移位从外部输入到每条水平线中的数据,以便扫描水平方向上的数据线D, 从而连续驱动数据线D。
例如,栅极线驱动电路13配备有移位寄存器等。栅极线驱动电路13连 续移位从外部输入到其中的、用于扫描控制的数据,从而在水平扫描的每个 时间段连续驱动栅极线G^、 Gm和Gmw。因此,像素单元21的开关31以布置在水平方向上的像素单元21的开关31为单位依次被导通,以便作为扫描 对象的水平线垂直移动。
数据线驱动电路12和栅极线驱动电路13按照如上所述的方式进行驱动, 其导致数据被连续写入像素单元21的电容器33来激励液晶,从而在屏幕上 显示所希望的图像。
现在,在这样的半导体衬底上,在制造过程中可能引起诸如短路或断开 之类的线路故障。由于该原因,在制造过程中检查是否在半导体衬底上引起 线路故障。
图2示出配备有检测故障的检测电路用于检查的半导体衬底40的结构的 示例。应该注意,与图1所示的组成元件相同的组成元件被分别用相同的附 图标记进行指定,并且为了简单而在这里省略了其重复的描述。
在半导体村底40中,检测电路41配置成从数据线驱动电路12穿过显示 电路11。
例如,如下的检测方法作为这样的检测方法是本领域所熟知的。也就是,将 AND(与)门电路配备成检测电路,并穿过相邻的两条数据线或栅极线施加 具有预定电势的信号。此外,在穿过相邻的两条数据线或栅极线施加具有预 定电势的信号之后,基于对应于该相邻的两条数据线或栅极线的电势的逻辑 值的逻辑乘积来检测在半导体衬底40上引起的线路故障。例如,这种检测方 法描述在日本专利公开第2005-43661号上。
此外,另一种检测方法本领域熟知如下。也就是,基于在数据写到具有 施加到其中的任意电压并^皮设置在高阻抗状态的数据线D的阶段、读出累积 在电容器33的电荷的操作之前和之后的电势的变化,来检测在半导体衬底 40上引起的线路故障。
然而,提升了高清晰度的新液晶显示装置牵涉下列问题。也就是,电容 器33的电容与数据线的寄生电容之比等于或大于1: 200。读出操作之前和 之后的电势变化也很微小。因此,检测结果容易受到噪声的影响。
为了对付这种问题,也设计了基于在读出操作之前和之后穿过相邻的两
故障的检测方法-

发明内容
然而,利用这种检测方法,在某些情况下,因为该比较结果与不引起任 何线路故障时的比较结果变成相同,因此可能不能检测到各数据线或各栅极 线中之一的线路故障。
本发明就是根据这样的情况作出的,因此希望提供能够更精确地检测在 具有以矩阵形式布置于其中的像素单元的半导体衬底或绝缘衬底上引起的故 障的驱动器及驱动方法。
根据本发明的实施例,提供驱动器,包括相互并行地布置的至少两条 数据线;相互并行并且与该至少两条数据线成直角以便与该至少两条数据线 电绝缘地布置的至少两条栅极线;作为至少一个像素单元、连接到从头一个 (head one )起的奇数号数据线和从头一个起的奇数号栅极线的奇数号像素单 元;作为至少一个像素单元、连接到从头一个起的偶数号数据线和从头一个 起的偶数号栅极线的偶数号像素单元。该驱动器还包括驱动部件,用于相 互独立地驱动奇数号栅极线和偶数号栅极线;输入部件,用于将具有预定电 势的信号输入到每一条奇数号数据线和偶数号数据线;以及比较部件,用于 相互比较每相邻的奇数号数据线和偶数号数据线的电势,并且输出比较结果。 以矩阵形式布置奇数号像素单元和偶数号像素单元;每一个奇数号像素单元 和偶数号像素单元都包括累积部件,用于基于对应于通过与其连接的对应 一条数据线输入的像素数据的信号的电势,在其中累积电荷;以及连接部件, 用于基于与其连接的对应一条数据线的电势,来相互连接与其连接的对应一 条数据线和累积部件。该驱动器还包括或者在半导体衬底上或者在绝缘衬 底上布置的至少两条数据线、至少两条栅极线、奇数号像素单元、偶数号像 素单元、驱动部件、输入部件和比较部件。
根据本发明的实施例,驱动器包括相互并行地布置的至少两条数据线, 相互并行并且与该至少两条数据线成直角以便与该至少两条数据线电绝缘地 布置的至少两条栅极线,作为至少一个像素单元、连接到从头一个起的奇数 号数据线和从头一个起的奇数号栅极线的奇数号像素单元,以及作为至少一 个像素单元、连接到从头一个起的偶数号数据线和从头一个起的偶数号栅极 线的偶数号像素单元。此外,相互独立地驱动奇数号栅极线和偶数号栅极线。 将具有预定电势的信号输入到每一条奇数号数据线和偶数号数据线。此外, 还相互比较每相邻的奇数号数据线和偶数号数据线的电势,并且输出比较结果。
根据本发明的另一实施例,提供用于驱动器的驱动方法,在该驱动器中:
在半导体衬底上或者在绝缘衬底上配备相互并行地布置的至少两条数据线,
相互并行并且与该至少两条数据线成直角以便与该至少两条数据线电绝缘地 布置的至少两条栅极线,作为至少一个像素单元、连接到从头一个起的奇数 号数据线和从头一个起的奇数号栅极线的奇数号像素单元,以及作为至少一 个像素单元、连接到从头一个起的偶数号数据线和从头一个起的偶数号栅极 线的偶数号像素单元,该奇数号像素单元和偶数号像素单元被布置成矩阵形
式。该驱动方法包括步骤驱动奇数号栅极线和与其相邻的偶数号栅极线; 按照驱动,基于每条奇数号数据线的第一电势在每个奇数号像素单元中累积 电荷,和基于每条偶数号数据线的第二电势在每个偶数号像素单元中累积电 荷;停止对奇数号栅极线和与其相邻的偶数号栅极线的驱动;按照驱动的停 止来停止在每个奇数号像素单元和偶数号像素单元中的电荷累积,以保持在
每个奇数号像素单元和偶数号像素单元中的电荷。该驱动方法还包括步骤 将每条奇数号数据线和与其相邻的偶数号数据线的电势设置在预定电势;将
每条奇数号数据线和与其相邻的偶数号数据线设置在高阻抗状态;将奇数号 栅极线和与其相邻的偶数号栅极线之一作为驱动对象进行驱动;将累积在连 接到驱动对象的奇数号像素单元或偶数号像素单元中的电荷按照驱动输出到 奇数号数据线或偶数号数据线;相互比较每相邻的奇数号数据线和偶数号数 据线的电势;并且执行一边处理(one side processing )作为处理。
根据本发明的另一实施例,在用于驱动器的该驱动方法中,驱动从相互 并行并且与该至少两条数据线成直角以便与并行地布置的该至少两条数据线 电绝缘地布置的至少两条栅极线中的头一个起的奇数号栅极线,以及与其相 邻的、从头一个起的偶数号栅极线。此外,按照该驱动,基于从头一个起的 每条奇数号数据线的第一电势,在每一个作为至少一个像素单元、连接到从 头一个起的奇数号数据线和从头一个起的奇数号栅极线的奇数号像素单元中 累积电荷。此外,按照该驱动,基于从头一个起的每条偶数号数据线的第二 电势,在每一个作为至少一个像素单元、连接到从头一个起的偶数号数据线 和从头一个起的偶数号栅极线的偶数号像素单元中累积电荷。此外,停止对 奇数号栅极线和与其相邻的偶数号栅极线的驱动。按照该驱动来停止在每个 奇数号像素单元和偶数号像素单元中的电荷累积,以保持在每个奇数号像素单元和偶数号像素单元中的电荷。将每条奇数号数据线和偶数号数据线的电 势设置在预定电势。将每条奇数号数据线和偶数号数据线设置在高阻抗状态。 将奇数号栅极线和与其相邻的偶数号栅极线之一作为驱动对象进行驱动。将 累积在连接到驱动对象的奇数号像素单元或偶数号像素单元中的电荷按照该 驱动输出到奇数号数据线或偶数号数据线。此外,相互比较每相邻的奇数号 数据线和偶数号数据线的电势。
根据本发明的再另一实施例,提供液晶显示装置,包括第一衬底,作 为半导体衬底或绝缘衬底;第二衬底,作为具有公共电极的半导体衬底或绝 缘村底,面对第一衬底布置;以及液晶层,保持在第一衬底和第二衬底之间。 而该第一村底包括相互并行地布置的至少两条凄t据线,相互并行并且与该 至少两条数据线成直角以便与该至少两条数据线电绝缘地布置的至少两条栅 极线,作为至少一个像素单元、连接到从头一个起的奇数号数据线和从头一 个起的奇数号栅极线的奇数号像素单元,作为至少一个像素单元、连接到从 头一个起的偶数号数据线和从头一个起的偶数号栅极线的偶数号像素单元。 该第一衬底还包括驱动部件,用于相互独立地驱动奇数号栅极线和偶数号 栅极线;输入部件,用于将具有预定电势的信号输入到每一条奇数号数据线 和偶数号数据线;以及比较部件,用于相互比较每相邻的奇数号数据线和偶 数号数据线的电势,并且输出比较结果。以矩阵形式布置奇数号像素单元和 偶数号像素单元;而每一个奇数号像素单元和偶数号像素单元都包括累积 部件,用于基于对应于通过与其连接的对应一条数据线输入的像素数据的信 号的电势,在其中累积电荷;以及连接部件,用于基于与其连接的对应一条 数据线的电势,来相互连接与其连接的对应一条数据线和累积部件。^
根据本发明的再另一实施例,在液晶显示装置中,液晶层保持在作为半 导体衬底或绝缘村底的第 一衬底和作为具有公共电极的半导体衬底或绝缘村 底的第二村底之间。注意,该第一衬底包括相互并行地布置的至少两条数 据线,相互并行并且与该至少两条数据线成直角以便与该至少两条数据线电 绝缘地布置的至少两条栅极线,作为至少一个像素单元、连接到从头一个起 的奇数号数据线和从头一个起的奇数号栅极线的奇数号像素单元,作为至少 一个像素单元、连接到从头一个起的偶数号数据线和从头一个起的偶数号栅 极线的偶数号像素单元,用于相互独立地驱动奇数号栅极线和偶数号栅极线 的驱动部件,用于将具有预定电势的信号输入到每一条奇数号数据线和偶数号数据线的输入部件,以及用于相互比较每相邻的奇数号数据线和偶数号数 据线的电势并输出比较结果的比较部件。此外,以矩阵形式布置奇数号像素 单元和偶数号像素单元。如上所述,根据本发明的实施例,可以更精确地检测在具有在其中以矩 阵形式布置的像素单元的半导体村底或绝缘衬底上引起的故障。


图1是示出采用有源矩阵系统的液晶显示装置的半导体衬底的结构的示例的示意电路图;体衬底的结构的示例的示意电路图;图3是示出根据本发明第一实施例的液晶显示装置的结构的示意电路图;图4是示出分别输入到数据线的信号的电势的示例的表;图5是解释用于像素单元的检查的定时图;图6是解释用于像素单元的另一检查的定时图;图7是解释用于像素单元的再另一检查的定时图;图8是解释检查处理的流程图;图9是解释图8所示的正极性双读出处理(straight-polarity both reading-out processing)的细节的流禾呈图;图10是解释图8所示的正极性单读出处理(straight-polarity single reading-out processing)的细节的;克禾呈图;图11是示出根据本发明第二实施例的液晶显示装置的结构的示意电路 图;以及图12是示出根据本发明第三实施例的液晶显示装置的结构的示意电路图。
具体实施方式
虽然以下详细描述本发明的实施例,但本发明的构成要件(constitutional requirement)与说明书或附图中描述的实施例之间的对应关系示范如下。给 出本描述是为了证实在说明书或附图中描述了支持本发明的实施例。因此,即使当虽然在说明书或附图中描述了实施例时,存在这里没有描述的实施例 作为对应于本发明的构成要件的实施例,这也不意味着那种实施例不对应于 本发明的构成要件。相反,即使当这里作为对应于构成要件的实施例描述了 实施例,这也不意味着那种实施例不对应于除那些构成要件之外的构成要件。根据本发明的第一实施方式的驱动器(例如,图3的液晶显示装置50) 包括相互并行地布置的至少两条数据线(例如,图3的数据线);相互并行并且与该至少两条数据线成直角以便与该至少两条数据线电绝 缘地布置的至少两条栅极线(例如,图3的栅极线Gn^ (A));作为至少一个像素单元、连接到从头一个(head one )起的奇数号数据线 (例如,图3的数据线Dn-!)和从头一个起的奇数号栅极线(例如,图3的 栅极线Gm,.! ( A))的奇数号像素单元(例如,图3的像素单元71-1);作为至少一个像素单元、连接到从头一个起的偶数号数据线(例如,图 3的数据线Dn )和从头一个起的偶数号栅极线(例如,图3的栅极线Gm,-J B )) 的偶数号像素单元(例如,图3的像素单元71-2 );驱动部件(例如,图3的栅极线驱动电路63),用于相互独立地驱动奇 数号栅极线和偶数号栅极线;输入部件(例如,图3的开关101),用于将具有预定电势的信号输入到 每一条奇数号数据线和偶数号数据线;以及比较部件(例如,图3的比较器103),用于相互比较每相邻的奇数号数据线和偶数号数据线的电势,并且输出比较结果;在其中,以矩阵形式布置奇数号像素单元和偶数号像素单元; 每一个奇数号像素单元和偶数号像素单元都包括累积部件(例如,图3的电容器83),用于基于对应于通过与其连接的 对应一条数据线输入的像素数据的信号的电势,在其中累积电荷;以及连接部件(例如,图3的开关81),用于基于与其连接的对应一条数据 线的电势,来相互连接与其连接的对应一条数据线和累积部件,以及在半导体衬底或者绝缘衬底(例如,图3的村底51)上布置该至少两条数据线、该至少两条栅极线、该奇数号像素单元、该偶数号像素单元、该驱 动部件、该输入部件和该比较部件。根据本发明第一实施方式的该驱动器还包括控制部件(例如,图3的控制电路105 ),用于按照哪个输入部件被控制来将控制信号输入到该输入部件, 并且该输入部件按照控制信号将每相邻的奇数号数据线和偶数号数据线相互 连接,从而使得每相邻的奇数号数据线和偶数号数据线的电势成为该每相邻 的奇数号数据线和偶数号数据线的平均值。根据本发明第一实施方式的该驱动器还包括控制部件(例如,图3的控 制电路105 ),用于按照哪个输入部件被控制来将控制信号输入到该输入部件; 并且该输入部件包括奇数号输入部件(例如,图11的开关211),用于按照控制信号,将具有预定电势的信号输入到每条奇数号数据线,以及偶数号输入部件(例如,图11的开关212),用于按照控制信号,将具有预定电势的信号输入到每条偶数号数据线。根据本发明的第二实施方式的驱动方法是用于这样的驱动器(例如,图 3的液晶显示装置50)的驱动方法,在该驱动器中,在半导体衬底或者绝缘 衬底(例如,图3的衬底51)上配备有相互并行地布置的至少两条数据线 (例如,图3的数据线D^),相互并行并且与该至少两条数据线成直角以便 与该至少两条数据线电绝缘地布置的至少两条栅极线(例如,图3的栅极线 Gm,.jA)),作为至少一个像素单元、连接到从头一个起的奇数号数据线(例 如,图3的数据线D^)和从头一个起的奇数号栅极线(例如,图3的栅极 线Gm,.! (A))的奇数号像素单元(例如,图3的像素单元71-1 ),以及作为 至少一个像素单元、连接到从头一个起的偶数号数据线(例如,图3的数据 线Dn )和从头一个起的偶数号栅极线(例如,图3的栅极线Gm,.! ( B ))的偶 数号像素单元(例如,图3的像素单元71-2),以矩阵形式布置奇数号像素单 元和偶数号像素单元。在这种情况下,根据本发明第二实施方式的用于驱动 器的该驱动方法包括步骤驱动奇数号栅极线和与其相邻的偶数号栅极线(例如,图10的步骤S31 );按照那种驱动,基于每条奇数号数据线的第一电势在每个奇数号像素单 元中累积电荷,和基于每条偶数号数据线的第二电势在每个偶数号像素单元 中累积电荷(例如,图10的步骤S34);停止对奇数号栅极线和与其相邻的偶数号栅极线的驱动(例如,图10的步骤S35 );按照驱动的停止来停止在每个奇数号像素单元和偶数号像素单元中的电 荷累积,以保持在每个奇数号像素单元和偶数号像素单元中的电荷(例如, 图10的步骤S36);将每条奇数号数据线和与其相邻的偶数号数据线的电势设置在预定电势(例如,图10的步骤S37);将每条奇数号数据线和与其相邻的偶数号数据线设置在高阻抗状态(例如,图10的步骤S39);将奇数号栅极线和与其相邻的偶数号栅极线之一作为驱动对象进行驱动 (例如,图10的步骤S40);按照那种驱动,将累积在连接到那个驱动对象的奇数号像素单元或偶数 号像素单元中的电荷输出到奇数号数据线或偶数号数据线(例如,图10的步 骤S41 );相互比较每相邻的奇数号数据线和偶数号数据线的电势(例如,图10的 步骤S43);并且执行一边处理(one processing )(例如,正极性奇数号单元单读出处理 (straight-polarity odd-numbered cell single reading-out processing ))作为处理 (例如,图8的步骤S3)。根据本发明的第二实施方式的驱动方法还包括步骤在一边处理中执行 (例如,反极性奇数号单元单读出处理(reverse-polarity odd-numbered cell single reading-out processing ))作为将每条奇数号数据线的电势从第 一 电势改 变到第二电势而将每条偶数号数据线的电势从第二电势改变到第一电势的处 理(例如,图8的步骤S4 )的一边改变处理(one changing processing )。根据本发明的第二实施方式的驱动方法还包括步骤在该一边处理中执 行另一处理(例如,正极性偶数号单元单读出处理(straight-polarity even-numbered cell single reading-out processing )), 作为将马区动对象从奇数号 栅极线和与其相邻的偶数号栅极线之一改变到另一的处理(例如,图8的步 骤S5 )。在根据本发明的第二实施方式的驱动方法中,第一电势和第二电势关于 预定电势在极性上相互不同。在这种情况下,根据本发明的第二实施方式的 驱动方法还包括步骤执行(例如,反极性偶数号单元单读出处理)作为将每条奇数号数据线的电势从第一电势改变到第二电势以及将每条偶数号数据线的电势从第二电势改变到第一电势的处理(例如,图8的步骤S6)的另一改变处理。根据本发明的第二实施方式的驱动方法还包括步骤在该一边处理中执 4亍双处理(例如,正才及性双读出处理(straight-polarity both reading-out processing )),作为将驱动对象从奇数号栅极线和与其相邻的偶数号栅极线之 一改变到奇数号栅极线和与其相邻的偶数号栅极线两者的处理(例如,图8 的步骤S1)。在根据本发明的第二实施方式的驱动方法中,第一电势和第二电势关于 预定电势在极性上相互不同。在这种情况下,根据本发明的第二实施方式的 驱动方法还包括步骤执行双改变处理(例如,反极性双读出处理),作为将 每条奇数号数据线的电势从第 一 电势改变到第二电势以及将每条偶数号数据 线的电势从第二电势改变到第一电势的处理(例如,图8的步骤S2)。 根据本发明的第三实施方式的液晶显示装置包括 第一村底(例如,图3的衬底51),作为半导体衬底或绝缘衬底; 第二衬底(例如,图3的相对衬底(counter substrate ) 52),作为具有公 共电极的半导体衬底或绝缘衬底,面对第一衬底布置;以及液晶层(例如,图3的液晶层53),保持在第一衬底和第二衬底之间; 其中,该第一衬底包括相互并行地布置的至少两条数据线(例如,图3的数据线Dn.,),相互并行并且与该至少两条数据线成直角以便与该至少两条数据线电绝 缘地布置的至少两条栅极线(例如,图3的数据线Gm,! (A)),作为至少一个像素单元、连接到从头一个起的奇数号数据线(例如,图 3的数据线)和从头一个起的奇数号栅极线(例如,图3的栅极线Gm,.i (A))的奇数号像素单元(例如,图3的像素单元71-1 ),作为至少一个像素单元、连接到从头一个起的偶数号数据线(例如,图 3的数据线Dn )和从头一个起的偶数号栅极线(例如,图3的栅极线Gm,.!( B )) 的偶数号像素单元(例如,图3的像素单元71-2 ),驱动部件(例如,图3的栅极线驱动电路63),用于相互独立地驱动奇 数号栅极线和偶数号栅极线;输入部件(例如,图3的开关101),用于将具有预定电势的信号输入到每一条奇数号数据线和偶数号数据线,以及比较部件(例如,图3的比较器103),用于相互比较每相邻的奇数号数据线和偶数号数据线的电势,并且输出比较结果,其中,以矩阵形式布置奇数号像素单元和偶数号像素单元;并且 每一个奇数号像素单元和偶数号像素单元都包括累积部件(例如,图3的电容器83),用于基于对应于通过与其连接的 对应一条数据线输入的像素数据的信号的电势,在其中累积电荷,以及连接部件(例如,图3的开关81 ),用于基于与其连接的对应一条数据 线的电势,来相互连接与其连接的对应一条数据线和累积部件。以下将参考附图详细描述本发明的优选实施例。图3是示出根据本发明第 一 实施例的液晶显示装置的结构的示意电路图。示出在图3中的液晶显示装置50由以下部分组成作为半导体村底或绝 缘衬底的衬底51,作为半导体村底或绝缘村底、面对第一衬底布置衬底的相 对衬底52,以及保持在衬底51和相对村底52之间液晶层53。显示电路61 、数据线驱动电路62、栅极线驱动电路63和检测电路64布 置在衬底51上。注意,虽然以下为了描述的方便而参考图3描述了关于屏幕 内总共具有十二个像素的区域的显示的部分,其中在该屏幕中水平地布置四 个像素,垂直地布置三个像素,然而,关于显示的任何其他部分类似于关于 图3所示的显示的部分的情况进行构造。显示电路61被形成以使得以矩阵形式布置多个像素单元71-1至71-12, 以便水平地布置四个像素单元,而垂直地布置三个像素单元。注意,当在以 下描述中不需要单独相互区分像素单元21-1至21-12时,将像素单元21-1至 21-12统称为"像素单元71"。像素单元71通过相互并行地布置在半导体衬底51上以便相互绝缘的数 据线D^、 Dn、 D。w和Dn+2分别连接到数据线驱动电路62。此外,像素单元 71通过栅极线( A )、 Gm'.! ( B )、 Gm' ( A )、 Gm, ( B )、 Gm'+1 ( A )和Gm'+1 (B) (m'为奇数)分别连接到栅极线驱动电路63。这里,这里,栅极线Gm,j (A)、 Gm,., (B)、 Gm' (A)、 Gm' (B)、 Gm,+1 (A)和Gm'+1 (B)相互并行并 且与数据线D^、 Dn、 D^和Dn+2成直角地布置,以便与数据线D、 Dn、Dn+i和Dn+2电绝缘。这里,附加到G的下标表示包括所涉及的栅极线在内、以两条线为单位 布置的栅极线在图中从上到下的方向(在图中的垂直方向)上属于什么号。此外,附加到G的(A)表示所涉及的栅极线是图中从上到下的方向上的奇 数号栅极线。另一方面,附加到G的(B)表示所涉及的栅极线是图中从上 到下的方向上的偶数号栅极线。注意,当在以下描述中不需要单独相互区分 栅极线G^! ( A )、 Gm" A )和Gm'+1 ( A )时,将Gm,.t ( A )、 Gm. ( A )和Gm,+1(A) 统称为"栅极线G(A)"。此外,当在以下描述中不需要单独相互区分 栅极线Gm,.! ( B )、 Gm, ( B )和Gm'+1 ( B )时,将Gm,.! ( B )、 Gm, ( B )和Gm,+1(B) 统称为"栅极线G (B)"。像素单元71-1由开关81、电极82和电容器83组成。例如,开关81由 场效应晶体管(FET)构成。开关81的栅极连接到来自上边的奇数号栅极线 Gm,-,(A),而其漏极连接到来自左边的奇数号数据线D^。此外,开关81的 源极连接到电极82和电容器83的一端中的每一个,而电容器83的另一端连 接到公共电极。在像素单元71-1中,当开关81通过栅极线Gm,.i (A)的驱动而导通时, 电荷基于通过数据线的驱动而输入到开关81的信号的电压累积在电容器 83中。也就是,数据被写入电容器83。此外,通过停止栅极线Gm,-! (A)的 驱动来截止开关81,以便电容器83在其中保持写入那里的数据。在这种情况下,在电极82上的电势Pm,.u^是在连接到该电极82的电容 器83的该一端上发展起来的电势。激活液晶层53以便对应于电极82上的电 势Pmu和相对衬底52具有的公共电极84上的电势之间的差进行激励。作 为结果,对应于像素单元71-1的像素被激活用于显示。注意,虽然这里为了 筒单而省略了描述,但布置在垂直方向上与像素单元71-1的位置相同的位置 上的像素单元71-5和像素单元71-9以及布置在右边与其相隔一列上的像素单 元71-3、 71-7和71-11中的每一个像素单元类似于像素单元71-1的情况地被 构造,并且执行与像素单元71-1的操作相同的操作。此外,像素单元71-2由开关91、电极92和电容器93组成。例如,开关 91由场效应晶体管(FET)构成。开关91的栅极连接到来自上边的偶数号栅 极线Gm," (B),而其漏极连接到来自左边的偶数号数据线Dn。此外,开关 91的源极连接到电极92和电容器93的一端中的每一个,而电容器93的另 一端连接到公共电极。在像素单元71-2中,当开关91通过栅极线Gm,.i (B)的驱动而导通时,电荷基于通过数据线Dn的驱动而输入到开关91的信号的电压累积在电容器93中。也就是,数据被写入电容器93。此外,通过停止栅极线Gm,.i (B)的 驱动来截止开关91,以便电容器93在其中保持写入那里的数据。在这种情况下,在电极92上的电势Pm,.^是在连接到该电极92的电容器 93的该一端上发展起来的电势。激活液晶层53以便对应于电极92上的电势 Pm,-ln和相对衬底52具有的公共电极84上的电势之间的差进行激励。作为结 果,对应于像素单元71-2的像素被激活用于显示。注意,虽然这里为了简单 而省略了描述,但布置在垂直方向上与像素单元71-2的位置相同的位置上的 像素单元71-6和像素单元71-10以及布置在右边与其相隔一列上的像素单元 71-4、 71-8和71-12中的每一个像素单元类似于像素单元71-2的情况地被构 造,并且执行与像素单元71-2的操作相同的操作。如上所述,分别连接到来自左边的奇数号数据线和Dn+1的像素单元 71-1、 71-5和71-9以及71-3、 71-7和71-11也连接到来自上边的奇数号栅极 线Gm.., (A)、 Gm. (A)和Gm.+1 (A)。另一方面,分别连接到来自左边的偶 数号数据线Dn和Dn+2的像素单元71-2、 71-6和71-10以及71-4、71隱8和71-12 也连接到来自上边的偶数号栅极线G^ (B)、 Gm, (B)和Gm,w (B)。数据线驱动电路62配备有移位寄存器等。数据线驱动电路62连续移位 从外部输入到每条水平线中的数据,从而连续驱动数据线D以在水平方向上 连续扫描数据线D。对数据线D的驱动指的是将具有对应于从外部输入的数 据的电势的信号连续地输入到数据线D。此外,数据线驱动电路62连续移位 从外部输入并且用于检查在衬底51上引起的故障的数据,从而连续驱动数据 线D。例如,栅极线驱动电路63配备有移位寄存器等,并相互独立地控制栅极 线G ( A)和G (B)。栅极线驱动电路63连续移位从外部输入到其中并且用 于控制扫描的数据,从而在水平扫描的每个时间段以两条线为单位连续驱动 栅极线G (A)和G (B)。作为结果,像素单元71的开关81 (91)以布置在 水平方向上的像素单元71的开关81 (91)为单位连续被导通,以便作为扫 描对象的水平线在垂直方向上移动。这里,对栅极线G (A)和G (B)的驱 动指的是将驱动脉冲分别连续地输入到栅极线G ( A )和G ( B )。如上所述,数据线驱动电路62通过使用移位寄存器连续驱动数据线D。而栅极线驱动电路63以两条线为单位连续驱动栅极线G (A)和G (B)。作 为结果,数据被连续写入到像素单元71的电容器83 ( 93 ),以便激励液晶层 53,从而在屏幕上显示所希望的图像。此外,栅极线驱动电路63连续移位从外部输入并且用于^r查在村底51 上引起的故障的数据,从而或者以两条线为单位连续驱动栅极线G(A)和G (B )、或者驱动栅极线G ( A)和G ( B )之一。检测电路64由开关101和102、比较器103和104、控制电路105等组成。例如,开关101由FET构造,开关101的栅极连接到控制电路105。开 关101的漏极连接到数据线D^而其源极连接到与数据线D^相邻的数据线 Dn。而且,开关101根据控制电路105提供的控制信号将数据线D^和数据 线Dn相互连接。例如,开关102类似于开关101的情况地由FET构造,开关102的栅极 连接到控制电路105。开关102的漏极连接到数据线D^而其源极连接到与 数据线Dn+!相邻的数据线Dn+2。而且,开关102根据控制电路105提供的控 制信号将数据线Dn+1和数据线D。+2相互连接。比较器103相互比较数据线D^和数据线D。的电势。比较器103输出具 有预定电势VS的信号作为具有数据线D^和Dn的电势中的较小电势的输出 信号,并且输出具有预定电势VB的信号作为具有数据线D^和Dn的电势中 的较大电势的输出信号。注意,当数据线D^和Dn的电势相等时,比较器103 按照其特性输出具有预定电势VS的信号作为具有数据线和Dn的电势之 一的一个输出信号,并且输出具有预定电势VB的信号作为具有数据线 和Dn的电势的另 一个的另 一输出信号。这种思想也类似地应用于下面将描述 的比较器104。比较器104相互比较数据线Dn+1和数据线Dn+2的电势。比较器104输出 具有预定电势VS的信号作为具有数据线Dn+,和D。+2的电势中的较小电势的输出信号,并且输出具有预定电势VB的信号作为具有数据线Dw和Dw的电势中的较大电势的输出信号。用户按照从比较器103和比较器104发送的 输出信号检测在衬底51上引起的、诸如像素单元71中的线路故障、短路或 断开之类的故障或电容器83 (93 )的保持性能方面的故障,从而指定出故障 的部分。控制电路105在预定定时上产生控制信号,并将该控制信号输出到开关101和102的栅极中的每一个。接下来,参考图4的表,当检查在衬底51上引起的故障时,关于分别输 入到数据线D的信号的电势的示例给出描述。注意,在图4的表中,数据线D的参考符号描述在最上栏中,而栅极线 G (A)和G (B)的参考符号描述在左端栏中。此外,在图4的表中,在从上边起的第二栏和第二栏之后的每一栏中, 将输入到当栅极线G (A)和G (B)具有在来自所涉及的栏的左端上的栏中 描述的相应参考符号时、具有在来自所涉及的栏的最上栏中所描述的参考符 号的对应一条数据线D的信号的电势表达成H电平(在图4中用"H"表示) 或者关于参考值Ve具有与H电平的极性不同的极性的L电平(在图4中用 "L,,表示)的形式。例如,具有H电平的电势的信号(以下称为"H电平 信号")对应于从外部输入到数据线驱动电路62的数据的'T,。另一方面, 例如,具有L电平的电势的信号(以下称为"L电平信号")对应于从外部输 入到数据线驱动电路62的数据的"0"。在图4的表中所示的示例中,当以两条线为单位驱动栅极线Gm,d (A) 和G^ (B)时,数据线驱动电路62分别将H电平信号、L电平信号、H电 平信号和L电平信号输入到数据线D^、数据线Dn、数据线Dnw和数据线 Dn+2。此外,当以两条线为单位驱动栅极线Gm, ( A )和Gm, ( B )时,数据线 驱动电路62分别将L电平信号、H电平信号、L电平信号和H电平信号输入 到数据线D^、数据线Dn、数据线Dn+1和数据线Dn+2。此外,当以两条线为单位驱动栅极线Gm,+1 (A)和Gm,+1 (B)时,数据 线驱动电路62分别将H电平信号、L电平信号、H电平信号和L电平信号输 入到数据线D^、数据线Dn、数据线Dn+1和数据线Dn+2。如上所述,在检查故障时,数据线驱动电路62分别将具有相互不同的极 性的电势的信号输入到每相邻的两条数据线D。因此,当在衬底51上不引起 故障时,起源于关于参考值Ve极性不同的电势的电荷被累积于在水平方向上 相互邻接的像素71的电容器83和93中。另一方面,当在相邻的像素单元 71之间引起短路时,累积于在水平方向上相互邻接的像素71的电容器83和 93中的电荷变成起源于同一电势的电荷。作为结果,用户可以基于每相邻两 条分别通过其输出累积在电容器83和93中的电荷的数据线D之间的电势的比较结果,检测每相邻两像素单元之间的短路。这里,比较结果分别从比较器103 ( 104)输出。接下来,将参考图5至图7的定时图来描述对像素单元71-5和71-6的检 查。注意,图5至图7的每个定时图中,横坐标轴表示时间,而纵坐标表示 电势。此外,假设在图5的时间图中所示的示例中,不引起故障。首先,如图5所示,液晶显示装置50执行写数据到像素单元71-5和71-6 中的每一个的操作,以及从像素单元71-5和71-6中的每一个读出数据的操作。更具体地说,如由图5的波形gAB所示的那样,在时间Tws,栅极线驱动电路63驱动栅极线Gm. ( A )和Gm, ( B )。也就是,栅极线驱动电路63分别 将驱动脉冲输入到栅极线Gm, ( A)和Gm, (B)。作为结果,当每个驱动脉冲 被保持在导通状态的同时,像素单元71-5和71-6中的每一个也被保持在导通 状态。此外,在时间Tws,数据线驱动电路62将L电平输入到数据线D^。作 为结果,如由图5的波形d^所示的那样,数据线D^的电势从其初始值VDo 逐渐提高以达到L电平。如上所述,在时间Tws,像素单元71-5的开关被导 通。作为结果,如由图5的波形Pm,n.!所示的那样,像素单元71-5的电极上的电势从其初始值VP0逐渐提高以达到L电平。此外,在时间Tws,数据线驱动电路62将H电平输入到数据线Dn。作 为结果,如由图5的波形4所示的那样,数据线Dn的电势从其初始值VD0 逐渐提高以达到H电平。如上所述,在时间Tws,像素单元71-6的开关被导通。作为结果,如由图5的波形Pm,n所示的那样,像素单元71-6的电极上的 电势Pm,n从其初始值Vpo逐渐提高以达到H电平。液晶显示装置50执行用于将数据按照上述方式写入像素单元71-5和 71-6中的每一个的操作。接下来,当在时间TwE停止了对栅极线Gm, (A)和Gm, (B)中的每一条的驱动,也就是将用于相应栅极线Gm, ( A )和Gm, ( B )的驱动脉冲设置成截 止(OFF )日于,像素单元71-5和71-6的开关被截止(turn OFF ),以便像素单 元71-5和71-6的电容器保持在其中累积的电荷。作为结果,如由图5的波形Pm,n.l所示的那样,像素单元71-5的电极上的电势PmW保持在L电平。此外, 如由图5的波形Pm,n所示的那样,像素单元71-6的电极上的电势Pm.J呆持在H电平。此外,数据线驱动电路62停止对数据线D^和Dn中的每一条的信号输入。在该时间之后,在时间Ts,按照从控制电路105提供的控制信号导通(turn ON)开关101。作为结果,数据线D^和Dn中的电势中的每一个都逐渐接近 于作为H电平和L电平之间的中间值的参考值Ve,而它们两个稳定于参考值 Ve。在此之后,按照从控制电路105提供的控制信号截止开关101,而数据 线驱动电路62将数据线Dn.,和Dn中的每一条设置在高阻抗状态。接下来,在时间trs,如由图5的波形gAB所示的那样,栅极线驱动电路63驱动栅极线Gm, ( A)和Gm, ( B )。作为结果,像素单元71-5和71-6的开 关再次^皮导通。因此,在时间TRs,如由图5的波形dn.!所示的那样,数据线D^的电势 由于像素单元71-5的电极上的电势pm,w而从参考值Ve逐渐下降以成为值 VL(VL<Ve)。此外,如由图5的波形pmw所示的那样,像素单元71-5的电极上的电势由于数据线Dn.!的电势而逐渐提高以成为值VL。另一方面,如由图5的波形dn所示的那样,数据线Dn的电势由于像素单元71-6的电极上的电势pm,n而从参考值Ve逐渐提高以成为值VH ( VH〉Ve )。此外,如由图5的波形p曲所示的那样,像素单元71-6的电极上的电势Pm.n由于数据线Dn的电势而从H电平逐渐降低以成为值VH。接下来,当在时间Tre将用于相应栅极线Gm, ( A )和Gm, (B )的驱动脉 沖设置成截止时,像素单元71-5和71-6的开关被截止。液晶显示装置50执行用于将数据按照上述方式从像素单元71-5和71-6 读出的操作。在此时间之后,比较器103相互比较数据线的电势Vt和数据线Dn 的电势VH。作为结果,比较器103输出具有电势VS的信号作为具有数据线的较小电势的输出信号,并且输出具有电势VB的信号作为具有数据线 Dn的较大电势的输出信号。用户通过检查相应数据线和Dn的输出信号来 判断是否引起故障。在图5的示例中,L电平信号和H电平信号分别被输入到数据线D"和 Dn。也就是,对应于L电平信号的数据被写入像素单元71-5的电容器,而对 应于H电平信号的数据被写入像素单元71-6的电容器。作为结果,当没有引 起故障,从数据线D^发送的输出信号的电势成为电势VS,而从数据线Dn 发送的输出信号的电势成为电势VB。因此,当如图5的定时图中所示的那样,来自数据线的输出信号的电势是电势VS而来自数据线Dn的输出信号的 电势是电势VB时,用户判断没有在像素单元71-5和71-6中的任何一个中引起故障。另一方面,在以下参考图6的定时图,关于在像素单元71-5中引起故障 的情况给出详细描迷。注意,关于在像素单元71-5中引起的故障,例如,这 里给出在像素单元71-5的开关上的故障(例如,促使开关处于不正常导通或 截止状态)、数据线D^与像素单元71-5的开关之间的连接开路故障、开关 的电极侧(电容器侧)上的断开或短路、连接到像素单元71-5的数据线 上的断开或短路、连接到像素单元71-5的栅极线Gm, ( A )上的断开或短路等 等。然而,在图6的示例中,假设存储这样一个故障,在该故障中促使像素 单元71-5的开关处于不正常导通状态。在这种情况下,即使在时间Tws驱动了栅极线Gm, (A),像素单元71-5 的开关也保持在截止状态。因此,如由图6的波形p'm,^所示的那样,在时间 Tws,像素单元71-5的电极上的电势pmw保持在其初始值VP0。此外,如由 图6的波形d"所示的那样,因为即使在时间TRs驱动了栅极线Gm.(A),像 素单元71-5的开关也保持在截止状态,所以数据线的电势仍然保持在如 由图6的波形d"所示的参考值Ve。然而,当没有引起故障时,作为数据线Dn.!的电势的参考值Ve与作为数据线D。的电势的值VH之间的数量关系等同于数据线的电势V!^与数据线 D。的电势VH之间的数量关系。因此,从比较器103输出输出信号变成等同于在没有在像素单元71-5和71-6中的任何一个中引起故障的情况下的输出信 号。因此,用户判断没有在像素单元71-5和71-6中的任何一个中由错误引起 故障。也就是,没有检测到在像素单元71-5和71-6中的任何故障。为了处理这种情形,例如,如图7所示,液晶显示装置50也执行用于将 数据写入到像素单元71-5和71-6中的每一个的操作,和从像素单元71-5读 出数据的操作。注意,在图7的示例中,假设在像素单元71-5中引起与图6 的示例的故障相同的故障。更具体地说,如由图7的波形gA和gB所示的那样,在时间Tws,栅极线驱动电路63驱动栅极线Gm, ( A)和Gm, (B)。然而,由于像素单元71-5的开关仍然保持在截止状态,因此,如由图7的波形p'nV。-,所示的那样,像素单元71-5的电极上的电势类似于图6的情况地保持在其初始值Vpo。此外,即使在时间TRs驱动了栅极线Gm, ( A),像素单元71-5的开关也保持在截止 状态。因此,如由图6的波形d"所示的那样,在时间TRs,数据线D^的电 势仍然保持在参考值Ve。另一方面,在图7中所示的示例的情况下,与图6中所示的示例不相似, 由于如由图7的波形gB所示的那样,在时间TRs不驱动栅极线Gm, (B),因 此不导通像素单元71-6的开关。结果,像素单元71-6的电极上的电势pm,n 仍然保持在如由图7的波形p'^所示的参考值Ve。如上所述,数据线D^和Dn的电势中的每一个都被设置成参考值Ve。因此,例如,比较器103输出具有作为从数据线Dn-i发送的输出信号的电势VS的信号,并输出具有作为从数据线Dn发送的输出信号的电势VB的信号。 另一方面,当没有引起故障时,数据线和Dn的电势不变成参考值 Ve,而是变成比参考值Ve小的值VL。因此,与图6中所示的示例不相似, 来自数据线的输出信号的电势成为VS而来自数据线Dn的输出信号成为 电势VB。因此,在图7的示例中,通过确认来自相应数据线D^和Dn的电 势是否与在没有引起故障的情况下的电势不同,来判断在像素单元71-5中引 起故障。接下来,参考图8的流程图,关于液晶显示装置50执行用于检查是否引 起故障的检查处理的情况给出描述。这个检查处理当用于检查的数据从外部 输入到数据线驱动电路62和栅极线驱动电路63中的每一个时开始执行。在步骤Sl,液晶显示装置50执行正极性双读出处理。这里,在正极性 双读出处理中,将具有图4所示的相应电势的信号分别输入到数据线D,并 且执行向相邻两像素单元71两者的数据写和从相邻两像素单元71两者的数 据读。正极性双读出处理的细节将后面参考图9的流程图进行描述。在步骤S2,液晶显示装置50执行反极性双读出处理。这里,在反极性 双读出处理中,将具有关于参考值Ve而与图4所示的电势极性相反的相应电 势的信号分别输入到数据线D,并且执行向相邻两像素单元71两者的数据写 和从相邻两像素单元71两者的数据读。在步骤S3,液晶显示装置50执行正极性奇数号单元单读出处理。这里, 在正极性奇数号单元单读出处理中,将具有图4所示的相应电势的信号分别 输入到数据线D,执行向相邻两像素单元71中的每一个的数据写,并且执行 从该相邻两像素单元71中左边起的奇数号像素单元71的数据读。正极性奇数号单元单读出处理的细节将后面参考图10的流程图进行描述。在步骤S4,液晶显示装置50执行反极性奇数号单元单读出处理。这里, 在反极性奇数号单元单读出处理中,将具有关于参考值Ve而与图4所示的电 势极性相反的相应电势的信号分别输入到数据线D,执行向相邻两像素单元 71中的每一个的数据写,并且执行从相邻两像素单元71中左边起的奇数号 像素单元71的数据读。在步骤S5,液晶显示装置50执行正极性偶数号单元单读出处理。这里, 在正极性偶数号单元单读出处理中,将具有图4所示的相应电势的信号分别 输入到数据线D,执行向相邻两像素单元71中的每一个的数据写,并且执行 从该相邻两像素单元71中左边起的偶数号像素单元71的数据读。在步骤S6,液晶显示装置50执行反极性偶数号单元单读出处理。这里, 在反极性偶数号单元单读出处理中,将具有关于参考值Ve而与图4所示的电 势极性相反的相应电势的信号分别输入到数据线D,执行向相邻两像素单元 71中的每一个的数据写,并且执行从相邻两像素单元71中左边起的偶数号 像素单元71的数据读。如上所述,液晶显示装置50不仅执行用于将具有图4所示的相应电势的 信号分别输入到数据线D的正极性双读出处理、正极性奇数号单元单读出处 理和正极性偶数号单元单读出处理,还执行用于将具有关于参考值Ve而与图 4所示的电势极性相反的相应电势的信号分别输入到数据线D的反极性双读 出处理、反极性奇数号单元单读出处理和反极性偶数号单元单读出处理。作 为结果,可以更精确地检测到故障。也就是,当相邻两数据线D的电势相等时,比较器103和104每一个都 输出具有电势VS的信号作为来自该相邻两数据线D之一的输出信号,而基 于其特性输出具有电势VB的信号作为来自该相邻两数据线D中的另一个的 输出信号。因此,即使引起故障,输出信号的电势也变成等于没有引起故障 的情况下的输出信号的电势。作为结果,用户可以判断错误没有引起故障。然而,即使在这样的情况下,液晶显示装置50仍然检查以下两种情况 输入相应数据线D的信号的电势是每个都关于参考值Ve具有预定极性的信 号的电势的情况;以及输入相应数据线D的信号的电势是具有关于参考值Ve 而与图4所示的信号的电势极性相反的信号的电势。作为结果,当从比较器 103 ( 104)输出并从关于该两种情况中的一种的检查结果中获得的输出信号的电势不同于从比较器103 ( 104)输出并从关于该两种情况中的另一种的检 查结果中获得的输出信号的电势,即,当来自的相邻两数据线D的输出信号 之间的数量关系随着输入相应数据线D的信号的电势关于参考值Ve的极性 的变化而变化时,用户可以判断没有引起故障。另一方面,当从关于该两种 情况的检查结果获得的输出信号的电势相等时,用户可以判断引起了故障。此外,在液晶显示装置50中,不同的栅极线G (A)和G (B)分别连 接到相邻4象素单元71,而栅极线驱动电3各63相互独立地控制成对的栅极线G (A)和G(B)。这里,液晶显示装置50不仅执行用于实现向相邻两像素单 元71中的每一个的数据写以及从相邻两像素单元71中的每一个的数据读的 正极性双读出处理和反极性双读出处理,而且还执行用于实现向相邻两像素 单元71中的每一个的数据写和从相邻两像素单元71之一的数据读的正极性 奇数号单元单读出处理、反极性奇数号单元单读出处理、正极性偶数号单元 单读出处理和反极性偶数号单元单读出处理。作为结果,可以更精确地检测 到故障。例如,在该相邻两数据线D的一组电势的数量关系等同于该相邻两数据 线D的另一组电势的数量关系的情况下,即使在相应数据线D的电势互不相 同时,比较器103和104也输出相同的输出信号。因此,即使在引起故障时, 因为输出信号的电势等同于没有引起故障时的输出信号,所以用户也可以判 断错误没有引起故障。即使在这样的情况下,液晶显示装置50仍然执行用于仅仅从相邻两像素 单元71之一读出数据的检查,以导致这样的结果作为检查结果,从比较器 103( 104 )输出的输出信号的电势不同于当没有引起故障时从比较器103( 104 ) 输出的输出信号的电势的概率增加。作为结果,可以更精确地检测到故障。如上所述,由于用户可以更精确地检测到故障,因此他/她可以更详细缩 小出故障的部分。作为结果,用户可以更详细地指定出故障的部分。接下来,参考图9的流程图,关于图8的步骤S1中的正极性双读出处理 的细节给出描述。注意,虽然下面参考图9的流程图关于驱动栅极线Gm^(A) 和Gm,., ( B )的情况给出描述,但该驱动类似于图9的情况地对其他栅极线G (A)和G (B)连续地进行。在步骤Sll,栅极线驱动电路63将驱动脉冲分别输入到栅极线Gm.-i ( A) 和Gm,.i (B)。在步骤S12,分别连接到栅极线Gm.-, (A)和Gm..i (B)的像素单元71-1、 71-3和71-2、 71-4的开关被导通,从而分别将数据线D连接到 其电极。在步骤S13,如图4所示,数据线驱动电路62将H电平信号输入到左边 起的每条奇数号数据线D (以下称为"奇数号数据线,,),而将L电平信号输 入到左边起的每条偶数号数据线D (以下称为"偶数号数据线,,)。在步骤S14,分别连接到栅极线Gm.j ( A )和( B )的像素单元71-1 、 71-3和71-2、 71-4的电容器基于从数据线驱动电路62通过相应开关输入至 那里的信号的电势在其中累积电荷。在步骤S15,分别连接到栅极线Gm..i ( A)和Gmy ( B )的像素单元71-1、 71-3和71-2、 71-4的开关响应输入到栅极线Gn^ (A)和Gm,.(B)的驱动 脉冲的截止状态而^皮截止,乂人而分别将像素单元71-1、 71-3和71-2、 71-4的 电极与数据线D断开。作为结果,停止在像素单元71-1至71-4的电容器中 的电荷累积。在步骤S16,像素单元71-1至71-4的电容器保持在其中所累积的电荷。 在步骤S17,开关101和102按照从控制电路105输入到此的控制信号,分 别连接奇数号数据线和与其相邻的偶数号数据线。作为结果,奇数号数据线 和与其相邻的偶数号数据线中每一条的电势变成等于参考值Ve。在步骤S18,开关101和102按照从控制电路105输入到此的控制信号, 分别相互断开奇数号数据线和与其相邻的偶数号数据线。在步骤S19,数据 线驱动电路62将每条数据线设置在高阻抗状态。在步骤S20,栅极线驱动电路63分别将驱动脉冲输入到栅极线Gn^ ( A) 和Gm,.i (B)。在步骤S21,导通^^素单元71-1至71-4的开关,以便将数据 线D分别连接到像素单元71-1至71-4的电极。作为结果,像素单元71-1至 71-4的电容器的电势分别变成等于像素单元71-1至71-4的电极的电势。在步骤S22,像素单元71-1至71-4的开关分别响应输入到栅极线Gn^ (A)和Gm,.i (B)的驱动脉冲的结束而被截止,以便将数据线D与像素单 元71-1至71-4的电极相互断开。在步骤S23,比较器103相互比较奇数号数 据线D^和与其相邻的偶数号数据线Dn的电势。此外,比较器104相互比较奇数号数据线Dnw和与其相邻的偶数号数据线Dn+2的电势。在步骤S24,比较器103输出具有电势VS的信号作为具有奇数号数据线D^和与其相邻的 偶数号数据线Dn的电势中的较小电势的输出信号,并输出具有电势VB的信号作为具有奇数号数据线和与其相邻的偶数号数据线Dn的电势中的较大 电势的输出信号。比较器104输出具有电势VS的信号作为具有奇数号数据线Dn+1和与其相邻的偶数号数据线Dn+2的电势中的较小电势的输出信号,并输出具有电势VB的信号作为具有奇数号数据线D^和与其相邻的偶数号数 据线Dn+2的电势中的较大电势的输出信号。注意,虽然这里为了简单而省略了描述,但图8的步骤S2中的反极性双 读出处理也类似于图9所示的正极性双读出处理的情况地执行。在这种情况 下,在图9的步骤S13中,数据线驱动电路62将L电平信号输入到每条奇数 号数据线D,而将H电平信号输入到每条偶数号数据线D。接下来,参考图10的流程图,关于图8的步骤S3中的正极性奇数号单 元单读出处理的细节给出描述。注意,虽然下面参考图IO的流程图关于驱动 栅极线Gm,.! (A)和Gm^ (B)的情况给出描述,但该驱动类似于图10的情 况地对其他栅极线G ( A)和G (B )连续地进行。由于从步骤S31到步骤S39的处理与图9中步骤Sll到步骤S19的处理 相同,这里为了简单而省略了其描述。在步骤S40, 4册极线驱动电路63将驱动脉冲输入到4册极线Gm4 ( A )。在 步骤S41,连接到栅极线Gm,.! (A)的像素单元71-1和71-3的开关被导通, 从而分别将奇数号数据线连接到像素单元71-1和71-3的电极。作为结果,累 积在像素单元71-1和71-3的电容器中的电荷分别被输出到奇数号数据线,使 得像素单元71-1和71-3的电势分别变成等于像素单元71-1和71-3的电极上 的电势。在步骤S42,像素单元71-1和71-3的开关响应输入到栅极线Gn^ ( A ) 的驱动脉冲的结束而被截止,从而将奇数号数据线与像素单元71-1和71-3 的电极相互断开。在步骤S43,比较器103相互比较奇数号数据线D^和与 其相邻的偶数号数据线Dn的电势。此外,比较器104相互比较奇数号数据线 D^和与其相邻的偶数号数据线Dn+2的电势。在步骤S44,比较器103输出 具有电势VS的信号作为具有奇数号数据线D^和与其相邻的偶数号数据线 Dn的电势中的较小电势的输出信号,并输出具有电势VB的信号作为具有奇 数号数据线和与其相邻的偶数号数据线Dn的电势中的较大电势的输出信 号。比较器104输出具有电势VS的信号作为具有奇数号数据线Dn+!和与其相邻的偶数号数据线Dn+2的电势中的较小电势的输出信号,并输出具有电势VB的信号作为具有奇数号数据线Dn+,和与其相邻的偶数号数据线Dw的电 势中的较大电势的输出信号。注意,虽然这里为了简单而省略了描述,但图8的步骤S4中的反极性奇数号单元单读出处理、图8的步骤S5中的正极性偶数号单元单读出处理以及 图8的步骤S6中的反极性偶数号单元单读出处理也类似于图10所示的正极 性奇数号单元单读出处理的情况地执行。然而,在图8的步骤S4中的反极性 奇数号单元单读出处理中,在图10的步骤S33,数据线驱动电路62将L电 平信号输入到每条奇数号数据线D,而将H电平信号输入到每条偶数号数据 线D。此外,在图8的步骤S5中的正极性偶数号单元单读出处理中,在步骤 S40中栅极线驱动电路63将驱动脉冲输入到栅极线Gm.-, (B),在步骤S41 中分别将偶数号数据线连接到电极,而在步骤S42中相互断开偶数号数据线 和电极。此外,在图8的步骤S6中的反极性偶数号单元单读出处理中,在图10 的步骤S33,执行与图8的步骤S4中的反极性奇数号单元单读出处理相同的 处理,而在步骤S40至步骤S42中,执行与图8的步骤S5中的正极性偶数号 单元单读出处理相同的处理。图11是示出根据本发明第二实施例的液晶显示装置的结构的示意电路图。在图11所示的液晶显示装置200中,显示电路61、数据线驱动电路62、 栅极线驱动电路63和检测电路201被布置在村底51上。注意,与图3所示 的部分相同的部分分别用同样的附图标记进行指定,并且为了简单而在这里 省略了其重复的描述。在检测电路201中,替代提供如图3所示的开关101和102,配备开关 211至214和输入端子211A至214A,并且将数据线D的每个电势都设置在 参考值Ve。例如,开关211至214中的每一个都由FET构成。开关211至214的栅 极都连接到控制电路105。开关211的漏极连接到具有参考值Ve的电势的输 入端子211A,而其源极连接到数据线D^。开关211按照控制电路105提供 的控制信号来相互连接输入端子2UA和数据线D^,从而将数据线Dn_,的电 势设置在参考值Ve。此外,开关212的漏极连接到具有参考值Ve的电势的输入端子212A,而其源极连接到数据线Dn。开关212按照控制电路105提供的控制信号来相 互连接输入端子212A和数据线Dn,从而将数据线Dn的电势设置在参考值 Ve。此外,开关213的漏极连接到具有参考值Ve的电势的输入端子213A, 而其源极连接到数据线Dn+2。开关213按照控制电路105提供的控制信号来 相互连接输入端子213A和数据线Dn+2,从而将数据线Dn+2的电势设置在参 考值Ve。此外,开关214的漏极连接到具有参考值Ve的电势的输入端子214A, 而其源极连接到数据线Dn+1。开关214按照控制电路105提供的控制信号来 相互连接输入端子214A和数据线Dn+1,从而将数据线Dn+1的电势设置在参 考值Ve。图12是示出根据本发明第三实施例的液晶显示装置的结构的示意电路图。在图12所示的液晶显示装置300中,显示电路61、数据线驱动电路62、 栅极线驱动电路63和检测电路301被布置在村底51上。注意,与图3或图 11所示的部分相同的部分分别用同样的附图标记进行指定,并且为了简单而 在这里省略了其重复的描述。通过相互组合图3所示的检测电路64和图11所示的检测电路201获得 检测电路301。也就是,才企测电路301由开关101和102、比较器103和104、 控制电路105、开关211至214和输入端子211A至214A组成。在检测电路301中,开关211和212按照控制电路105提供的控制信号 导通,以便数据线D^和数据线Dn的电势都变成等于参考值Ve。同时,导 通开关101以便数据线D^和数据线Dn的电势相等。类似地,开关213和214按照控制电路105提供的控制信号导通,以便 数据线Dn+2和数据线D^的电势都变成等于参考值Ve。同时,导通开关102 以便数据线Dn+2和数据线Dn+1的电势相等。注意,虽然在上述描述中用户利用液晶显示装置50来实现故障检查,但 用户也可以利用村底51来实现故障检查。在这种情况下,可以在将液晶层 53保持在衬底51和相对衬底52之间之前找出故障。因此,可以降低组装成 本,原因是可以防止故障流到(flowout)用于将液晶层53保持在衬底51和 相对衬底52之间的处理。此外,可以降低制造测试需要的工时数量,原因是可以在基于实际显示的图像执行的图像质量测试之前发现故障。此外,在本说明书中,用于描述要存储在程序记录介质中的程序的步骤包括虽然不需要以时间顺序方式但并行或独立地执行的处理,以及以所描述的次序按照时间顺序方式执行的处理。此外,本发明的实施例不限于上述这些,可以作出其各种变化,而不脱离本发明的宗旨。本领域技术人员应该理解,依赖于设计要求和其他因素,可以出现各种修改、组合、部分组合(subcombination)和替换,只要它们仍然在所附的权 利要求或其等同物的范围内。
权利要求
1.一种驱动器,包括相互并行地布置的至少两条数据线;相互并行并且与该至少两条数据线成直角以便与该至少两条数据线电绝缘地布置的至少两条栅极线;作为至少一个像素单元、连接到从头一个起的奇数号数据线和从头一个起的奇数号栅极线的奇数号像素单元;作为至少一个像素单元、连接到从头一个起的偶数号数据线和从头一个起的偶数号栅极线的偶数号像素单元;驱动部件,用于相互独立地驱动该奇数号栅极线和偶数号栅极线;输入部件,用于将具有预定电势的信号输入到每一条奇数号数据线和偶数号数据线;以及比较部件,用于相互比较每相邻的奇数号数据线和偶数号数据线的电势,并且输出比较结果,其中,以矩阵形式布置该奇数号像素单元和偶数号像素单元;每一个奇数号像素单元和偶数号像素单元都包括累积部件,用于基于对应于通过与其连接的对应一条数据线输入的像素数据的信号的电势,在其中累积电荷,以及连接部件,用于基于与其连接的对应一条数据线的电势,来相互连接与其连接的对应一条数据线和累积部件;以及或者在半导体衬底上或者在绝缘衬底上布置该至少两条数据线、该至少两条栅极线、该奇数号像素单元、该偶数号像素单元、该驱动部件、该输入部件和该比较部件。
2. 如权利要求1所述的驱动器,还包括控制部件,用于按照哪个所述输 入部件纟皮控制来将控制信号输入到所述输入部件,其中,所述输入部件按照该控制信号将每相邻的奇数号数据线和偶数号 数据线相互连接,从而使得每相邻的奇数号数据线和偶数号数据线的电势成 为该每相邻的奇数号数据线和偶数号数据线的平均值。
3. 如权利要求1所述的驱动器,还包括控制部件,用于按照哪个所述输 入部件被控制来将该控制信号输入到所述输入部件,其中,所述输入部件包括奇数号输入部件,用于按照该控制信号,将具有该预定电势的信号 输入到每条奇数号数据线,以及偶数号输入部件,用于按照该控制信号,将具有该预定电势的信号 输入到每条偶数号数据线。
4. 一种用于驱动器的驱动方法,在该驱动器中,在半导体衬底上或者在 绝缘衬底上配备有相互并行地布置的至少两条数据线,相互并行并且与该 至少两条数据线成直角以便与该至少两条数据线电绝缘地布置的至少两条栅 极线,作为至少一个像素单元、连接到从头一个起的奇数号数据线和从头一 个起的奇数号栅极线的奇数号像素单元,以及作为至少一个像素单元、连接 到从头一个起的偶数号数据线和从头一个起的偶数号栅极线的偶数号像素单 元,以矩阵形式布置该奇数号像素单元和偶数号像素单元,所述该驱动方法 包括步骤驱动奇数号栅极线和与其相邻的偶数号栅极线;按照该驱动,基于每条奇数号数据线的第一电势在每个奇数号像素单元 中累积电荷,和基于每条偶数号数据线的第二电势在每个偶数号像素单元中 累积电荷;停止对奇数号栅极线和与其相邻的偶数号栅极线的该驱动; 按照该驱动的停止来停止在每个奇数号像素单元和偶数号像素单元中的 电荷累积,以保持在每个奇数号像素单元和偶数号像素单元中的电荷; 将每条奇数号数据线和与其相邻的偶数号数据线的电势设置在预定电势;将每条奇数号数据线和与其相邻的偶数号数据线设置在高阻抗状态; 将奇数号栅极线和与其相邻的偶数号栅极线之一作为驱动对象进行驱动;按照该驱动将累积在连接到该驱动对象的奇数号像素单元或偶数号像素 单元中的电荷输出到奇数号数据线或偶数号数据线;相互比较每相邻的奇数号数据线和偶数号数据线的电势;并且 执行一边处理作为处理。
5. 如权利要求4所述的驱动方法,其中,该第一电势关于该预定电势、 在极性上与该第二电势不同。
6. 如权利要求5所述的驱动方法,还包括步骤在该一边处理中执行作 为将每条奇数号数据线的电势从第一电势改变到第二电势,而将每条偶数号 数据线的电势从第二电势改变到第一电势的处理的一边改变处理。
7. 如权利要求4所述的驱动方法,还包括步骤在该一边处理中执行作 为将所述驱动对象从奇数号栅极线和与其相邻的偶数号栅极线之一改变到其 另 一个的处理的另 一处理。
8. 如权利要求7所述的驱动方法,其中,该第一电势和第二电势关于预 定电势在极性上相互不同,并且所述驱动方法还包括步骤执行作为将每条奇数号数据线的电势从第一 电势改变到第二电势以及将每条偶数号数据线的电势从第二电势改变到第一 电势的处理的另一改变处理。
9. 如权利要求4所述的驱动方法,还包括步骤在所述一边处理中执行 作为将所述驱动对象从奇数号栅极线和与其相邻的偶数号栅极线之一改变到 奇数号栅极线和与其相邻的偶数号栅极线两者的处理的双处理。
10. 如权利要求9所述的驱动方法,其中,该第一电势和第二电势关于 预定电势在极性上相互不同,并且所述驱动方法还包括步骤执行作为将每条奇数号数据线的电势从第一 电势改变到第二电势以及将每条偶数号数据线的电势从第二电势改变到第一 电势的处理的双改变处理。
11. 一种液晶显示装置,包括 第一村底,作为半导体衬底或绝缘衬底;第二衬底,作为具有公共电极的半导体村底或绝缘村底,面对所述第一 衬底布置;以及液晶层,保持在所述第一衬底和所述第二衬底之间; 其中,所述第一村底包括相互并行地布置的至少两条数据线,相互并行并且与所述至少两条数据线成直角以便与所述至少两条数 据线电绝缘地布置的至少两条栅极线,作为至少一个像素单元、连接到从头一个起的奇数号数据线和从头 一个起的奇数号栅极线的奇数号像素单元,作为至少一个像素单元、连接到从头一个起的偶数号数据线和从头一个起的偶数号栅极线的偶数号像素单元,驱动部件,用于相互独立地驱动该奇数号栅极线和偶数号栅极线; 输入部件,用于将具有预定电势的信号输入到每一条奇数号数据线和偶数号数据线,以及比较部件,用于相互比较每相邻的奇数号数据线和偶数号数据线的电势,并且输出比较结果,其中,以矩阵形式布置所述奇数号像素单元和所述偶数号像素单元;并每一个所述奇数号像素单元和所述偶数号像素单元都包括累积部件,用于基于对应于通过与其连接的对应一条数据线输入的像素数据的信号的电势,在其中累积电荷,以及连接部件,用于基于与其连接的对应一条数据线的电势,来相互连接与其连接的对应 一条数据线和累积部件。
全文摘要
本发明提供驱动器,包括相互并行地布置的数据线;相互并行并且与该数据线成直角以便与该数据线电绝缘地布置的栅极线;连接到从头一个起的奇数号数据线和从头一个起的奇数号栅极线的奇数号像素单元;连接到从头一个起的偶数号数据线和从头一个起的偶数号栅极线的偶数号像素单元;驱动部件,用于相互独立地驱动该奇数号栅极线和偶数号栅极线;输入部件,用于将具有预定电势的信号输入到每一条奇数号栅极线和偶数号栅极线;以及比较部件,用于相互比较每相邻的奇数号数据线和偶数号数据线的电势,并且输出比较结果。
文档编号G02F1/1362GK101231834SQ20081000322
公开日2008年7月30日 申请日期2008年1月28日 优先权日2007年1月26日
发明者安藤直树 申请人:索尼株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1