显示面板及其中像素结构以及驱动方法

文档序号:2703720阅读:249来源:国知局
显示面板及其中像素结构以及驱动方法
【专利摘要】本发明公开了一种显示面板及其中像素结构以及驱动方法,该像素结构包括:多个子像素,每个子像素包括:第一显示区,配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位;第二显示区,配置以接收来自第一显示区的第一电位而具有第二电位;第三显示区,配置以接收与所述第一扫描线相邻的第二扫描线的扫描信号,进而接收来自所述第二显示区的第二电位而具有第三电位;电容,电性连接该第一显示区和该第二显示区,其中,该第一显示区的第一电位通过该电容减少。本发明通过采用上述像素结构,能够在保证2D显示穿透率的条件下,实现了2D和3D兼容显示,且使得2D和3D都具有低色偏效果,提高了显示效果。
【专利说明】显示面板及其中像素结构以及驱动方法
【技术领域】
[0001]本发明是有关于一种液晶显示器,且特别是有关于一种显示面板及其中像素结构以及驱动方法。
【背景技术】
[0002]近年来,随着薄型化的显示趋势,液晶显示器(Liquid Crystal Display,简称LCD)已广泛使用在各种电子产品的应用中,例如手机、笔记本计算机以及彩色电视机等。
[0003]垂直配向型液晶显不器(VerticalAlignment Liquid Crystal Display,简称VA-LCD)在目前的显示器产品中应用较为广泛,16.7M色彩和大可视角度是它最为明显的技术特点。然而,由于在不同视角下所观察到的液晶指向不同,这样会导致在大视角下观察到的颜色失真,因此,为了改善大视角颜色失真的情况,在液晶像素设计时,一般将一个子像素分成如图1所示的两部分8畴(domain)的结构。其中一部分为主(Main)区,另一部分为分(Sub)区,然后,通过控制两区电压来改善大视角失真,这种方式被称为低色偏(LowColor Shift,简称 LCS)设计。
[0004]3D IXD是一种新型的显示潮流,薄膜交错相位差带式(Film Pattern Retarder,简称FPR)为3D显示的主流技术之一,该技术是通过左右眼看到不同行的画面来实现3D效果。为了避免3D的串扰(Cross-talk)现象,传统的3D FPR像素(pixel)设计需要将上下行像素间的遮光距离设计得要适当大一些,但这会影响2D条件下的穿透率。而常规的LCS设计将像素分为两个子分区,即Main区和Sub区,也使得无法在3D模式下实现LCS效果。因此,如何解决上述问题,以增进液晶显示器的2D与3D的兼容性和低色偏显示效果,乃业界所致力的课题之一。

【发明内容】

[0005]本发明所要解决的技术问题之一是需要提供一种显示面板的像素结构,该像素结构能够有效地增进液晶显示器的2D和3D的兼容性,以及提高2D显示和3D显示的低色偏显示效果。另外还提供了包括该像素结构的显示面板和显示面板的驱动方法。
[0006]I)为了解决上述技术问题,本发明提供了一种像素结构,包括:多个子像素,每个子像素包括:第一显示区,配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位;第二显示区,配置以接收来自第一显示区的第一电位而具有第二电位;第三显示区,配置以接收与所述第一扫描线相邻的第二扫描线的扫描信号,进而接收来自所述第二显示区的第二电位而具有第三电位;电容,电性连接该第一显示区和该第二显示区,其中,该第一显示区的第一电位通过该电容减少。
[0007]2)在本发明的第I)项的一个优选实施方式中,第一显示区和第三显示区均包括开关元件,所述开关元件包括一栅极、一第一源/漏极以及一第二源/漏极,
[0008]其中,该第一显示区的栅极电连接所述第一扫描线,该第一显示区的第一源/漏极电性连接第一显示区的第一子像素电极,该第一显示区的第二源/漏极电性连接一数据线.[0009]该第三显示区的栅极电连接与所述第一扫描线相邻的第二扫描线,该第三显示区的第一源/漏极电性连接第三显示区的第三子像素电极,该第三显示区的第二源/漏极电性连接第二显示区的第二子像素电极。
[0010]3)在本发明的第I)项或第2)项中的一个优选实施方式中,所述电容电性连接第一显示区的第一子像素电极和第二显示区的第二子像素电极。
[0011]4)根据本发明的另一方面,还提供了一种显示面板,包括:多条数据线;多条扫描线,与所述数据线交错配置形成多个子像素区;多个子像素,配置与所述子像素区内,每个子像素中包括:第一显示区,配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位;第二显示区,配置以接收来自第一显示区的第一电位而具有第二电位;第三显示区,配置以接收与所述第一扫描线相邻的第二扫描线的扫描信号,进而接收来自所述第二显示区的第二电位而具有第三电位;电容,电性连接该第一显示区和该第二显示区,其中,该第二显示区的第二电位通过该电容减少。
[0012]5)在本发明的第4)项的一个优选实施方式中,第一显示区和第三显示区均包括开关元件,所述开关元件包括一栅极、一第一源/漏极以及一第二源/漏极,
[0013]其中,该第一显示区栅极电连接所述第一扫描线,该第一显示区的第一源/漏极电性连接第一显示区的第一子像素电极,该第一显示区的第二源/漏极分别电性连接一数据线;
[0014]该第三显示区的栅极电连接与所述第一扫描线相邻的第二扫描线,该第三显示区的第一源/漏极电性连接第三显示区的第三子像素电极,该第三显示区的第二源/漏极电性连接第二显示区的子像素电极。
[0015]6)在本发明的第4)项或第5)项中的一个优选实施方式中,所述电容电性连接第一显示区的第一子像素电极和第二显示区的第二子像素电极。
[0016]7)根据本发明的另一方面,还提供了一种显示面板的驱动方法,该显示面板包括多条数据线、多条扫描线以及多个子像素,所述数据线与所述扫描线交错配置以形成多个子像素区,所述子像素配置与所述子像素区内,每个子像素包括第一显示区、第二显示区、第三显示区和一电容,该电容电性连接该第一显示区和该第二显示区,该方法包括:
[0017]在二维显示阶段的正半周期间,
[0018]在同一时刻,通过所述数据线中的一数据线传送一数据信号至该第一显示区而具有第一电位,通过该电容拉降该第一显示区的电位而使得第二显示区具有第二电位,所述第一电位与第二电位具有电位差;
[0019]在下一时刻,通过与该第二显示区电连接的第三显示区拉降该第二电位,使得该第二电位和第三显示区的电位与所述第一电位形成电压差。
[0020]8)在本发明的第7)项的一个优选实施方式中,进一步包括:
[0021]在二维显示阶段的负半周期间,
[0022]在同一时刻,通过所述数据线中的一数据线传送一数据信号至该第一显示区而具有第一电位,通过该电容拉升该第一显示区的电位而使得第二显示区具有第二电位,所述第一电位与第二电位具有设定电位差;
[0023]在下一时刻,通过与该第二显示区电连接的第三显示区拉升该第二电位,使得该第二电位和第三显示区的电位与所述第一电位形成电压差。
[0024]9)根据本发明的另一方面,还提供了一种显示面板的驱动方法,该显示面板包括多条数据线、多条扫描线以及多个子像素,所述数据线与所述扫描线交错配置以形成多个子像素区,所述子像素配置与所述子像素区内,每个子像素包括第一显示区、第二显示区、第三显示区和一电容,该电容电性连接该第一显示区和该第二显示区,该方法包括:
[0025]在三维显示阶段,预先将所述第三显示区形成黑色区域,切断第三显示区的电位;
[0026]在正半周期间,在同一时刻,通过所述数据线中的一数据线传送一数据信号至该第一显示区而具有第一电位,通过该电容拉降该第一显示区的电位而使得第二显示区具有第二电位,所述第一电位与所述第二电位具有电位差。
[0027]10)在本发明的第9)项的一个优选实施方式中,在负半周期间,在同一时刻,通过所述数据线中的一数据线传送一数据信号至该第一显示区而具有第一电位,通过该电容拉升该第一显示区的电位而使得第二显示区具有第二电位,所述第一电位与所述第二电位具有电位差。
[0028]11)在本发明的第9)项或第10)项中的一个优选实施方式中,利用插黑方式将所述第三显示区形成黑色区域。
[0029]与现有技术相比,本发明的一个或多个实施例可以具有如下优点:
[0030]本发明通过采用3区(Main区、Sub区和Share区)12畴的像素结构,使得在2D显示的时候,由于连接Main区和Sub区的电容的作用,会使Main区和Sub区充电有差异,再利用Share区将Sub区的电位拉低,实现了 2D的低色偏效果。在3D显示的时候,关闭Share区,形成3D FPR显示所需的较宽间距,然后利用连接Main区和Sub区的电容对Main区和Sub区充电差异,实现3D的低色偏效果。这样,在保证2D显示穿透率的条件下,实现了 2D和3D兼容显示,且使得2D和3D都具有低色偏效果,提高了显示效果。
[0031]本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
【专利附图】

【附图说明】
[0032]附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例共同用于解释本发明,并不构成对本发明的限制。在附图中:
[0033]图1是现有技术中的子像素的结构示意图;
[0034]图2是根据本发明一实施例的显示面板的结构示意图;
[0035]图3是根据本发明一实施例的子像素的结构示意图;
[0036]图4是根据图3所示的子像素的等效电路示意图;
[0037]图5 (a)和(b)分别是根据图4所示的子像素的等效电路在2D显示和3D显示时子像素电极所具电位的变化示意图;
[0038]图6是如图3所示的子像素在3D显示时的像素显示示意图。
【具体实施方式】[0039]为使本发明的目的、技术方案和优点更加清楚,以下结合附图对本发明作进一步地详细说明。
[0040]请参考图2,图2是根据本发明一实施例的显示面板的结构示意图。该显示面板包括影像显示区100、源极驱动器200以及栅极驱动器300。影像显示区100包括由多条数据线(也可称为资料线,如图所示的N条数据线DLl~DLN)与多条扫描线(也可称为闸极线,如图所示的M条扫描线GLl~GLM)交错配置形成的阵列以及多个像素结构110。源极驱动器200通过与其耦接的多条数据线将所提供的数据信号传输至影像显示区100中。栅极驱动器300通过与其耦接的多条扫描线将所提供的扫描信号传输至影像显示区100中。
[0041]需要说明的是,本文中涉及到的“像素结构”包括多个子像素,且各个子像素被分别配置在由多条数据线和多条扫描线交错形成的多个子像素区中。在该实施例中,所谓“子像素”可以为红色(R)子像素、绿色(G)子像素或蓝色(B)子像素等不同颜色的子像素。
[0042]请参考图3,图3是根据本发明一实施例的子像素的结构示意图。该子像素应用于图2所示的显示面板中。如图3所示,该子像素包括第一显示区(也称为Main区)、第二显示区(也称为Sub区)和第三显示区(也称为Share区)。Main区配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位;Sub区配置以接收来自第一显示区的第一电位而具有第二电位;Share区配置以接收与第一扫描线相邻的第二扫描线的扫描信号,进而接收来自Sub区的第二电位而具有第三电位。
[0043]各个区中分别包含多个畴(domain),如图所示,每个区被划分为四个畴,其中,Data_n用于向Main区发送信号以控制Main区,Gate_n控制Main区和Sub区,Gate_n+1控制Share区。
[0044]请同时参照图3及图4,来说明该子像素的整个结构组成。图4是根据图3所示的子像素的等效电路示意图。子像素包括开关元件(TFT_A、TFT_B和TFT_C)、电容(C_A)、存储电容(CST_Main、CST_Sub 和 CST_Share)以及液晶电容(CLC_Main、CLC_Sub 和 CLC-_Share)。开关元件TFT_A、TFT_B和TFT_C均优选以薄膜晶体管制作而成。
[0045]另外,图4所示的CF_Com是指液晶显示的上板基准电位,而A_com是指下板存在电容的基准电位,通常这两个电位是一致的,可以统称为共同电极VC0M。
[0046]以Main区而言,开关元件TFT_A电性连接于数据线Data_n和一子像素电极V_A之间,且其控制端?极)电性连接扫描线Gate_n,存储电容CST_Main则电性连接于子像素电极V_A与一共同电极A_com之间,液晶电容C^_Main电性连接于子像素电极V_A与一共同电极CF_com之间。当开关元件TFT_A开启时,数据线Data_n上的数据信号经由开关元件TFT_A传送至存储电容CST_Main,存储电容CST_Main则根据数据信号充电而存储相应的电位,基于此,子像素电极V_A也具有相对应的电位,Main区依据此显示影像数据。
[0047]对于Share区来说,开关元件TFT_B电性连接于子像素电极V_B和子像素电极V_C之间,其控制端电性连接扫描线Gate_n+1,而存储电容CST_Share则电性连接于子像素电极V_C与一共同电极A_com之间,液晶电容C^_Share电性连接于子像素电极V_C与一共同电极CF_com之间。当开关元件TFT_B开启时,子像素电极V_B的电位由开关元件TFT_B传送至存储电容CST_Share,存储电容CST_Share存储相应的电位,且子像素电极V_C也具有相应的电位,Share区依此显示影像数据。也就是说,子像素电极V_C的电位能够拉降子像素电极V_B的电位,或是子像素电极V_C的电位能够拉升子像素电极V_B的电位。[0048]其次,电容C_A电性连接Main区和Sub区,借以耦合Main区和Sub区的电位。在本实施例中,电容C_V电性连接于Main区的子像素电极V_A与Sub区的一子像素电极V_B之间,通过该电容将子像素电极V_A的电位进行分压,进而Sub区的子像素电极V_B的电位等于子像素电极V_A和电容分压的差值。Sub区依此显示影像数据。
[0049]下面参考图5 (a)和(b)分别说明在2D显示和3D显示时的各个区的具体驱动情况以及子像素点电极所具电位的变化情况。然,图5 (a)和(b)仅为示例而已,并非用以限定本发明,亦即在不脱离本发明的精神和范围内,子像素电极V_A、V_B、V_C的电位变化可依据实际需求有所调整,而图5 Ca)和(b)所示的子像素电极V_A、V_B、V_C亦可概括地分别泛指Main区、Sub区和Share区的电位变化。
[0050]在进行2D显示时,概述地说是,由于连接Main区和Sub区的电容C_A的作用会使Main区和Sub区充电有差异,再利用Share区将Sub区的电位拉低,造成Sub区和Share区这两区的电位与Main区形成一定的差异Λ V,实现2D的LCS显示效果。
[0051]具体地,请同时参照图4和图5 (a),在正半周(即极性反转中的正极性反转,数据信号电位大于共同电极VCOM的电位)期间,当扫描线Gate_n在t0和tl之间传输扫描信号(输出高电平)时,开关元件TFT_A根据扫描信号开启,使得数据线Data_n上的数据信号经由开关元件TFT_A传送至存储电容CST_Main,存储电容CST_Main则根据数据信号充电而存储相应的电位,致使子像素电极V_A据此具有相对应的电位。
[0052]然后,由于电容C_A的耦合分压作用,使得与其电性连接的Sub区的子像素电极乂_B充电而存储相应的电位。容易理解的是,此时Sub区与Main区具有一定的电压差Λ V。
[0053]接着,当扫描线Gate_n+1在时间tl和t2之间传送扫描信号(输出高电平)时,开关元件TFT_B根据扫描信号开启,使得子像素电极V_B经由开关元件TFT_C传送至存储电容CST_Share,存储电容CST_Share则充电而存储相应的电位,致使子像素电极V_C据此具有相对应的电位。此时Share区与Sub区的电压一致,均与Main区形成相同的电压差Λ V。
[0054]相反地,于负半周(即极性反转中的负极性反转,数据信号电位小于共同电极VCOM的电位)期间,当扫描线Gate_n在时间t3和t4之间传送扫描线信号时,开关元件TFT_A根据扫描信号开启,使得数据线Data_n上的数据信号经由开关元件TFT_A传送至存储电容CST_Main,存储电容CST_Main则根据数据信号充电而存储相应的电位,致使子像素电极V_A据此具有相对应的电位。
[0055]然后,由于电容C_A的耦合分压作用,使得与其电性连接的Sub区的子像素电极乂_B充电而存储相应的电位。容易理解的是,此时Sub区与Main区具有一定的电压差Λ V。
[0056]接着,当扫描线Gate_n+1在时间t4和t5之间传送扫描信号时,开关元件TFT_B根据扫描信号开启,使得子像素电极V_B经由开关元件TFT_B传送至存储电容CST_Share,存储电容CST_Share则充电而存储相应的电位,致使子像素电极V_C据此具有相对应的电位。此时Share区与Sub区的电压一致,均与Main区形成相同的电压差Λ V。
[0057]如此一来,无论在正极性反转或负极性反转的操作,Main区与Sub区和Share区之间有显著的电位差异,并且Sub区与Share区之间的电位具有延迟,使得这三个区所显示的影像彼此间能够有较为显著的区别,因此能够有效地解决在2D显示时显示器具有色偏的问题。
[0058]在进行3D显示时,概述地说是,首先利用插黑的方式将Share区形成黑色区域,然后关闭该区的扫描信号(Gate信号),使其保持暗态,这样形成了 3D FPR显示所需的较宽间距,最后利用电容C_A对Main区和Sub区充电差异,实现3D的LCS显示效果。
[0059]由于事先使用插黑的方式将Share区形成了黑色区域,并且关闭了该区的扫描信号,因而形成了 3D_FPR显示所需的较宽间距,如图6所示。
[0060]具体地,请参照图4和图5 (b),在正半周(即极性反转中的正极性反转,数据信号电位大于共同电极VCOM的电位)期间,当扫描线Gate_n在t0和tl之间传输扫描信号时,开关元件TFT_A根据扫描信号开启,使得数据线Data_n上的数据信号经由开关元件TFT_A传送至存储电容CST_Main,存储电容CST_Main则根据数据信号充电而存储相应的电位,致使子像素电极V_A据此具有相对应的电位。
[0061]然后,由于电容C_A的耦合分压作用,使得与其电性连接的Sub区的子像素电极乂_B充电而存储相应的电位。容易理解的是,此时Sub区与Main区具有一定的电压差Λ V。
[0062]接着,当扫描线Gate_n+1在时间tl和t2之间传送扫描信号时,由于关闭了 Share区的扫描信号,因此该区的电极V_C的电位与共同电极VCOM的相同,视为O。
[0063]相反地,于负半周(即极性反转中的负极性反转,数据信号电位小于共同电极VCOM的电位)期间,当扫描线Gate_n在时间t3和t4之间传送扫描线信号时,开关元件TFT_A根据扫描信号开启,使得数据线Data_n上的数据信号经由开关元件TFT_A传送至存储电容CST_Main,存储电容CST_Main则根据数据信号充电而存储相应的电位,致使子像素电极V_A据此具有相对应的电位。
[0064]然后,由于电容C_A的耦合分压作用,使得与其电性连接的Sub区的子像素电极乂_B充电而存储相应的电位。容易理解的是,此时Sub区与Main区具有一定的电压差Λ V。
[0065]接着,当扫描线Gate_n+1在时间t4和t5之间传送扫描信号时,由于关闭了 Share区的扫描信号,因此该区的电极V_C的电位与共同电极VCOM的相同,视为O。
[0066]如此一来,无论在正极性反转或负极性反转的操作,Main区和Sub区之间有显著的电位差异,使得这两个区所显示的影像彼此间能够有较为显著的区别,因此能够有效地解决在3D显示时显示器具有色偏的问题。
[0067]本发明通过采用3区(Main区、Sub区和Share区)12畴的像素结构,使得在2D显示的时候,由于连接Main区和Sub区的电容的作用,会使Main区和Sub区充电有差异,再利用Share区将Sub区的电位拉低,实现了 2D的低色偏效果。在3D显示的时候,关闭Share区,形成3D FPR显示所需的较宽间距,然后利用连接Main区和Sub区的电容对Main区和Sub区充电差异,实现3D的低色偏效果。这样,在保证2D显示穿透率的条件下,实现了 2D和3D兼容显示,且使得2D和3D都具有低色偏效果,提高了显示效果。
[0068]以上所述,仅为本发明较佳的【具体实施方式】,但本发明的保护范围并不局限于此,任何熟悉该技术的人员在本发明所揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。
【权利要求】
1.一种像素结构,包括: 多个子像素,每个子像素包括: 第一显示区,配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位; 第二显示区,配置以接收来自第一显示区的第一电位而具有第二电位; 第三显示区,配置以接收与所述第一扫描线相邻的第二扫描线的扫描信号,进而接收来自所述第二显示区的第二电位而具有第三电位; 电容,电性连接该第一显示区和该第二显示区,其中, 该第一显示区的第一电位通过该电容减少。
2.根据权利要求1所述的像素结构,其特征在于,第一显示区和第三显示区均包括开关元件,所述开关元件包括一栅极、一第一源/漏极以及一第二源/漏极,其中,该第一显示区的栅极电连接所述第一扫描线,该第一显示区的第一源/漏极电性连接第一显示区的第一子像素电极,该第一显示区的第二源/漏极电性连接一数据线;该第三显示区的栅极电连接与所述第一扫描线相邻的第二扫描线,该第三显示区的第一源/漏极电性连接第三显示区的第三子像素电极,该第三显示区的第二源/漏极电性连接第二显示区的第二子像素电极。
3.根据权利要求2所述的像素结构,其特征在于, 所述电容电性连接第一显示区的第一子像素电极和第二显示区的第二子像素电极。
4.一种显不面板,包括: 多条数据线; 多条扫描线,与所述数据线交错配置形成多个子像素区; 多个子像素,配置与所述子像素区内,每个子像素中包括: 第一显示区,配置以接收第一扫描线的扫描信号,进而接收一数据线上的数据信号而具有第一电位; 第二显示区,配置以接收来自第一显示区的第一电位而具有第二电位; 第三显示区,配置以接收与所述第一扫描线相邻的第二扫描线的扫描信号,进而接收来自所述第二显示区的第二电位而具有第三电位; 电容,电性连接该第一显示区和该第二显示区,其中, 该第二显示区的第二电位通过该电容减少。
5.根据权利要求4所述的显示面板,其特征在于,第一显示区和第三显示区均包括开关元件,所述开关元件包括一栅极、一第一源/漏极以及一第二源/漏极, 其中,该第一显示区栅极电连接所述第一扫描线,该第一显示区的第一源/漏极电性连接第一显示区的第一子像素电极,该第一显示区的第二源/漏极分别电性连接一数据线.该第三显示区的栅极电连接与所述第一扫描线相邻的第二扫描线,该第三显示区的第一源/漏极电性连接第三显示区的第三子像素电极,该第三显示区的第二源/漏极电性连接第二显示区的子像素电极。
6.根据权利要求5所述的显示面板,其特征在于, 所述电容电性连接第一显示区的第一子像素电极和第二显示区的第二子像素电极。
7.—种显示面板的驱动方法,该显示面板包括多条数据线、多条扫描线以及多个子像素,所述数据线与所述扫描线交错配置以形成多个子像素区,所述子像素配置与所述子像素区内,每个子像素包括第一显示区、第二显示区、第三显示区和一电容,该电容电性连接该第一显示区和该第二显示区,该方法包括: 在二维显示阶段的正半周期间, 在同一时刻,通过所述数据线中的一数据线传送一数据信号至该第一显示区而具有第一电位,通过该电容拉降该第一显示区的电位而使得第二显示区具有第二电位,所述第一电位与第二电位具有电位差; 在下一时刻,通过与该第二显示区电连接的第三显示区拉降该第二电位,使得该第二电位和第三显示区的电位与所述第一电位形成电压差。
8.根据权利要求7所述的驱动方法,其特征在于,进一步包括: 在二维显示阶段的负半周期间, 在同一时刻,通过所述数据线中的一数据线传送一数据信号至该第一显示区而具有第一电位,通过该电容拉升该第一显示区的电位而使得第二显示区具有第二电位,所述第一电位与第二电位具有设定电位差; 在下一时刻,通过与该第二显示区电连接的第三显示区拉升该第二电位,使得该第二电位和第三显示区的电位与所述第一电位形成电压差。
9.一种显示面板的驱动方法,该显示面板包括多条数据线、多条扫描线以及多个子像素,所述数据线与所述扫描线交错配置以形成多个子像素区,所述子像素配置与所述子像素区内,每个子像素包括第一显示区、第二显示区、第三显示区和一电容,该电容电性连接该第一显示区和该第二显示区,该方法包括: 在三维显示阶段,预先将所述第三显示区形成黑色区域,切断第三显示区的电位; 在正半周期间,在同一时刻,通过所述数据线中的一数据线传送一数据信号至该第一显示区而具有第一电位,通过该电容拉降该第一显示区的电位而使得第二显示区具有第二电位,所述第一电位与所述第二电位具有电位差。
10.根据权利要求9所述的驱动方法,其特征在于, 在负半周期间,在同一时刻,通过所述数据线中的一数据线传送一数据信号至该第一显示区而具有第一电位,通过该电容拉升该第一显示区的电位而使得第二显示区具有第二电位,所述第一电位与所述第二电位具有电位差。
11.根据权利要求9所述的驱动方法,其特征在于, 利用插黑方式将所述第三显示区形成黑色区域。
【文档编号】G02F1/133GK103605223SQ201310594380
【公开日】2014年2月26日 申请日期:2013年11月21日 优先权日:2013年11月21日
【发明者】姚晓慧, 许哲豪, 薛景峰 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1