记录再现装置的制作方法

文档序号:6604433阅读:104来源:国知局
专利名称:记录再现装置的制作方法
技术领域
本发明涉及硬盘驱动器和光盘驱动器,固态驱动器等的记录再现装置。
背景技术
例如,具有日本特开2007-4707号专利公报(专利文献1)。在该公报中,提出将实 现主机装置可以经由1个串行接口(serial interface)访问多个设备的接口装置作为课 题,作为该课题的解决方法公开了如下技术在各设备上搭载能够与外部设备相连接的遵 从串行ATA标准的接口,并将设备彼此连接,根据相连接的全部设备的记录区域的总容量 生成地址映射信息,由此,主机装置通过与其中的1个设备连接也能够对其他全部设备进 行访问。[专利文献1]日本专利特开2007-4707号公报

发明内容
近年来,在个人计算机(以下,简称为PC)与周边设备(device)的连接中多使用 遵从串行ATA标准的接口。在将多个设备与PC连接时,PC对于每个设备都串行ATA接口。 另外,在各设备上也需要搭载接口部,因此在连接多个设备时,因接口部的数量导致耗电增 大。在上述背景技术中,记载了主机装置通过一个串行接口与多个设备进行数据传送 的技术,但是在各设备中,需要追加并搭载用于连接设备之间的遵从串行ATA标准的新的 接口,耗电增大。另外,在串行ATA标准中具有端口倍增器(Port Multiplier)的功能。所谓端口 倍增器是指将搭载了多台串行ATA接口的设备与一个端口连接的功能。通过使用该功能, 在将多台设备连接于主机装置上时,可以使主机装置上为一个串行ATA接口。但是,对于各 设备都需要串行ATA接口,还是会增大耗电。本发明目的在于使具有多个设备的记录再现装置耗电降低。本发明的记录再现装置,具有能够进行数据的写入和读出的多个设备,其中,第1 设备具有与主机装置的连接部,与主机装置进行数据传送。另外,第2设备,与第1设备共 有暂时记录区域,经由该记录区域,进行第1设备和第2设备之间的数据传送。当第2设备 与主机装置进行数据传送时,利用与第1设备共有的暂时记录区域和第1设备的连接部进 行数据传送。在具有多个设备的记录再现装置中,实现低耗电。


图1是记录再现装置的方框图。图2是表示第1设备和主机装置之间的数据流向的图。图3是表示第2设备和主机装置之间的数据流向的图。
3
图4是表示搭载了 3个设备的记录再现装置的图。图5是表示用于对每个驱动器区别地向用户表示搭载在记录再现装置上的多个 驱动器的具体例的图。文字说明
000主机装置(上位装置)
100记录再现装置
200固态驱动器(SSD)
201固态驱动器用控制器
202串行ATA接口
203CPU
204总线
205闪速存储器接口
206存储器
207DRAM 接口
208闪速存储器
300SDRAM
400光盘驱动器(ODD)
401光盘驱动器用信号处理部
402CPU
403存储器
404总线
405DRAM 接口
406调制解调部
407光拾取器
408光盘
500记录再现装置
600第1设备
601串行ATA接口
602CPU
603DRAM 接口
700第2设备
701CPU
702DRAM 接口
800第3设备
801CPU
802DRAM 接口
900SDRAM
1000视窗
1001SSD图形文字
1002 ODD 图形文字
具体实施例方式下面,参照

本发明的1个实施方式。图1是表示本发明的第1实施例的记录再现装置的方框图。首先,说明方框图中所 示的构成。000表示作为上位装置的主机装置。记录再现装置100由非易失性存储器驱动器 (固态驱动器以下简略为SSD) 200和光盘驱动器(以下简略为ODD) 400以及作为SSD200 和0DD400共有的记录区域的SDRAM300构成。SSD200由SSD控制器201和作为记录介质的 闪速存储器208构成,SSD控制器201由串行ATA接口 (SATA I/F) 202、CPU203、总线204、 闪速存储器接口(Flash I/F) 205、CPU202用的存储器206和DRAM接口(DRAM I/F) 207构 成。0DD400由ODD用信号处理部401和作为记录介质装填在0DD400中的光盘408构成。 此外,为了图的简略化而省略了伺服系统电路和主轴电动机等。ODD用信号处理部401由 CPU402、CPU402用的存储器403、总线404、DRAM接口 405,调制解调部406和光拾取器407 构成。此外,图中的箭头表示各单元之间的数据通信。另外,CPU203控制SSD控制器201, CPU402控制ODD信号处理部401。接着,说明当在主机装置000和记录再现装置100之间进行数据传送时的指令通 信。此外,通过指令通信,在主机装置000和记录再现装置100之间进行设备的选择,传送 模式的设定,设备的状态确认等。在主机装置000和记录再现装置100之间经由串行ATA接口 202进行数据传送。 以遵从串行ATA标准的流程进行传送。当从主机装置000访问各设备时,CPU203经由串 行ATA接口 202接收主机装置000发出的指令,识别接收的指令是对SSD200的指令还是对 0DD400的指令。如果是对SSD200的指令,则CPU203根据接收的指令决定SSD200的动作。 如果CPU203接收的指令是对0DD400的指令,则CPU203将指令通知给0DD400的CPU402。 CPU402根据接收的指令决定0DD400的动作。相反地,当从0DD400访问主机装置000时,从0DD400的CPU402到SSD200的 CPU203进行指令通知,并从CPU203经由串行ATA接口 202向主机装置000进行通知。此外,关于指令通信,也可以考虑不是如上述那样地在各设备的CPU之间进行,而 是用如下所述的方法。在SDRAM300中确保保存串行ATA指令的区域,经由该区域进行指令通信。例如, 当主机装置000与0DD400进行数据传送时,CPU203接收从主机装置000发出的指令,当识 别为对0DD400的指令时,CPU203将指令记录在SDRAM300的记录区域中。CPU203向CPU402 进行从主机装置000发来请求的通知。因此,0DD400参照记录在SDRAM300中的指令,设定 0DD400的动作。可以用以上说明了的方法,进行在主机装置000和SSD200或主机装置000和 0DD400之间的指令通信。下面,说明在主机装置000和记录再现装置100之间的数据传送中,主机装置000 和SSD200之间的数据传送。此外,关于数据流向的路径,如图2虚线所示。当从主机装置000向SSD200传送数据时,经由串行ATA接口 202进行数据传送。 从主机装置000传送来的数据,经由DRAM接口 207记录在作为暂时记录区域的SDRAM300中。而且,经由闪速存储器接口 205将数据写入到作为记录介质的闪速存储器208中。当从SSD200向主机装置000传送数据时,以与上述的流程相反的顺序进行。下面,说明在主机装置000和记录再现装置100之间的数据传送中,在主机装置 000和0DD400之间的数据传送。此外,关于数据流向的路径,如图3虚线所示。当从主机 装置000到0DD400传送数据时,经由串行ATA接口 202进行数据传送。从主机装置000传 送来的数据,经由DRAM接口 207记录在作为暂时记录区域的SDRAM300中。当将数据记录 在SDRAM300中时,CPU203向CPU402进行将数据记录在SDRAM300中的通知。当接收到通 知时,0DD400经由DRAM接口 405接收存储在SDRAM300中的数据,发送到调制解调部406。 在调制解调部406中,以将发送过来的数据写入到光盘408中的形式进行调制,而且,用光 拾取器407将数据写入到光盘408中。当从0DD400向主机装置000传送数据时,光拾取器407读出光盘408的数据,由 调制解调部406进行解调。而且,以与从主机装置000传送数据时相反的顺序,经SDRAM300 和串行ATA接口 202将数据传送到主机装置000。用上述方法,在具有多个设备的记录再现装置中,只要1个作为与主机装置进行 通信的通信单元的串行ATA接口就可以。另外,因为各设备之间的数据传送也经由共有的 SDRAM,所以不需要新的串行ATA接口,可以实现低耗电。此外,在上述实施例中,记载了记录再现装置搭载两个设备的情形,但是记录再现 装置也可以搭载3个以上的设备。在图4中表示记录再现装置搭载3个设备时的一个具体 例。000表示作为上位装置的主机装置,500表示记录再现装置。在记录再现装置500中搭 载有第1设备600,第2设备700,第3设备800这三个设备。此外在图4中,除在主机装置 000以及各设备之间的连接或通信中所需的要素以外,为了图的简略化而省略了记载。在第 1设备600和第2设备700与主机装置000进行数据传送时,与上述实施例同样地进行。在 第3设备800与主机装置000进行数据传送时,也和第2设备700与主机装置000进行数 据传送的情况相同,经由作为共有的存储区域的SDRAM900和第1设备600的串行ATA接口 601来进行。因此,即便使3个以上的设备与记录再现装置连接时,与主机装置连接的连接 部也是1个,可以减少耗电。此外,在图4中,表示了 3个设备共有1个SDRAM900的情形, 但是也可以以级联连接的方式连接各设备,对于每个邻接的设备搭载共有的记录区域。另 外,当在各CPU之间进行指令的收发时,也可以经由几个CPU进行。下面,说明连接主机装置000和记录再现装置100,使主机装置000识别SSD200 和0DD400这两个设备的方法。当记录再现装置100被连接于主机装置000,从主机装置 000收到取得关于连接着的设备数和设备状态等的所连接的设备的信息的请求时,记录再 现装置100经由串行ATA接口 202,利用遵从串行ATA标准的通信协议将已连接的设备数和 SSD200.0DD400的信息通知给主机装置000。例如,根据由串行ATA标准中的端口倍增器功 能决定的指令和数据的通信协议,将两个设备(SSD200和0DD400)的信息通知给主机装置 000。由此,能够使主机装置000识别连接了具有端口倍增器功能的设备,和在该设备上连 接了 SSD200和0DD400这两个设备。或者,也可以根据其它串行ATA标准的指令或数据的 通信协议,将两个设备的信息通知给主机装置000,使主机装置000识别,也可以用独立的 通信单元通知各设备的存在和信息,使主机装置000识别这两个设备。此外,如实施例1所 示,经由串行ATA接口 202取得关于SSD200和0DD400的信息等。
利用上述方法,主机装置000能够对搭载于记录再现装置100的设备SSD200和 0DD400加以区别并识别,即便对用户,也能够表示为两个设备单独地进行着连接。例如如图 5那样在视窗画面1000中,将各驱动器以图标表示为1001、1002,记录再现装置本身,即便 SSD200与0DD400成为一体,也能够对于用户表示为具有单独连接的两个驱动器,作为用户 能够识别各驱动器。实施例3下面,对不经由主机装置000而进行的各设备之间的数据传送进行说明。例如,在 将记录在SSD200中的数据复制到0DD400中时,当记录再现装置100从主机装置000接受 复制请求时,经闪速存储器接口 205和DRAM接口 207,将记录在SSD200的闪速存储器208 中的数据记录在SDRAM300中。在将数据记录在SDRAM300中时,CPU203向CPU402通知将数 据记录在SDRAM300中一事。当接受通知时0DD400经DRAM接口 405接收记录在SDRAM300 中的数据。而且,由调制解调部406对数据进行调制,利用光拾取器407将数据记录在光盘 408 中。用上述方法,可以不经由主机装置而利用0DD400将SSD200中的数据复制到光盘 408 中。此外,本发明不限定于上述实施例,在实施阶段中在不脱离本发明要旨的范围内 能够使构成要素变形并具体化。例如,在本实施例1中,在SSD200上搭载了串行ATA接口 202,但是也可以将串行ATA接口搭载在0DD400上而不是SSD200上,各驱动器与主机装置 000经由该接口进行数据传送。另外,通过上述实施方式中揭示的多个构成要素的适当组 合,能够形成多种发明。例如,也可以从实施方式中所示的全部构成要素删除几个构成要 素。进一步,也可以对不同实施方式中的构成要素进行适当组合。
权利要求
一种记录再现装置,具有能够进行数据的写入和读出的多个设备,其特征在于所述多个设备,在各设备之间共有暂时记录区域,经由所述暂时记录区域进行所述各设备之间的数据传送;所述多个设备中的第1设备具有与上位装置的连接部,进行与所述上位装置的数据传送;所述多个设备中的所述第1设备以外的其它设备,经由所述第1设备的所述连接部和所述暂时记录区域进行与所述上位装置的数据传送。
2.根据权利要求1所述的记录再现装置,其特征在于 所述记录再现装置所具有的所述多个设备数量为两个。
3.根据权利要求1或2所述的记录再现装置,其特征在于 不经由所述上位装置而进行搭载于所述记录再现装置的各设备之间的数据传送。
4.根据权利要求2或3所述的记录再现装置,其特征在于 所述第1设备是固态驱动器;所述其它设备是光盘驱动器。
5.根据权利要求2或3所述的记录再现装置,其特征在于 所述第1设备是光盘驱动器;所述其它设备是固态驱动器。
6.根据权利要求1 5中任一项所述的记录再现装置,其特征在于 在连接到所述上位装置时,向所述上位装置通知已连接所述多个设备一事。
7.根据权利要求6所述的记录再现装置,其特征在于在利用遵从串行ATA标准的协议连接了所述连接部与所述上位装置时,以利用端口倍 增器功能使所述多个设备与所述上位装置连接的方式向所述上位装置进行通知。
8.根据权利要求1 7中任一项所述的记录再现装置,其特征在于当在所述第1设备与所述其它设备之间或所述主机装置与所述其它设备之间进行数 据传送时;在所述第1设备的CPU与所述其它设备的CPU之间进行数据传送所需的指令的通信, 利用所述暂时记录区域进行数据传送。
9.根据权利要求2 7中任一项所述的记录再现装置,其特征在于当在所述第1设备与所述其它设备之间或所述主机装置与所述其它设备之间进行数 据传送时;利用所述共有的暂时记录区域进行数据传送所需的指令的传送和数据的传送。
全文摘要
本发明涉及一种记录再现装置,课题是减少具有多个设备的记录再现装置的减少耗电。第1设备,具有与主机装置的连接部,与主机装置进行数据传送。另外,第2设备,与第1设备共有暂时记录区域,经由该记录区域,进行第1设备和第2设备之间的数据传送。当第2设备与主机装置进行数据传送时,利用与第1设备共有的暂时记录区域和第1设备的连接部进行数据传送。
文档编号G06F13/38GK101963890SQ20101020491
公开日2011年2月2日 申请日期2010年6月11日 优先权日2009年7月21日
发明者加藤寿宏, 林久纮, 渊肋厚词, 胜木学, 黑河光雄 申请人:日立民用电子株式会社;日立乐金资料储存股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1