一种触控电路、触控面板及显示装置的制造方法

文档序号:8257672阅读:605来源:国知局
一种触控电路、触控面板及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种触控电路、触控面板及显示装置。
【背景技术】
[0002]目前,随着移动显示设备的不断发展,人机互动方式已由原来的机械按键模式发展到触控感知的模式,因此,显示设备中的触控电路起到至关重要的作用。
[0003]在现有技术中,触控面板一般采用如图1所示的触控电路来实现触控面板的触控扫描功能,其电路结构包括多个传输门A、非门B、三态门C等门电路,以及开关晶体管T,而传输门A和非门B电路均需要两个薄膜晶体管组合实现其相应的功能,三态门C电路则需要四个薄膜晶体管实现其功能,因此,触控电路整体上需要约32个薄膜晶体管来实现,其结构比较复杂,所需要的薄膜晶体管数量较多,因而其功耗较大。
[0004]因此,如何简化触控电路的结构,降低触控电路的功耗,是本领域技术人员亟待解决的问题。

【发明内容】

[0005]本发明实施例提供了一种触控电路、触控面板及显示装置,用以解决现有技术中存在的触控电路结构较复杂,功耗较大的问题。
[0006]本发明实施例提供了一种触控电路,包括:输入模块、复位模块、上拉模块、下拉模块、触控信号输出控制模块,其中:
[0007]所述输入模块的控制端与信号输入端相连,输入端与高电平信号端相连,输出端与第一节点相连,所述输入模块用于在所述信号输入端的控制下拉高所述第一节点的电位;
[0008]所述复位模块的控制端与复位信号端相连,输入端与所述第一节点相连,输出端与低电平信号端相连,所述复位模块用于在所述复位信号端的控制下拉低所述第一节点的电位;
[0009]所述上拉模块的控制端与所述第一节点相连,输入端与第一时钟信号端相连,输出端与控制信号输出端相连,所述上拉模块用于在所述第一节点和所述第一时钟信号端的控制下,拉高所述控制信号输出端的电位;
[0010]所述下拉模块连接于所述高电平信号端、所述低电平信号端、第二时钟信号端、第三时钟信号端、所述控制信号输出端以及所述第一节点之间,所述下拉模块用于在所述第二时钟信号端和第三时钟信号端的控制下,同时拉低所述第一节点和所述控制信号输出端的电位;
[0011]所述触控信号输出控制模块连接于所述高电平信号端、所述低电平信号端、所述控制信号输出端、低频信号端、高频信号端、公共电压信号端、截止信号端以及触控信号输出端之间,所述触控信号输出控制模块用于在所述控制信号输出端的控制下,控制所述触控信号输出端选择输出高频信号或公共电压信号。
[0012]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述下拉模块,具体包括:第一下拉单元、第二下拉单元,第一下拉控制单元以及第二下拉控制单元;
[0013]所述第一下拉控制单元连接于所述第二时钟信号端、所述第三时钟信号端、所述高电平信号端、所述低电平信号端、所述第一节点以及第二节点之间,所述第一下拉控制单元用于在所述第二时钟信号端和所述第三时钟信号端的控制下,拉高所述第二节点的电位;
[0014]所述第二下拉控制单元的控制端与所述第一节点相连,输入端与所述第二节点相连,输出端与所述低电平信号端相连,所述第二下拉控制单元用于在所述第一节点的电位被拉高时,拉低所述第二节点的电位;
[0015]所述第一下拉单元的控制端与所述第二节点相连,输入端与所述控制信号输出端相连,输出端与所述低电平信号端相连,所述第一下拉单元用于在所述第二节点的电位被拉高时,拉低所述控制信号输出端的电位;
[0016]所述第二下拉单元的控制端与所述第二节点相连,输入端与所述第一节点相连,输出端与所述低电平信号端相连,所述第二下拉单元用于在所述第二节点的电位被拉高时,拉低所述第一节点的电位。
[0017]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述第一下拉单元,具体包括:第一开关晶体管和第一电容;
[0018]所述第一开关晶体管的栅极与所述第二节点相连,源极与所述控制信号输出端相连,漏极与所述低电平信号端相连;
[0019]所述第一电容连接于所述第二节点和所述低电平信号端之间。
[0020]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述第二下拉单元,具体包括:第二开关晶体管;
[0021]所述第二开关晶体管的栅极与所述第二节点相连,源极与所述第一节点相连,漏极与所述低电平信号端相连。
[0022]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述第一下拉控制单元,具体包括:第三开关晶体管、第四开关晶体管和第五开关晶体管;
[0023]所述第三开关晶体管的栅极与所述第二时钟信号端相连,源极与所述高电平信号端相连,漏极分别与所述第四开关晶体管的源极和所述第五开关晶体管的栅极相连;
[0024]所述第四开关晶体管的栅极与所述第三时钟信号端相连,漏极与所述低电平信号端相连;
[0025]所述第五开关晶体管的源极与所述高电平信号端相连,漏极与所述第二节点相连。
[0026]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述第二下拉控制单元,具体包括:第六开关晶体管;
[0027]所述第六开关晶体管的栅极与所述第一节点相连,源极与所述第二节点相连,漏极与所述低电平信号端相连。
[0028]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述触控信号输出控制模块,具体包括:高频信号输出控制单元、公共电压信号输出控制单元、第三节点上拉单元以及第三节点下拉单元;
[0029]所述第三节点上拉单元的控制端与所述控制信号输出端相连,输入端与所述低频信号端相连,输出端与所述第三节点相连,所述第三节点上拉单元用于在所述控制信号输出端的电位被拉高时,拉高所述第三节点的电位;
[0030]所述第三节点下拉单元的控制端与所述截止信号端相连,输入端与所述第三节点相连,输出端与所述低电平信号端相连,所述第三节点下拉单元用于在所述截止信号端的控制下,拉低所述第三节点的电位;
[0031]所述高频信号输出控制单元的控制端与所述第三节点相连,输入端与所述高频信号端相连,输出端与所述触控信号输出端相连,所述高频信号输出控制单元用于在所述第三节点的电位被拉高时,控制所述触控信号输出端输出高频信号;
[0032]所述公共电压信号输出控制单元连接于所述第三节点、所述低电平信号端、所述高电平信号端、所述公共电压信号端,以及所述触控信号输出端之间,所述公共电压信号输出控制单元用于在所述第三节点的电位被拉低时,控制所述触控信号输出端输出公共电压信号。
[0033]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述第三节点上拉单元,具体包括:第七开关晶体管;
[0034]所述第七开关晶体管的栅极与所述控制信号输出端相连,源极与所述低频信号端相连,漏极与所述第三节点相连。
[0035]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述第三节点下拉单元,具体包括:第八开关晶体管;
[0036]所述第八开关晶体管的栅极与所述截止信号端相连,源极与所述第三节点相连,漏极与所述低电平信号端相连。
[0037]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述高频信号输出控制单元,具体包括:第九开关晶体管和第二电容;
[0038]所述第九开关晶体管的栅极与所述第三节点相连,源极与所述高频信号端相连,漏极与所述触控信号输出端相连;
[0039]所述第二电容连接于所述第三节点和所述触控信号输出端之间。
[0040]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述公共电压信号输出控制单元,具体包括:第十开关晶体管、第十一开关晶体管和第三电容;
[0041]所述第十开关晶体管的栅极与所述第三节点相连,源极分别与所述高电平信号端和所述第十一开关晶体管的栅极相连,漏极与所述低电平信号端相连;
[0042]所述第十一开关晶体管的源极与所述公共电压信号端相连,漏极与所述触控信号输出端相连;
[0043]所述第三电容连接于所述高电平信号端和所述低电平信号端之间。
[0044]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述公共电压信号输出控制单元,还包括:第十二开关晶体管;
[0045]所述第十二开关晶体管的的栅极和源极与所述高电平信号端相连,漏极分别与所述第十开关晶体管的源极和所述第十一开关晶体管的栅极相连。
[0046]在一种可能的实施方式中,本发明实施例提供的上述触控电路中,所述输入模块,具体包括:第十三开关晶体管;
[0047]
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1