一种通用串行总线接口闪存存储器的制作方法

文档序号:6779877阅读:229来源:国知局
专利名称:一种通用串行总线接口闪存存储器的制作方法
技术领域
本实用新型涉及一种通用串行总线接口闪存存储器,即涉及一种用于移动数据存储的USB接口FLASH存储器,是一种应用于台式电脑、笔记本电脑的可移动存储设备,通过USB接口与电脑互连并交换数据。
背景技术
在现有技术中,所采用的外部存储器一直是磁盘。软盘作为一种便于在不同电脑之间进行数据交换的介质,从最初的512K、1.2M,一直发展到现在仍在使用的1.44M。随着计算机技术的发展,大量的图型、音频、视频数据在个人电脑上需要存储和交换。相比之下,1.44M的软磁盘在存储容量上早已无法胜任现在的需要。其次,软盘作为一种磁介质的存储器,读写需要具有机械动作的软盘驱动器进行,它的速度很慢,可靠性也相对较差。除了使用软盘之外,现在还有其它一些设备可以用于移动数据的存储,如可移动硬盘、MO、CD-RW、ZIP盘、SmartMedia卡及CompactFlash卡等,但这些设备各自有不同的缺点,可移动硬盘容易损坏,而ZIP盘、MO、CD-RW、martMedia卡及CompactFlash卡等均需要额外的驱动设备支持,携带使用很不方便。
技术方案 本实用新型的目的在于提供一种移动和使用方便、无需安装额外的驱动器和外接电源、存储容量大、读写速度快及可靠性高的通用串行总线接口闪存存储器,以替代或补充软盘以及现有的移动存储设备。
为了达到上述目的,本实用新型提供了如下的技术方案设计一种通用串行总线接口闪存存储器,通过通用串行总线接口连接电脑和该存储器,电路包括FLASH芯片,电源模块,包含USB接口控制器的微处理器芯片、EEPROM、读写控制电路、USB插槽,USB插槽分别与USB电缆、USB接口及电源相连,FLASH芯片分别与电源、微处理器芯片U1及读写控制电路相连,微处理器芯片U1又分别与EEPROM及读写控制电路相连。
在实施本实用新型的过程中,对于硬件的设计,首先是考虑此外设存储器和计算机之间接口的选择,通用串行总线(英文Universal Serial Bus缩写)是由Intel、Compaq、Digital、IBM、Microsoft、NEC、Northern Telecom等七家世界著名的计算机和通讯公司发起并制定的,USB是应用在PC领域的新型接口技术,它可以将PC机的外围设备方便地联接到主机上。因此,本实用新型采用了USB接口,它利用USB接口来连接电脑和这个外存储器。一方面,它提供数据传输的通道,同时向前述的外存储器提供工作电能。
本实用新型较好的技术方案可以是读写控制电路具有读写保护开关U6,U6与芯片U1和芯片U2相连并短接后接地。读写控制电路的作用是允许把该FLASH存储器设置为“只读”或“读写”两种状态之一,达到防止数据被误删除的目的。具体地说,其电路主要由写保护开关U6组成,U6的1,2,3,4和6脚短接后接地,U6的7脚连接到U1的21脚和U2的19脚。
本实用新型较好的技术方案又可以是电源模块包括芯片U5和多个电容,芯片U5与USB端口U4相连,芯片U5与电容C1相连并通过电容C1接地,芯片U5的引脚3是电源Vcc的输出并通过电容C2、C6、C7、C8、C9和C10接地。电源模块的作用是从USB插槽上的1脚取得+5V电压,进行变换和稳压后提供整个装置的电能供应。具体地说,电源部分主要由芯片U5和多个电容组合而成,芯片U5的2脚接到USB端口U4的1脚,同时芯片U5的2脚还通过电容C1接地,芯片U5的引脚3则是电源的输出Vcc,它为所有电路提供电能,U5的3脚还通过电容C2,C6,C7,C8,C9,C10接地。
本实用新型较好的技术方案也可以是EEPROM具有芯片U3和多个电阻,芯片U3与电源Vcc连接并短接后接地,芯片U3的两脚分别与芯片U1的两脚相连,且芯片U3分别通过呈并联的电阻R6、R7与电源Vcc相连。EEPROM提供该FLASH存储器的部分参数存储空间,它主要由U3和部分电阻构成,其具体连接方式为芯片U3的1脚接至电源Vcc,芯片U3的2,3和7脚短接后接地,芯片U3的5脚接到芯片U1的35脚,6脚接到U1的36脚,同时芯片U3的5、6脚分别通过上拉电阻R6、R7接到电源Vcc。
本实用新型较好的技术方案又可以是FLASH芯片U2的两脚短接后与电源Vcc连接并短接后接地,芯片U2的29,30,31,32,41,42,43和44脚分别与芯片U1的24,25,26,27,28,29,30和31脚相连,芯片U2的7、8、9、16、17和18脚分别与芯片U1的16、40、18、19、17和39脚相连,芯片U2的7、8、18和19脚分别通过电阻R15、R14、R13和R12与电源Vcc连接。所述的FLASH芯片提供了该FLASH存储器的数据存储空间。
本实用新型较好的技术方案也可以是USB插槽分别通过电阻R3、R2和R4与芯片U1连接。USB插槽一方面提供该FLASH存储器的电源,另一方面也是该存储器和电脑连接的通道,其具体的连接方式为引脚2通过电阻R3连接到芯片U1的41脚,引脚3通过电阻R2连接到芯片U1的43脚,同时引脚3通过电阻R4连接到芯片U1的42脚。
本实用新型较好的技术方案还可以是包含USB接口控制器的微处理器芯片U1,芯片U1的10脚与电源Vcc相连并通过7脚接地,芯片U1的13脚还通过电容C3连接到电源Vcc,芯片U1同时通过电阻R1和电阻R5分别接地,芯片U1并分别通过电阻R10和电阻R11与电源Vcc连接,发光二极管LED1的1端与电阻R9相连,其2端接地,芯片U1通过电阻R9与发光二极管LED1的1端相连,晶振Y1和电阻R8并联,晶振Y1的两端分别与芯片U1的两脚相连,晶振Y1的两端分别通过电容C4、C5接地。微控制器U1是该装置的核心元件。
与现有技术相比,本实用新型具有以下明显的优点1、本实用新型的体积小,便于携带;2、本实用新型支持Windows 98/SE,WindowsMe,Windows 2000等多个操作系统,因而,应用范围广;3、本实用新型无需安装额外的驱动器,不需要外接电源,即插即用,带电插拔,因而使用方便;4、其存储容量大,有8M,16M,32M,64M,一直最大到1G,因而适应性强,能适应现代大量图像、音频、视频数据的要求;5、具有较快的读写速度,为软盘的20倍,因而技术效果好;6、具有身份识别和安全加密功能,因而使用安全;7、存储可靠性高,抗震,防潮,保证数据不会丢失。


以下是本实用新型的图面说明图1是基于USB接口的FLASH外存储器的结构示意框图;图2是基于USB接口的FLASH外存储器的电路原理图。
图1中,明确表示了一种通用串行总线接口闪存存储器。
图2中,明确表示了电路中个分电路及元器件的连接关系。
实施方式 以下结合“记忆小闪霸”的具体实施方式
对本实用新型进行更加详细的描述参照图1,其包括FLASH芯片,电源模块,包含USB接口控制器的微处理器芯片、EEPROM、读写控制电路、USB插槽,USB插槽分别与USB电缆、USB接口及电源相连FLASH芯片分别与电源、微处理器芯片U1及读写控制电路相连,微处理器芯片U1又分别与EEPROM及读写控制电路相连。
参照图2,读写控制电路具有读写保护开关U6,U6的1,2,3,4和6脚短接后接地,U6的7脚连接到U1的21脚和U2的19脚;电源部分主要由芯片U5和多个电容组合而成,芯片U5的2脚接到USB端口U4的1脚,同时芯片U5的2脚还通过电容C1接地,芯片U5的引脚3则是电源的输出Vcc,它为所有电路提供电能,U5的3脚还通过电容C2,C6,C7,C8,C9,C10接地;EEPROM主要由芯片U3和部分电阻构成,芯片U3的1脚接至电源Vcc,芯片U3的2,3和7脚短接后接地,芯片U3的5脚接到芯片U1的35脚,6脚接到U1的36脚,同时芯片U3的5、6脚分别通过上拉电阻R6、R7接到电源Vcc;FLASH芯片U2的两脚短接后与电源Vcc连接并短接后接地,芯片U2的29,30,31,32,41,42,43和44脚分别与芯片U1的24,25,26,27,28,29,30和31脚相连,芯片U2的7、8、9、16、17和18脚分别与芯片U1的16、40、18、19、17和39脚相连,芯片U2的7、8、18和19脚分别通过电阻R15、R14、R13和R12与电源Vcc连接;USB插槽电路的引脚2通过电阻R3连接到芯片U1的41脚,引脚3通过电阻R2连接到芯片U1的43脚,同时引脚3通过电阻R4连接到芯片U1的42脚;包含USB接口控制器的微处理器芯片U1,芯片U1的10脚与电源Vcc相连并通过7脚接地,芯片U1的13脚还通过电容C3连接到电源Vcc,芯片U1同时通过电阻R1接地,其37通过电阻R5接地,芯片U1的14、15脚分别通过电阻R10和电阻R11与电源Vcc连接,发光二极管LED1的1端与电阻R9相连,其2端接地,芯片U1的20脚通过电阻R9与发光二极管LED1的1端相连,晶振Y1和电阻R8并联,晶振Y1的两端分别与芯片U1的8、9脚相连,晶振Y1的两端分别通过电容C4、C5接地。
权利要求1.一种通用串行总线接口闪存存储器,通过通用串行总线接口连接电脑和该存储器,其特征在于电路包括FLASH芯片,电源模块,包含USB接口控制器的微处理器芯片、EEPROM、读写控制电路、USB插槽,USB插槽分别与USB电缆、USB接口及电源相连,FLASH芯片分别与电源、微处理器芯片U1及读写控制电路相连,微处理器芯片U1又分别与EEPROM及读写控制电路相连。
2.根据权利要求1所述的存储器,其特征在于读写控制电路具有读写保护开关U6,U6与芯片U1和芯片U2相连并短接后接地。
3.根据权利要求1所述的存储器,其特征在于电源模块包括芯片U5和多个电容,芯片U5与USB端口U4相连,芯片U5与电容C1相连并通过电容C1接地,芯片U5的引脚3是电源Vcc的输出并通过电容C2、C6、C7、C8、C9和C10接地。
4.根据权利要求1所述的存储器,其特征在于EEPROM具有芯片U3和多个电阻,芯片U3与电源Vcc连接并短接后接地,芯片U3的两脚分别与芯片U1的两脚相连,且芯片U3分别通过呈并联的电阻R6、R7与电源Vcc相连。
5.根据权利要求1所述的存储器,其特征在于FLASH芯片U2的两脚短接后与电源Vcc连接并短接后接地,芯片U2的29,30,31,32,41,42,43和44脚分别与芯片U1的24,25,26,27,28,29,30和31脚相连,芯片U2的7、8、9、16、17和18脚分别与芯片U1的16、40、18、19、17和39脚相连,芯片U2的7、8、18和19脚分别通过电阻R15、R14、R13和R12与电源Vcc连接。
6.根据权利要求1所述的存储器,其特征在于USB插槽分别通过电阻R3、R2和R4与芯片U1连接。
7.根据权利要求1所述的存储器,其特征在于包含USB接口控制器的微处理器芯片U1,芯片U1与电源Vcc相连并接地,芯片U1还通过电容C3连接到电源Vcc,芯片U1同时通过电阻R1和电阻R5分别接地,芯片U1并分别通过电阻R10和电阻R11与电源Vcc连接,发光二极管LED1的1端与电阻R9相连,其2端接地,芯片U1通过电阻R9与发光二极管LED1的1端相连,晶振Y1和电阻R8并联,晶振Y1的两端分别与芯片U1的两脚相连,晶振Y1的两端分别通过电容C4、C5接地。
专利摘要本实用新型公开了一种通用串行总线接口闪存存储器,通过通用串行总线接口连接电脑和该存储器,电路包括FLASH芯片,电源模块,包含USB接口控制器的微处理器芯片、EEPROM、读写控制电路、USB插槽,USB插槽分别与USB电缆、USB接口及电源相连,FLASH芯片分别与电源、微处理器芯片U1及读写控制电路相连,微处理器芯片U1又分别与EEPROM及读写控制电路相连,解决了用软盘存储的速度慢、可靠性差且不能适应图像、音频和视频数据的存储和交换问题,具有体积小、应用范围广、使用方便、存储量大、读写速度快、使用安全和可靠性高等优点,广泛应用于各种台式电脑和笔记本电脑。
文档编号G11C16/06GK2495017SQ0123469
公开日2002年6月12日 申请日期2001年8月29日 优先权日2001年8月29日
发明者王伟良, 贾宗铭 申请人:记忆科技(深圳)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1