一种数字信号存储电路的制作方法

文档序号:6767901阅读:263来源:国知局
一种数字信号存储电路的制作方法
【专利摘要】本实用新型公开了一种数字信号存储电路,它包括FLASH阵列、FPGA芯片、DSP处理器、一个用于存储文件系统和参数NOR FLASH和一个光模块,所述的FLASH阵列与FPGA芯片连接,FPGA芯片通过GTX接口与外部总线连接,FPGA芯片通过EMIF接口与DSP处理器连接,DSP处理器与PCI接口连接,DSP处理器还通过与以太网PHY芯片与千兆网口连接;所述的NOR FLASH与FPGA芯片接口连接,所述的光模块一端通过GTX接口和与FPGA芯片连接,另一端与光口连接。本实用新型提供了一种存储速度快,可靠性强,准确性高的一种数字信号存储电路。
【专利说明】_种数字信号存储电路

【技术领域】
[0001]本实用新型涉及存储速度快,可靠性强,准确性高的一种数字信号存储电路。

【背景技术】
[0002]数据采集是计算机智能仪器与外界物理世界联系的桥梁,是获取信息的重要途径。数据采集技术主要指从传感器输出的微弱电信号,经信号调理、模数转换到存储、记录这一过程所涉及的技术。随着计算机和信息技术的飞速发展,信号传输在人们的生产与生活中占据越来越重要的地位,而在计算机和信息技术中,信号一般都是数字信号,数字信号的存储是一个非常重要的环节。
[0003]在数字信号存储中,有两个衡量存储电路或是芯片非常重要的指标,那就是存储速度和误码率,这也是在数据采集、传输、和处理系统中存储模块面临的一个难点,提升数字信号存储电路的存储速度,降低其误码率就变得非常重要,在存储过程中有时候需要对存储的数字信号进行管理,而管理的灵活性和高效性也非常重要。
实用新型内容
[0004]本实用新型的目的在于克服现有技术的不足,提供存储速度快,可靠性强,准确性高的一种数字信号存储电路。
[0005]本实用新型的目的是通过以下技术方案来实现的:一种数字信号存储电路,其特征在于:它包括FLASH阵列、FPGA芯片、DSP处理器、一个用于存储文件系统与参数的NORFLASH和一个用于接收来自FPGA芯片数据并传输给光口的光模块,所述的FLASH阵列与FPGA芯片连接,FPGA芯片通过GTX接口与外部总线连接,FPGA芯片通过EMIF接口与DSP处理器连接,DSP处理器与PCI接口连接,DSP处理器还通过与以太网PHY芯片与千兆网口连接;所述的NOR FLASH与FPGA芯片连接,所述的光模块一端通过GTX接口和与FPGA芯片连接,另一端与光口连接。
[0006]所述的一种数字信号存储电路还包括两个DDR2,其中一个DDR2与FPGA芯片连接,另一个DDR2与DSP处理器连接。
[0007]所述的一种数字信号存储电路还包括一个作为控制接口的CAN接口。
[0008]所述的一种数字信号存储电路,还包括一个状态指示LED。
[0009]所述的FLASH阵列为采用了 BCH纠错编码技术的FLASH阵列。
[0010]所述的FLASH阵列包括多组FLASH芯片。
[0011]所述的多组FLASH芯片为流水线处理结构的FLASH芯片。
[0012]所述的FLASH芯片为采用双页编程技术的FLASH芯片。
[0013]所述的FLASH芯片所述的FLASH芯片包括多个分时利用的核。
[0014]GTX接口接收来自背板的数据,FPGA芯片将接收到的数据存储到FLASH阵列中,NOR FLASH用于存储文件系统和参数,同时电路本身具备千兆以太网和光纤接口,在千兆网口传输的控制命令下,本实用新型可以单独通过FPGA芯片完成对FLASH阵列的回读,再通过GTX接口、光模块、光口进行输出,对数据进行转储。
[0015]所述的数字信号存储电路的存储管理采用高效,灵活的文件系统,通过对FLASH阵列的抽象映射,数据在用户层看来就是对一系列文件,可以进行新建文件,删除文件、回读文件等操作,操作简单容易入手,文件系统负责将文件的操作转换为对存储块的管理。
[0016]在对FLASH芯片进行编程即存储的过程中,采用多级流水线技术、双页编程技术和Interleaved编程技术;所述的多级流水线技术利用FLASH芯片的编程时间间隔,采用多组FLASH芯片构建流水线处理结构;双页编程技术是利用单个FLASH芯片的双页独立特点,实现单位时间内双页同时编程,这种技术能将编程速度提高一倍;Interleaved编程技术则是利用单个芯片多个核的特点,分时利用这些核,从而实现存储速度的提升;
[0017]本实用新型的有益效果是:(1)存储管理采用高效,灵活的文件系统,非常方便,并且可以根据需要对文件进行删除、读取、格式化等操作;(2)采用多项高速存储技术,大大提高了存储速度;(3)采用BCH纠错技术,降低了误码率,误码率〈10_12,提高了存储数据的准确性与可靠性。(4)本实用新型身具备千兆以太网和光纤接口,可以实现对数据进行单独转储。

【专利附图】

【附图说明】
[0018]图1为本实用新型原理框图。

【具体实施方式】
[0019]下面结合附图进一步详细描述本实用新型的技术方案,但本实用新型的保护范围不局限于以下所述。
[0020]如图1所示,一种数字信号存储电路,其特征在于:它包括FLASH阵列、FPGA芯片、DSP处理器、一个用于存储文件系统与参数的NOR FLASH和一个用于接收来自FPGA芯片数据并传输给光口的光模块,所述的FLASH阵列与FPGA芯片连接,FPGA芯片通过GTX接口与外部总线连接,FPGA芯片通过EMIF接口与DSP处理器连接,DSP处理器与PCI接口连接,DSP处理器还通过与以太网PHY芯片与千兆网口连接;所述的NOR FLASH与FPGA芯片连接,所述的光模块一端通过GTX接口和与FPGA芯片连接,另一端与光口连接。
[0021]所述的一种数字信号存储电路还包括两个DDR2,其中一个DDR2与FPGA芯片连接,另一个DDR2与DSP处理器连接。
[0022]所述的一种数字信号存储电路还包括一个作为控制接口的CAN接口。
[0023]所述的一种数字信号存储电路,还包括一个状态指示LED。
[0024]所述的FLASH阵列为采用了 BCH纠错编码技术的FLASH阵列。
[0025]所述的FLASH阵列包括多组FLASH芯片。
[0026]所述的多组FLASH芯片为流水线处理结构的FLASH芯片。
[0027]所述的FLASH芯片为采用双页编程技术的FLASH芯片。
[0028]所述的FLASH芯片所述的FLASH芯片包括多个分时利用的核。
[0029]GTX接口接收来自背板的数据,FPGA芯片将接收到的数据存储到FLASH阵列中,NOR FLASH用于存储文件系统和参数,同时电路本身具备千兆以太网和光纤接口,在千兆网口传输的控制命令下,本实用新型可以单独通过FPGA芯片完成对FLASH阵列的回读,再通过GTX接口、光模块、光口进行输出,对数据进行转储。
[0030]本实用新型采用了自定义的高效,灵活的文件系统,既要使用户对数据管理操作方便,又要满足对FLASH管理的磨损均衡、坏块剔除和无用块回收的功能,通过对FLASH阵列的抽象映射,存储电路数据在用户层看来就是对一系列文件,可以进行新建文件,删除文件和回读文件等操作,操作简单容易入手,文件系统负责将文件的操作转换为对存储块的管理。
[0031]采样频率越来越高,这给后端实时处理带来较大压力;这就对数据传输和实时处理提出了更高的要求,为了满足实时存储的需求,本实用新型采用了多项高速存储技术,如多级流水线技术、双页编程技术和Interleaved编程技术等,多级流水线技术是用利用FLASH芯片的编程时间间隔,采用多组FLASH芯片构建流水线处理结构;双页编程技术是利用单个FLASH芯片的双页独立特点,实现单位时间内双页同时编程,这种技术能将编程速度提高一倍;Interleaved编程技术则是利用单个芯片多个核的特点,分时利用这些核,从而实现存储速度的提升,最高可以满足lGB/s存储速度。
[0032]FLASH由于生产工艺和介质本身的特性,在编程过程中会出现随机性的BIT错误,因此为了保证用户的使用需求,本实用新型采用实时纠错编码技术,保证数据的正确性,根据FLASH的用户手册知,1080个Byte最多出现24个BIT错误,本实用新型采用的BCH纠错编码技术,能对1080个Byte实现多达32个BIT的纠错处理,能最大程度的满足用户需求,
使误码率〈10_12。
【权利要求】
1.一种数字信号存储电路,其特征在于:它包括?“別阵列、??以芯片、03?处理器、一个用于存储文件系统与参数的勵8和一个用于接收来自冲以芯片数据并传输给光口的光模块,所述的阵列与即以芯片连接,??以芯片通过接口与外部总线连接,??以芯片通过211?接口与03?处理器连接,08?处理器与接口连接,08?处理器还通过与以太网?册芯片与千兆网口连接;所述的勵I?与??以芯片连接,所述的光模块一端通过接口和与??以芯片连接,另一端与光口连接。
2.根据权利要求1所述的一种数字信号存储电路,其特征在于:它还包括两个00尺2,其中一个0082与??以芯片连接,另一个0082与03?处理器连接。
3.根据权利要求1所述的一种数字信号存储电路,其特征在于:它还包括一个作为控制接口的接口。
4.根据权利要求1所述的一种数字信号存储电路,其特征在于:它还包括一个状态指示 120。
5.根据权利要求1所述的一种数字信号存储电路,其特征在于:所述的阵列为采用了 8(?纠错编码技术的几…!!阵列。
6.根据权利要求1所述的一种数字信号存储电路,其特征在于:所述的阵列包括多组?“兕芯片。
7.根据权利要求6所述的一种数字信号存储电路,其特征在于:所述的多组芯片为流水线处理结构的芯片。
8.根据权利要求6所述的一种数字信号存储电路,其特征在于:所述的芯片为采用双页编程技术的芯片。
9.根据权利要求6所述的一种数字信号存储电路,其特征在于:所述的芯片所述的芯片包括多个分时利用的核。
【文档编号】G11C29/42GK204204425SQ201420723449
【公开日】2015年3月11日 申请日期:2014年11月27日 优先权日:2014年11月27日
【发明者】龙宁, 张星星 申请人:成都龙腾中远信息技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1