自对准接触部的制作方法

文档序号:6991638阅读:248来源:国知局
专利名称:自对准接触部的制作方法
自对准接触部
背景技术
在集成电路的制造中使用金属氧化物半导体(MOS)晶体管,诸如MOS场效应晶体管(MOSFET)。MOS晶体管包括诸如栅电极、栅极电介质层、间隔体等若干部件以及诸如源区和漏区等扩散区。层间电介质(ILD)通常形成在MOS晶体管之上并且覆盖扩散区。通过接触插塞的方式对MOS晶体管进行电连接,接触插塞通常由诸如钨等金属形成。首先通过对ILD层进行构图以形成向下至扩散区的过孔来制造接触插塞。构图工艺通常是光刻工艺。接下来,将金属沉积在过孔中以形成接触插塞。通过使用同样的或类似的工艺,向下至栅电极形成分离的接触插塞。在接触插塞的制造期间可能发生的一个问题是形成接触部到栅极短路。接触部到栅极短路是当接触插塞未对准并且与栅电极电接触时发生的短路。一种用于防止接触部到栅极短路的常规方法是通过控制定位(registration)和临界尺寸(⑶)。但是不幸的是,对 于具有小于或等于100纳米(nm)的栅极间距(栅极长度+间隔)的晶体管而言,对栅极和接触部尺寸的CD控制需要小于10nm,并且栅极与接触层之间的定位控制也需要小于10nm,以便实现可制造的工艺窗口(process window)。因此,对栅极的接触短路的可能性很高。随着晶体管栅极间距尺寸的进一步缩减,因为临界尺寸变得小得多,所以该问题变得更加普遍。


图IA示出了具有正确对准的沟槽接触部的两个常规的MOS晶体管和衬底。图IB示出了形成到MOS晶体管的扩散区的、导致接触部到栅极短路的未对准的沟槽接触部。图2A示出了根据本发明的一个实施方式的在它们各自的金属栅电极的顶上具有绝缘帽层的两个MOS晶体管和衬底。图2B示出了在具有绝缘帽层的本发明的两个MOS晶体管之间形成的正确对准的沟槽接触部。图2C示出了在具有绝缘帽层的本发明的两个MOS晶体管之间形成的未对准的沟槽接触部,其中未对准未导致接触部到栅极短路。图3A至3C示出了根据本发明的实施方式的、在置换金属栅极工艺之后形成的绝
缘帽层。图4A至4C示出了根据本发明的另一实施方式的、在置换金属栅极工艺之后形成的绝缘帽层。图5A至51示出了在根据本发明的实施方式的、在MOS晶体管的间隔体之上延伸的绝缘帽层的制造工艺。图6A至6F示出了根据本发明的实施方式的、具有阶梯式剖面的金属栅电极的制
造工艺。图7A至7C示出了根据本发明的实施方式的、具有有着阶梯式剖面的金属栅电极和在间隔体之上延伸的绝缘帽层两者的MOS晶体管。
图8A至8F示出了根据本发明的实施方式的接触部侧壁间隔体。图9A至9D示出了根据本发明的实施方式的、在金属栅电极的顶上形成绝缘帽的制造工艺。图IOA至IOG示出了根据本发明的实施方式的、在沟槽接触部的顶上形成金属螺栓(stud)和绝缘间隔体的制造工艺。
具体实施例方式这里描述了用于在金属氧化物半导体(MOS)晶体管的制造期间减少接触部到栅极短路的可能性的系统和方法。在以下描述中,将会使用本领域技术人员通常用来将他们的工作的实质传达给本领域的其他技术人员的术语来描述说明性的实施方式的各方面。然而,对本领域的技术人员而言将更加明显的是,可以仅利用所描述的方面中的一些来实施本发明。出于解释的目的,阐述具体数字、材料和结构,以便提供对说明性的实施方式的透彻理解。然而,对本领域的技术人员而言将更加明显的是,可以在没有具体细节的情况下实施本发明。在其它情况下,省略或者简化众所周知的特征,以免使说明性的实施方式难以理 解。以最有助于理解本发明的方式,将各种操作依次描述为多个分立的操作,然而,不应当将描述的顺序解释为暗示这些操作必须依赖于顺序。更具体地,这些操作无需以所介绍的顺序来执行。图IA示出了衬底100和两个MOS晶体管101。MOS晶体管101包括栅电极102、栅极电介质层104和间隔体108。在衬底100中形成扩散区106。诸如ILD层IlOa和IlOb等层间电介质(ILD)沉积在两个MOS晶体管101之间和周围的区域中。图IA也示出了穿过ILD层110a/b向下形成到扩散区106的沟槽接触部200。通常使用光刻构图工艺接着使用金属沉积工艺,来形成沟槽接触部200。光刻构图工艺和金属沉积工艺是本领域公知的。光刻构图工艺穿过ILD层110a/b向下至扩散区106来蚀刻沟槽开口。诸如电镀、无电镀覆、化学气相沉积、物理气相沉积、溅射或原子层沉积等金属沉积工艺利用诸如钨或铜等金属来填充沟槽开口。在金属之前通常沉积金属衬垫(liner),诸如钽或氮化钽衬垫。诸如化学机械抛光(CMP )等平坦化工艺用于去除任何过量金属并且完成沟槽接触部200的制造。应当注意的是,在本发明的替换实施方式中,可以使用过孔接触部替代沟槽接触部。因此,接触部开口可以是沟槽形或者过孔形,这取决于所使用的构图工艺或具体集成电路工艺的需要。这里描述的本发明的实施方式将涉及接触部沟槽开口和沟槽接触部,但是应当注意的是在任何这些实施方式中,能够使用过孔开口和过孔接触部(也称为接触插塞或过孔插塞)来代替接触部沟槽开口和沟槽接触部。随着集成电路技术的进展,晶体管栅极间距逐渐缩减。该栅极间距缩减导致许多新的、棘手的问题,问题之一是由一侧上的沟槽接触部200和扩散区106与另一侧上的栅电极102之间的相对紧密的间隔引起的增加的寄生电容(在图IA中由“C”表示)。间隔体108倾向于在沟槽接触部200/扩散区106与栅电极102之间提供分隔的块体。诸如氮化硅等常规的间隔体材料几乎起不到减小该寄生电容的作用。不幸的是,寄生电容降低晶体管性能并且增大芯片功率。
由栅极间距缩减所引起的另一棘手的问题是接触部到栅极(CTG)短路的形成。将用于沟槽接触部200的制造工艺设计为防止沟槽接触部200与金属栅电极102物理接触。当这种接触发生时,形成CTG短路,该CTG短路实际上破坏了 MOS晶体管。由于晶体管栅极间距已经缩减到100纳米(nm)以下,所以CTG短路已经变成主要的成品率限制因素。当前用于减少CTG短路的方法包括控制定位和对具有较小临界尺寸的接触部进行构图。然而,由于栅极间距已经缩减 ,所以定位要求变得非常难以与现有技术相适应。例如,栅极间距小于或等于IOOnm的晶体管需要小于IOnm的层定位控制和CD控制,以实现可制造的工艺窗口。因此,对栅极的接触短路的可能性非常高。图IB示出了当沟槽接触部200未对准时发生的情况。使用了相同的光刻工艺,但是如图所示,沟槽接触部200的形成位置不完全处于两个间隔体108之间的区域内。未对准导致沟槽接触部200与栅电极102之一物理接触,从而产生接触部到栅极短路。根据本发明的实施方式,绝缘帽栅电极可以用于最小化接触部到栅极短路的可能性。在一个实施方式中,绝缘帽层形成在栅电极102的顶上,并且在MOS晶体管101的间隔体108内。在本发明的一些实施方式中,绝缘帽能够占据间隔体之间存在的很大部分体积。例如,绝缘帽能够占据间隔体之间存在的体积的10%至80%间的任何比例,但是通常占据体积的20%至50%。栅电极和栅极电介质层占据大部分的剩余体积。以下描述可以用于形成绝缘帽的材料。图2A示出了根据本发明的一个实施方式的绝缘帽金属栅电极。图2A中示出了衬底100,在衬底100上形成MOS晶体管101。衬底100可以是通过使用体硅衬底或绝缘体上硅子结构而形成的晶体半导体衬底。在其它实施方式中,可以使用替代材料来形成半导体衬底,替代材料可以与或不与硅结合,其包括但不限于锗、锑化铟、碲化铅、砷化铟、磷化铟、砷化镓、锑化镓或其它III-V族材料。虽然这里描述了可以形成衬底的材料的几个示例,但是可以用作可以在其上构建半导体器件的基础的任何材料都落入本发明的精神和范围内。如图2A中所示,每个MOS晶体管101可以是平面晶体管,或者可以是诸如双栅极或三栅极晶体管等非平面晶体管。虽然这里描述的实施方式例示了平面晶体管,但是本发明不限于平面晶体管。本发明的实施方式也可以用于非平面晶体管,包括但不限于FinFET或三栅极晶体管。每个MOS晶体管101包括由以下三层所形成的栅极叠置体栅极电介质层104、栅电极层102和绝缘帽层300。栅极电介质层104可以由诸如二氧化硅或高k材料等材料形成。可以在栅极电介质层104中使用的高k材料的示例包括但不限于氧化铪、氧化娃铪、氧化镧、氧化招镧、氧化错、氧化娃错、氧化钽、氧化钛、氧化钛银钡、氧化钛钡、氧化钛锶、氧化钇、氧化铝、氧化钽钪铅和铌锌酸铅。在一些实施例中,栅极电介质层104的厚度可以在约I埃(A)至约50埃之间。在另一实施例中,可以在栅极电介质层104上执行诸如退火工艺等附加工艺,以便在使用闻k材料时提闻其质量。栅电极层102形成在栅极电介质层104上并且可以至少由P型功函数金属或N型功函数金属构成,这取决于晶体管是PMOS晶体管还是NMOS晶体管。在一些实施方式中,栅电极层102可以由两层或更多层金属层构成,其中至少一层金属层是功函数金属层,并且至少一层金属层是填充金属层。对于PMOS晶体管而言,可以用于栅电极的金属包括但不限于钌、钯、钼、钴、镍和导电金属氧化物(例如氧化钌)。P型金属层将允许形成具有约4. 9eV至约5. 2eV之间的功函数的PMOS栅电极。对于NMOS晶 体管而言,可以用于栅电极的金属包括但不限于铪、锆、钛、钽、铝、这些金属的合金以及诸如碳化铪、碳化锆、碳化钛、碳化钽和碳化铝等这些金属的碳化物。N型金属层将允许形成具有约3. 9eV至约4. 2eV之间的功函数的NMOS栅电极。绝缘帽层300形成在栅电极层102上,并且可以由包括但不限于以下材料的材料形成氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅、其它氮化物材料、其它碳化物材料、氧化铝、其它氧化物材料、其它金属氧化物、氮化硼、碳化硼以及其它低k电介质材料或掺杂有碳、氮和氢中的一种或多种的低k电介质材料。以下将更详细地描述绝缘帽层300。一对间隔体108把栅极叠置体围住。间隔体108可以由诸如氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅和氮氧化硅等材料形成。用于形成间隔体的工艺是本领域公知的,并且通常包括沉积和蚀刻工艺步骤。扩散区106形成在邻近MOS晶体管101的栅极叠置体的衬底100内。对于每个MOS晶体管101而言,一个邻近的扩散区106起到源区的作用,而另一个邻近的扩散区106起到漏区的作用。可以使用本领域公知的方法或工艺来形成扩散区106。在一个实施方式中,可以将诸如硼、铝、锑、磷或砷等掺杂剂注入衬底100中,以形成扩散区106。在另一实施方式中,首先,可以蚀刻衬底100以在扩散区106的位置处形成凹槽。然后,可以进行外延沉积工艺来利用诸如硅锗或碳化硅等硅合金填充凹槽,由此形成扩散区106。在一些实施方式中,可以用诸如硼、砷或磷等掺杂剂对外延沉积的硅合金进行原位掺杂。在另一实施方式中,可以将替代材料沉积到凹槽中,以形成扩散区106。在MOS晶体管101之上沉积一层或多层ILD层110a/b。可以使用诸如低k电介质材料等以其在集成电路结构中的适用性而闻名的电介质材料来形成ILD层110a/b。可以使用的电介质材料的示例包括但不限于二氧化硅(SiO2 )、掺杂碳氧化物(⑶O)、氮化硅、诸如八氟环丁烷或聚四氟乙烯等有机聚合物、氟硅酸盐玻璃(FSG)以及诸如倍半硅氧烷、硅氧烷或有机硅酸盐玻璃等有机硅酸盐。ILD层110a/b可以包括气孔(pore)或其它空隙(void),以进一步减小其介电常数。也被称为接触部构图的沟槽接触部200的制造至少涉及光刻工艺和蚀刻工艺。光刻工艺形成限定沟槽接触部200的位置的光刻胶硬掩膜。光刻工艺从在ILD层IlOb上沉积光刻胶材料开始。将所沉积的光刻胶层通过经构图的光掩模而暴露于紫外线辐射,其中图案限定沟槽接触部200。然后对光刻胶层进行显影,以形成包括待形成沟槽接触部200的开口的光刻胶硬掩膜层。应当注意的是,光刻工艺是本领域公知的,并且此描述仅是典型的光刻工艺的简要概述。已经省略了许多诸如烘烤和对准步骤等中间步骤。—旦将光刻胶硬掩膜设置在限定沟槽接触部200的位置,就进行蚀刻工艺。蚀刻剂蚀刻ILD层110a/b被光刻胶硬掩膜中的开口(诸如用于沟槽接触部200的开口)暴露出来的部分。由此,蚀刻剂将沟槽开口向下蚀刻至扩散区106。所使用的蚀刻工艺可以是常规的化学湿法蚀刻工艺或等离子体干法蚀刻工艺。进行蚀刻工艺一段时间(表示为Tetqi),该一段时间足以蚀刻ILD层110—直向下至扩散区106。然后,用上述的一种或多种金属填充所蚀刻的沟槽开口,以形成沟槽接触部200。根据本发明的实施方式,绝缘帽层300的厚度足以在沟槽接触部200的制造期间、当接触部沟槽开口在绝缘帽层之上对准时保护金属栅电极102,使其不被暴露。而且,绝缘帽层300的厚度足以在形成沟槽接触部200后使金属栅电极102与沟槽接触部200电隔离。在本发明的一个实施方式中,该厚度的范围可以从5nm至50nm。在另一实施方式中,绝缘帽层的高度可以占栅极叠置体的整个高度的20%至80%。用于形成接触部沟槽开口的蚀刻工艺对绝缘帽层300是选择性的。这意味着湿法或干法蚀刻化学试剂(chemistry)会蚀刻ILD层110a/b的材料,但是会选择性地停止并且与绝缘帽层300以及侧壁间隔体108自对准。根据本发明的实施方式,绝缘帽层300的厚度也足以经受整个Tetch期间的蚀刻工艺,而不暴露下面的金属栅电极102。也就是说,绝缘帽层300的初始厚度足以经受蚀刻ILD层110a/b —直向下至扩散区106所需的时间段期间的蚀刻工艺,而不会使绝缘帽层300的任何部分的厚度减小至将允许金属栅电极102与随后形成的沟槽接触部200之间的电导性的厚度。在蚀刻工艺后,绝缘帽层300与间隔体108的组合使金属栅电极102与沟槽接触部200电隔离,由此消除了 CTG短路。存在多种不同的形成本发明的绝缘帽层300的方法。在本发明的一个实施方式中(其中使用先栅极工艺来形成栅电极102),首先在衬底上沉积均厚(blanket)电介质层。接着,均厚电极层沉积在电介质层的顶上。最后,均厚绝缘层形成在电极层的顶上。用于沉积电介质层、电极层和绝缘层的沉积工艺是本领域公知的,可以包括但不限于诸如电镀、无电镀覆、化学气相沉积、原子层沉积、物理气相沉积和溅射等工艺。然后使用诸如光刻工艺等常规的构图工艺蚀刻所述三层,以形成由栅极电介质层104、栅电极层102和绝缘帽层300构成的栅极叠置体。然后在栅极叠置体的相对侧上形成间隔体108和扩散区106。在栅极叠置体、间隔体108和扩散区110之上沉积ILD层110a。随后可以如上所述地形成沟槽接触部200。在先栅极工艺的替代实施方式中,可以沉积均厚电介质层和均厚电极层并对其进行构图以形成由栅极电介质层104和栅电极102构成的栅极叠置体。可以在栅极叠置体的任一侧上形成一对间隔体108和扩散区106。接着,可以执行蚀刻工艺,以使金属栅电极102凹入间隔体108内,由此减小金属栅电极102的厚度。金属栅电极102的凹入导致间隔体108之间的沟槽的形成,其中沟槽的底表面对应于凹入的金属栅电极102的顶表面。金属蚀刻工艺之后是绝缘材料沉积工艺,所述绝缘材料沉积工艺沉积绝缘材料的均厚层并且填充间隔体108之间的沟槽。诸如化学机械平坦化工艺等抛光工艺用于向下抛光绝缘材料层,并且大体上去除间隔体108外部的任何绝缘材料。该过量绝缘材料的去除产生了大体上包含在间隔体108内的绝缘帽层300。在本发明的另一实施方式中,诸如置换金属栅极工艺等后栅极工艺用于形成栅电极。在此实施方式中,首先可以沉积均厚电介质层和均厚伪电极层,并对其进行构图以形成由栅极电介质层104和伪栅电极(未示出)构成的栅极叠置体。应当注意的是术语“伪”用于表示该层实际上是牺牲层。伪层中所使用的材料可以与非伪层中所使用的材料相同或不同。例如,伪电极层可以由实栅电极中所使用的多晶硅构成。可以在栅极叠置体的任一侧 上形成一对间隔体108和扩散区106。接着,可以将伪栅电极蚀刻出来,从而在间隔体108之间和栅极电介质层104的顶上形成沟槽。随后,可以沉积电极金属层,以填充沟槽。可以向下抛光电极金属层以去除间隔体108外部的金属,并且将电极金属限制至间隔体108之间的沟槽,由此形成金属栅电极102。
如上所述,执行蚀刻工艺,以使金属栅电极102凹入间隔体108内。金属栅电极102的凹入导致在间隔体108之间的沟槽的形成。绝缘材料沉积工艺填充沟槽,抛光工艺用于向下抛光绝缘材料层并且大体上去除间隔体108外部的任何绝缘材料。这产生了大体上包含在间隔体108内的绝缘帽层300。图2B示出了在具有绝缘帽层300的两个MOS晶体管之间正确对准的沟槽接触部200。在此示例中,未使用绝缘帽300。图2C示出了在具有绝缘帽层300的两个MOS晶体管之间形成的未对准的沟槽接触部200。如图所示,部分未对准的沟槽接触部200直接位于栅电极102之上。然而,与图IB中所示的现有技术晶体管不同,由于绝缘帽层300的使用,避免了 CTG短路。绝缘帽层300使金属栅电极102与未对准沟槽接触部200电隔离,这使得沟槽接触部200 “自对准”。图3A至3C示出了图2A的晶体管基础上的细微变型。在图3A中,使用不同的置换金属栅极工艺的实施方式来形成晶体管。在此实施方式中,将均厚伪电介质层和均厚伪电极层沉积在衬底上。这里,伪电极层可以由多晶硅构成,而伪电介质层可以由二氧化硅构 成,多晶硅和二氧化硅两者都用于实栅电极和实栅极电介质层中。蚀刻这两层伪层以形成由伪栅极电介质层和伪栅电极层构成的栅极叠置体。然后在栅极叠置体的相对侧上形成间隔体108和扩散区106。在栅极叠置体、间隔体108和扩散区106之上沉积ILD层110a。将ILD层IlOa平坦化,以暴露伪电极层。接着,使用一种或多种蚀刻工艺来去除伪电极层和伪栅极电介质层。伪层的去除在间隔体108之间产生沟槽。衬底100形成沟槽的底表面。使用化学气相沉积工艺或原子层沉积工艺来将新的高k栅极电介质层104沉积在沟槽中。如图3A中所示,沿沟槽的底部和侧壁沉积高k栅极电介质层104,由此形成“U”形栅极电介质层104。接着,在高k栅极电介质层104的顶上沉积金属栅电极层102。用于形成金属栅电极102的工艺是本领域公知的。根据本发明的实施方式,最终的金属栅电极102未完全填充沟槽。在一个实施方式中,金属栅电极102可以首先完全填充沟槽,而随后可以使用蚀刻工艺来使金属栅电极102凹入。在另一实施方式中,金属栅电极沉积工艺仅用金属栅电极102部分填充沟槽。在这两个实施方式中,沟槽保持在间隔体108之间最终的金属栅电极102之上。最后,使用绝缘材料沉积工艺来沉积填充间隔体108之间的沟槽的绝缘材料的均厚层。随后,使用诸如化学机械平坦化工艺等抛光工艺来向下抛光绝缘材料层,并且大体上去除间隔体108外部的任何绝缘材料。该过量绝缘体的去除产生了大体上限制在间隔体108内的绝缘帽层300。如图3A中所示,绝缘帽300也限定在栅极电介质层104的侧壁部分内。图3B示出了在具有绝缘帽层300的两个MOS晶体管之间正确校准的沟槽接触部200。图3C示出了在具有绝缘帽层300的两个MOS晶体管之间形成的未对准的沟槽接触部200。另外,部分未对准的沟槽接触部200直接位于栅电极102之上。由于使金属栅电极102与未对准的沟槽接触部200电隔离的绝缘帽层300的使用,避免了 CTG短路。图4A至4C示出了图3A的晶体管基础上的细微变型。在图4A中,再次使用置换栅极工艺来形成具有“U”形栅极电介质层104的晶体管。首先,使用与以上针对图3A所详细描述的相同的工艺来形成栅电极层102和栅极电介质层104。与图3A不同,在该实施方式中,在绝缘帽层300的制造之前,使“U”形栅极电介质层104和金属栅电极102两者都凹入。可以使用一种或多种蚀刻工艺来使两种结构都凹入。然后,如图4A中所示,使用与以上针对图3A所描述的相同的工艺来形成绝缘帽300,并且绝缘帽300位于栅电极102和部分栅极电介质层104的顶上。图4B示出了在具有绝缘帽层300的两个MOS晶体管之间正确对准的沟槽接触部200。图4C示出了在具有绝缘帽层300的两个MOS晶体管之间形成的未对准沟槽接触部200。此外,部分未对准沟槽接触部200直接位于栅电极102之上。由于绝缘帽层300的使用,避免了 CTG短路,该绝缘帽层300使金属栅电极102与未对准的沟槽接触部200电隔尚。
管一起使用的替代的绝缘帽层的制造。首先,图5A示出了包括伪栅电极500和伪栅极电介质层502的两个MOS晶体管。还示出了通常由氮化硅形成的一对间隔体108。根据本发明的实施方式,执行一种或多种蚀刻工艺,以使伪栅电极层500和间隔体108两者部分地凹入。在图5B中示出了该双凹槽。用于使伪栅电极500凹入的蚀刻化学试剂可以与用于使间隔体108凹入的蚀刻化学试剂不同。所使用的蚀刻工艺可以是湿法蚀刻、干法蚀刻或其组合。当已经使伪栅电极500和间隔体108凹入时,在ILD层IlOa内形成沟槽503a,其中,伪栅电极500和间隔体108的顶表面形成沟槽的底部。转向图5C,执行一种或多种蚀刻工艺来完全去除伪栅电极层500和伪栅极电介质502。用于完全去除伪栅电极500和伪栅极电介质层的蚀刻工艺是本领域公知的。此外,这些蚀刻可以是湿法蚀刻、干法蚀刻或其组合。如图5C中所示,沟槽503a现在要深得多,并且沟槽503a的横截面剖面在沟槽503a的顶部相对较宽,而在沟槽503a的底部则相对较窄。完全去除伪栅电极500和伪栅极电介质层502,由此暴露衬底100的顶部。在图中,在沟槽503a中沉积栅极电介质层104和金属栅电极层102。诸如CVD或ALD工艺等共形沉积工艺通常用于栅极电介质层104的沉积,由此产生覆盖沟槽503a的侧壁和底表面的共形电介质层104。金属栅电极层102填充沟槽503a的剩余部分。在本发明的一些实施方式中,金属栅电极层102可以由两层或更多层金属(例如,功函数金属层和填充金属层)构成。在置换金属栅极工艺流程中,以金属栅极材料来填充窄栅极沟槽是非常有挑战性的,特别是对于具有小于或等于22nm的栅极宽度的晶体管而言。在这里,图5A至中所描述的工艺流程通过加宽顶部处的沟槽开口来增强固有的填充特性而不影响底部的窄沟槽宽度。因此,在顶部具有相对较宽的开口的沟槽503a的横截面剖面产生具有较少空隙或其它缺陷的改善的金属栅电极沉积。接着,如图5E中所示,使金属栅电极层102和栅极电介质层104凹进,以形成沟槽503b。此外,可以使用一种或多种蚀刻工艺(湿法或干法)来使栅电极层102和栅极电介质层104两者凹进。所使用的蚀刻工艺必须对ILD层IlOa是选择性的。使金属栅电极102凹进直到其顶表面与间隔体108的顶表面相平或者在间隔体108的顶表面以下。虽然在图
中部分金属栅电极102在间隔体108的顶部上,但重要的是在图5E中,在使金属栅极102凹进之后,金属栅电极102没有保持在间隔体108的顶部之上的部分。这是因为金属栅电极102保持在间隔体108的顶上的任何部分最终都可以形成与未对准的沟槽接触部的CTG短路。
转向图5F,绝缘材料沉积工艺填充沟槽503b,并使用抛光工艺来向下抛光绝缘材料层,并且大体上去除沟槽503b外部的任何绝缘材料。这产生大体上包含在沟槽503b内的绝缘帽层504。由于绝缘帽层504在间隔体108上横向延伸,所以绝缘帽层504具有蘑菇形顶部的外形。绝缘帽层504通过在栅极间隔体108之上延伸来改善接触部到栅极容限(margin)。绝缘帽层504可以由包括但不限于以下材料的材料形成氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅、其它氮化物材料、其它碳化物材料、氧化铝、其它氧化物材料、其它金属氧化物和低k电介质材料。图5G示出了覆盖绝缘帽层504并且位于第一 ILD层IlOa顶上的附加ILD层IlOb的沉积。图5H示出了已经穿过ILD层IlOa和IlOb向下制造至扩散区106的沟槽接触部200。已经在相邻晶体管的间隔体108之间正确对准了图5H的沟槽接触部200。图51示出了未对准的沟槽接触部200。如图所示,即使沟槽接触部200位于金属栅电极102的顶部上,绝缘帽层504通过使金属栅电极102与未对准的沟槽接触部200电隔离来保护金属栅电极102并且防止CTG短路形成。由绝缘帽层504所提供的另一优点解决了以上针对图IA所讨论的寄生电容问题。寄生电容问题是由一侧上的沟槽接触部200和扩散区106与另一侧上的栅电极102之间的相对较紧密的间隔所引起的。间隔体108倾向于在沟槽接触部200/扩散区106与栅电极102之间提供分隔的块体,但是诸如氮化硅等常规间隔体材料几乎起不到减小该寄生电容的作用。然而,因为产生用于沟槽接触部200的接触部沟槽开口的蚀刻工艺对氮化硅是选择性的,所以仍使用氮化硅。根据本发明的该实施方式,可以在间隔体108中使用除了氮化硅以外的材料。在这里,横向延伸的绝缘帽层504在用于制造沟槽接触部200的蚀刻工艺期间保护下面的间隔体108。这些蚀刻工艺通常是各向异性的工艺,因此,蚀刻化学试剂仅需要对绝缘帽层504是选择性的。然后,绝缘帽层504能够保护下面的间隔体108。所以在各向异性工艺的情况下,绝缘帽层504的使用意味着蚀刻化学试剂不一定需要对在间隔体108中使用的材料是选择性的。这去除了对间隔体材料的选择上的任何约束,并且允许使用对于电容而言最优化的材料。例如,诸如氮氧化硅(SiON)、掺杂碳的氮氧化硅(SiOCN)或低k电介质材料等材料可以用在间隔体108中,以减小关于寄生电容的问题。图6A至6F示出了根据本发明实施方式的、与绝缘帽层结合的阶梯式金属栅电极的形成。首先,图6A示出了包括伪栅电极500和伪栅极电介质层502的两个MOS晶体管。转向图6B,执行一种或多种蚀刻工艺以完全去除伪栅电极500和伪栅极电介质层502。用于完全去除伪栅电极500和伪栅极电介质的蚀刻工艺是本领域公知的。完全去除伪栅电极500与伪栅极电介质502,由此暴露衬底100的顶部。图6C示出了双金属栅电极层的沉积,双金属栅电极层为共形金属栅电极层102a和可以是共形的或可以是不共形的第二金属层102b。可以使用诸如化学气相沉积或原子层沉积等共形沉积工艺来沉积初始金属栅电极层102a。也可以使用诸如物理气相沉积或溅射等其它工艺。使用诸如化学气相沉积、原子层沉积、物理气相沉积、溅射等常规沉积工艺或 甚至诸如电镀或无电镀覆等工艺来沉积第二金属栅电极102b,因为层102b不需要是共形层。初始的金属栅电极层102a通常是功函数金属层,并且可以使用以上描述的任何功函数金属来形成。第二金属栅电极层102b可以是第二功函数金属层,或者可以是诸如铝、钨或铜等低电阻填充金属层。根据本发明的实施方式,金属栅电极102a中所使用的金属的蚀刻性质与金属栅电极102b中所使用的金属的蚀刻性质不同。转向图6D,蚀刻双金属栅电极层102a和102b,并使其凹进以形成沟槽600,可以在沟槽600中制造绝缘帽层。根据本发明的实施方式,蚀刻工艺所去除金属层102a的部分大于去除金属层102b的部分。如图6D中所示,这产生了金属栅电极102的阶梯式或子弹式剖面。整个金属栅电极102的中间部分相对厚于整个金属栅电极102的外部边缘部分。也就是说,金属栅电极102的中间部分的高度相对大于金属栅电极102的侧面部分的高度。金属栅电极102的该阶梯式剖面提供了如以下将在图6F中解释的优点。在一个实施方式中,使用单个蚀刻工艺,该单个蚀刻工艺蚀刻金属栅电极层102a 的速率比蚀刻金属栅电极层102b的速率快。换句话说,蚀刻化学试剂对金属栅电极102b更有选择性。在另一实施方式中,可以使用两种蚀刻工艺,一种用于金属层102a,而另一种则用于金属层102b。如果使用两种蚀刻工艺,则相对于金属层102b,必须去除金属层102a更大的部分。因此,在一个实施方式中,两种蚀刻工艺中的第一种可以对金属层102b是选择性的,而两种蚀刻工艺中的第二种可以对金属层102a是选择性的。所使用的蚀刻工艺可以是湿法蚀刻、干法蚀刻或两者的结合。本领域的普通技术人员会理解,对于在金属层102a和102b中所使用的几乎任意金属对而言,可以发现能区分这两种金属的湿法或干法化学蚀刻。如图6E中所示,绝缘材料沉积工艺填充沟槽600,并且使用抛光工艺来向下抛光绝缘材料层,并且大体上去除沟槽600外部的任何绝缘材料。这产生了大体上包含在沟槽600内的绝缘帽层602。由于金属栅电极102的阶梯式剖面,绝缘帽层602的外部边缘相对较厚,而其中间部分则相对较薄。绝缘帽层602可以由包括但不限于以下材料的材料形成氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅、其它氮化物材料、其它碳化物材料、氧化铝、其它氧化物材料、其它金属氧化物和低k电介质材料。图6F示出了未对准的沟槽接触部200。如图所示,即使沟槽接触部200位于金属栅电极102的顶部上,绝缘帽层602通过使金属栅电极102与未对准沟槽接触部200电隔离来保护金属栅电极102并且防止CTG短路形成。金属栅电极102的阶梯式剖面提供至少两个优点。第一,阶梯式剖面使得绝缘帽层602的较厚部分位于金属栅电极102与沟槽接触部200之间,由此提供强的电隔离。第二,阶梯式剖面使得金属栅电极102的中间部分保持较厚,由此通过增加金属栅电极102的金属含量来使其电阻降低。在本发明的各个实施方式中,可以通过设法使金属栅电极102的中间部分的体积或宽度最大化、同时保持金属栅电极102与未对准沟槽接触部200的电隔离来优化阶梯式剖面。在一些实施方式中,这可以通过增加金属栅电极102b的尺寸或厚度来完成。在另一实施方式中,这可以通过以下方式来完成使用多于两层金属栅电极层,以便更精细地设计阶梯式剖面。根据本发明的另一实施方式,图7A至7C示出了将图5F的宽绝缘帽层504与图6D至6F的阶梯式剖面金属栅电极102结合的MOS晶体管的制造。从图5C中所示的结构开始,如图7A中所示,沉积双金属栅电极层。一层是共形金属栅电极层102a,而另一层是可以是共形的或可以是不共形的第二金属层102b。初始的金属栅电极层102a通常是功函数金属层,而第二金属栅电极层102b可以是第二功函数金属层或者可以是填充金属层。根据本发明的实施方式,金属栅电极102a中所使用的金属的蚀刻性质与金属栅电极102b中所使用的金属的蚀刻性质不同。转向图7B,蚀刻双金属栅电极层102a和102b以及栅极电介质层104并且使其凹进。蚀刻工艺对金属栅电极102b是选择性的。如图7B中所示,这产生了金属栅电极102的阶梯式剖面。整个金属栅电极102的中间部分相对厚于整个金属栅电极102的外部边缘部分。

然后,沉积绝缘材料并将其平坦化,以在每个金属栅电极102的顶上形成绝缘帽层700。这在图7C中示出。图7C中还示出了未对准的沟槽接触部200。金属栅电极102的阶梯式剖面允许绝缘帽层700的较厚部分将金属栅电极102与沟槽接触部200电隔离。阶梯式剖面也使得金属栅电极102的中间部分保持较厚,由此减小电阻。在该实施方式中,绝缘帽层700在凹进的间隔体108之上延伸,由此在沟槽接触部200蚀刻工艺期间保护间隔体,并且允许在间隔体108中使用被最优化以减小沟槽接触部200与金属栅电极102之间的寄生电容的材料。图8A至8F示出了本发明的另一实施方式,其中接触部侧壁间隔体用于减少CTG短路并且用于改善寄生电容问题。图8A示出了已经穿过ILD层IlOa和IlOb向下蚀刻至扩散区106的接触部沟槽开口 800。如以上所解释的,光刻构图和蚀刻工艺用于形成接触部沟槽开口 800。图8A中还示出了已经形成在接触部沟槽开口 800的底部的硅化物层802。为了制造硅化物层802,可以使用诸如溅射沉积工艺或ALD工艺等常规金属沉积工艺来至少沿接触部沟槽开口 800的底部形成共形金属层。通常,也会在接触部沟槽开口 800的侧壁上沉积金属。该金属可以包括镍、钴、钽、钛、钨、钼、钯、铝、钇、铒、镱或者作为硅化物的良好备选材料的任何其它金属中的一种或多种。随后,可以进行退火工艺以使得金属与扩散区106反应并形成硅化物层802。可以使用已知的工艺来选择性地去除任何未反应的金属。硅化物层802减小了之后形成的沟槽接触部200与扩散区106之间的电阻。图SB示出了根据本发明实施方式的、沿接触部沟槽开口 800的侧壁形成的一对接触部侧壁间隔体804。可以使用与栅极间隔体108的制造相似的沉积和蚀刻工艺来形成接触部侧壁间隔体804。例如,在接触部沟槽开口 800内可以沉积绝缘材料的共形层,由此产生了沿接触部沟槽开口 800的侧壁和底部表面沉积的绝缘材料。该绝缘材料可以是氧化硅、氮化硅、氮氧化硅(SiON)、掺杂碳的氮氧化硅(SiOCN)、任何其它氧化物、任何其它氮化物或任何低k电介质材料。接着,使用各向异性蚀刻工艺,以从接触部沟槽开口 800以及诸如ILD层IlOb的表面等其它区域去除绝缘材料。这产生了图SB中所示的接触部侧壁间隔体 804。本领域的技术人员将会理解,分离构图工艺可以用于形成向下至金属栅电极102的过孔,以便形成栅极接触部。该分离构图方法通常包括用牺牲的光可限定的光刻胶层涂覆晶片、蚀刻栅极接触部,然后用湿法或干法清洗工艺或其某种组合来去除光刻胶。通常在形成了接触部沟槽开口 800后执行该分离的构图工艺,这意味着首先进行光刻胶涂覆,然后湿法或干法清洗化学试剂进入到接触部沟槽开口 800,并且能够侵蚀硅化物层802。因此,根据本发明的实施方式,在进行栅极接触部的构图工艺之前,沉积用于形成间隔体804的绝缘材料的共形层。共形层保持在合适的位置,以保护硅化物层802直到栅极接触部已被构图之后。然后可以进行上述的各向异性蚀刻,以蚀刻共形层并形成间隔体804。应当注意,在接触部侧壁间隔体804的制造之前,即当接触部沟槽开口 800处于其最大宽度处时,形成硅化物层802。通过在形成接触部侧壁间隔体804之前形成硅化物层802,能够形成相对较宽的硅化物层802,以提供诸如较低的固有接触部电阻等较好的电阻性质。如果首先形成接触部侧壁间隔体804,则会有较少的扩散区106暴露于硅化物制造工艺,从而产生相对较短的硅化物层。然后,如在图SC中所示,进行金属沉积工艺,以填充接触部沟槽开口 800并形成沟槽接触部200。如以上所注意到的,金属沉积工艺可以是诸如电镀、无电镀覆、化学气相沉积、物理气相沉积、溅射或原子层沉积等任何金属沉积工艺。所使用的金属可以是提供合适的接触性质的任何金属,诸如钨或铜等。通常在诸如钽或氮化钽衬垫等金属之前沉积金属衬垫。CMP工艺用于去除任何过量金属并完成沟槽接触部200的制造。接触部侧壁间隔体804在栅电极102与沟槽接触部200之间提供附加的保护层。最终的沟槽接触部200的宽度相对窄于使用常规工艺所形成的沟槽接触部200的宽度,由 此减小了 CTG短路的可能性。并且,栅电极102与沟槽接触部200之间的附加绝缘层减小了寄生电容。图8D至8F示出了当接触部未对准时的接触部侧壁间隔体804的制造。图8D示出了穿过ILD层IlOa和IlOb向下蚀刻至扩散区106的未对准的接触部沟槽开口 800。根据本发明的实施方式,绝缘帽层300保护金属栅电极102使其在该蚀刻工艺期间免受暴露。图8D中还示出了已经形成在接触部沟槽开口 800的底部的硅化物层802。以上提供了用于硅化物层802的制造工艺。根据本发明的实施方式,图SE示出了沿的接触部沟槽开口 800的侧壁形成的一对接触部侧壁间隔体804。如以上所解释的,通过沉积并蚀刻绝缘材料的共形层,可以形成接触部侧壁间隔体804。然后,如在图8F中所示,进行金属沉积工艺以填充接触部沟槽开口 800并形成沟槽接触部200。另外在这里,接触部侧壁间隔体804在栅电极102与沟槽接触部200之间提供附加的保护层。接触部侧壁间隔体804在最终的沟槽接触部200与金属栅电极102之间提供更多的分隔,由此减少CTG短路的可能性。而且,在栅电极102与沟槽接触部200之间的附加绝缘层减小了寄生电容。图9A至9D示出了根据本发明实施方式的、用于形成绝缘帽层的另一工艺。图9A不出了具有金属栅电极102和栅极电介质层104的两个MOS晶体管。栅电极层102可以包括两层或更多层(未示出),诸如功函数金属层和填充金属层。虽然所示的栅极电介质层104对应于置换金属栅极工艺,但是以下工艺也可以用于使用先栅极方法所形成的晶体管。如图9A中所示,在金属栅电极102的顶上形成金属帽900。根据本发明的实施方式,使用选择性沉积工艺来形成金属帽900。一些选择性沉积工艺包括但不限于无电镀覆和化学气相沉积。可以选择性沉积的金属包括但不限于钴、镍、钼、铜、多晶硅、钨、钯、银、金和其它贵金属。本领域的技术人员将会理解,选择使用无电工艺还是选择使用CVD工艺将取决于金属栅电极102的成分以及金属帽900中所使用的具体金属。在一个不例中,如果金属栅电极102的顶部部分由铜金属构成,则钴金属能够无电地沉积在铜上。在另一示例中,钨或多晶硅能够通过CVD沉积在金属栅电极102中所使用的几乎任何金属上。在另一示例中,如果金属栅电极102的顶部部分由贵金属构成,则大多数金属可以使用无电工艺而沉积在贵金属上。本领域的普通技术人员将会理解,通常,对于衬底金属和待沉积的金属两者而言,无电工艺需要贵金属。因此,诸如钴、镍、铜、钼、钯、金和银等金属的组合是可能的。转向图9B,ILD层902均厚沉积在ILD IlOa和金属帽900之上。然后使用CMP工艺来使ILD层902和金属帽900两者平坦化,使得它们的顶表面大体上平坦。在ILD沉积之后完成上述工艺,以暴露金属帽900的顶表面。接着,如图9C中所示,使用蚀刻工艺来从ILD层902内去除金属帽900。在一个实施方式中,可以应用湿法蚀刻化学试剂,以去除金属帽900。根据本发明的实施方式,所使用的蚀刻化学试剂必须对ILD层902 和金属栅电极102两者都是选择性的。这允许在对ILD层902和金属栅电极102产生的影响最小的情况下,去除金属帽900。金属帽900的去除在ILD层902内产生空隙904。转向图9D,可以沉积诸如氮化硅层等绝缘层并将其平坦化以填充空隙904,由此形成自对准的绝缘帽层906。该绝缘层通常沉积为填充空隙904并且覆盖ILD层902的均厚层。然后,使用平坦化工艺来去除空隙904外部的任何过量材料。这将绝缘材料限制到空隙904,由此形成绝缘帽层906。绝缘帽层906可以由包括但不限于以下材料的材料形成氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅、其它氮化物材料、其它碳化物材料、氧化铝、其它氧化物材料、其它金属氧化物和低k电介质材料。唯一的约束是绝缘帽层906中所使用的材料与ILD层902中所使用的材料不同。图IOA至IOG示出了根据本发明实施方式的、用于形成沟槽接触部200顶上的自对准的金属螺栓和绝缘间隔体对的工艺,该绝缘间隔体对进一步使金属螺栓与金属栅电极102绝缘。图IOA示出了具有金属栅电极102和栅极电介质层104的两个MOS晶体管。在两个MOS晶体管之间形成沟槽接触部200。如图IOA中所示,金属帽900形成在沟槽接触部200的顶上。根据本发明的实施方式,使用选择性沉积工艺来形成金属帽900。如以上所注意到的,选择性沉积工艺包括但不限于无电镀覆和化学气相沉积。以上描述的用于金属栅电极102的相同金属和工艺在这里也可以用于沟槽接触部200。金属帽900中所使用的金属和所使用的选择性沉积工艺将取决于沟槽接触部200中所使用的金属。根据本发明的实施方式,选择仅在沟槽接触部200上沉积金属并且不在金属栅电极102上沉积金属的选择性沉积工艺。这能够通过在沟槽接触部200和金属栅电极102中使用不同类型的金属来实现。例如,如果在金属栅电极102中使用铝并且在沟槽接触部200中使用贵金属,则选择性沉积工艺可以用于仅在沟槽接触部200中的贵金属上沉积金属帽900。在这里,上述贵金属的相同组合也同样行得通。在本发明的一些实施方式中,当在金属栅电极102中使用诸如铝、钨、钥、钛、钽、氮化钛或多晶硅等活性金属时,可以在沟槽接触部200中使用诸如钴、镍、铜、钼、钯、金和银等贵金属。转向图10B,在ILD IlOa和金属帽900之上均厚沉积ILD层902。然后,使用CMP工艺来使ILD层902和金属帽900两者平坦化,并且使它们的顶表面大体上相平。在ILD沉积之后完成以上工艺,以暴露金属帽900的顶表面。接着,如图IOC中所示,使用蚀刻工艺来从ILD层902内刚好去除金属帽900。所使用的蚀刻化学试剂必须对ILD层902和沟槽接触部200两者都是选择性的。这允许在对ILD层902和沟槽接触部200产生的影响最小的情况下,去除金属帽900。金属帽900的去除在ILD层902内产生空隙904。转向图10D,可以在ILD层902之上和空隙904内均厚沉积绝缘层906。绝缘层906可以由包括但不限于以下材料的材料形成氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅、其它氮化物材料、其它碳化物材料、氧化铝、其它氧化物材料、其它金属氧化物和低k电介质材料(包括与ILD层902中所使用的材料相同或相似的材料)。接着,应用诸如各向异性蚀刻工艺等蚀刻工艺,以向下蚀刻绝缘层906并形成间隔体1000。这在图IOE中示出。蚀刻工艺也在两个间隔体1000之间产生沟槽1002。转向图10F,金属沉积工艺用于在间隔体1000之间和沟槽接触部200的顶上的沟槽1002中沉积自对准的金属螺栓1004。在一些实施方式中,该金属沉积工艺可以是另一选择性沉积工艺,而在其它实施方式中,该金属沉积工艺无需是选择性工艺。最后,如图IOG中所示,可以沉积绝缘层并对其进行平坦化,以形成ILD层1006。也将金属螺栓1004的顶部平坦化,使其与ILD层1006相平。根据本发明的实施方式,防止自对准的金属螺栓1004 通过间隔体1000而与栅极短路。因此,这里描述的本发明的实施方式形成了与栅极自对准的蚀刻停止结构,从而防止接触部蚀刻使栅电极暴露从而引起栅极与接触部之间的短路。甚至在接触部图案覆盖栅电极的情况下,也防止了接触部到栅极短路。本发明的实施方式也解决了诸如在沟槽接触部与栅电极之间的寄生电容、从接触部到栅极的电介质层击穿或直接短路、以及在栅极接触部构图期间的对接触部硅化物的侵蚀。因此,绝缘帽层的使用使接触部能够自对准,这提供了鲁棒的可制造工艺。本发明允许对较宽的接触部进行初始构图,其中较宽的接触部对构图限制更加鲁棒。对硅化物-穿透-接触部工艺流程而言,也期望较宽的接触部。这不仅消除了接触部到栅极短路这一主要成品率限制因素,而且也缓和了对接触部构图的主要限制,并且允许更大的可变性。从光刻的观点来看,绝缘帽层的使用增大了定位窗口并且允许更大的临界尺寸可变性。从蚀刻观点来看,绝缘帽层的使用使MOS晶体管的制造工艺对不同剖面、不同临界尺寸和沟槽接触部形成期间的ILD的过度蚀刻有更大的耐受性。包括摘要中所描述的内容的、本发明的说明性的实施方式的以上描述不意在穷举或将本发明限制于所公开的精确形式。本领域技术人员将会认识到,这里描述的本发明的特定实施方式和示例是出于说明性的目的,可以在本发明的范围内进行各种等同修改。根据以上的详细描述,可以对本发明作出这些修改。不应当将以下权利要求中所使用的术语理解为将本发明限制于本说明书和权利要求中所公开的具体实施方式
。相反,本发明的范围完全由以下权利要求确定,并且根据已建立的权利要求解释原则来解释以下权利要求。
权利要求
1.一种晶体管,包括 衬底; 在所述衬底上的间隔体对; 在所述衬底上且在所述间隔体对之间的栅极电介质层; 在所述栅极电介质层上且在所述间隔体对之间的栅电极层; 在所述栅电极层上并且在所述间隔体对之间的绝缘帽层;以及 邻近所述间隔体对的扩散区对。
2.根据权利要求I所述的晶体管,其中所述栅极电介质层、所述栅电极层和所述绝缘帽层的组合的高度不超过所述间隔体对的高度。
3.根据权利要求I所述的晶体管,其中沿所述衬底的表面并且沿所述间隔体对的侧壁形成所述栅极电介质层。
4.根据权利要求I所述的晶体管,其中所述绝缘帽层包括氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅或氧化铝。
5.根据权利要求I所述的晶体管,其中所述绝缘帽层包括氮化物材料、碳化物材料、氧化物材料、金属氧化物材料或低k电介质材料。
6.根据权利要求I所述的晶体管,其中所述绝缘帽层包括氮化硼或碳化硼。
7.根据权利要求I所述的晶体管,其中所述绝缘帽层包括掺杂有碳、氮和氢中的一种或多种的低k电介质材料。
8.一种形成晶体管的方法,包括 在衬底上形成栅极电介质层; 在所述栅极电介质层上形成栅电极层; 在所述栅极电介质层和所述栅电极层的相对侧上形成间隔体对; 邻近所述间隔体对形成扩散区对; 使所述栅电极层凹进;以及 在所述间隔体对内的凹进的栅电极层上形成绝缘帽层。
9.根据权利要求8所述的方法,其中所述绝缘帽层的形成包括 在所述凹进的栅电极层之上沉积绝缘材料的均厚层;以及 使所述绝缘材料层平坦化,以形成所述绝缘帽层。
10.根据权利要求8所述的方法,还包括 在形成所述扩散区之后,去除所述栅电极层和所述栅极电介质层,由此在所述间隔体对之间形成沟槽; 沿所述间隔体之间的所述沟槽的侧壁和底表面沉积共形的低k栅极电介质层;以及 在使所述金属栅电极凹进之前在所述低k栅极电介质层上沉积金属栅电极层。
11.根据权利要求8所述的方法,其中所述绝缘帽层包括氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅或氧化铝。
12.根据权利要求8所述的方法,其中所述绝缘帽层包括氮化物材料、碳化物材料、氧化物材料、金属氧化物材料或低k电介质材料。
13.根据权利要求8所述的方法,其中所述绝缘帽层包括氮化硼或碳化硼。
14.根据权利要求8所述的方法,其中所述绝缘帽层包括掺杂有碳、氮和氢中的一种或多种的低k电介质材料。
15.一种形成晶体管的方法,包括 在衬底上形成栅极叠置体,所述栅极叠置体包括栅极电介质层、在所述栅极电介质层上的栅电极层和在所述栅电极层上的绝缘帽层; 在所述栅极叠置体的相对侧上形成间隔体对;以及 邻近所述间隔体对形成扩散区对。
16.根据权利要求15所述的方法,其中所述绝缘帽层包括氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅或氧化铝。
17.根据权利要求15所述的方法,其中所述绝缘帽层包括氮化物材料、碳化物材料、氧化物材料、金属氧化物材料或低k电介质材料。
18.根据权利要求15所述的方法,其中所述绝缘帽层包括氮化硼或碳化硼。
19.根据权利要求15所述的方法,其中所述绝缘帽层包括掺杂有碳、氮和氢中的一种或多种的低k电介质材料。
20.—种晶体管,包括 衬底; 在所述衬底上的间隔体对; 在所述衬底上且在所述间隔体对之间的栅极电介质层; 在所述栅极电介质层上且在所述间隔体对之间的栅电极层; 位于所述栅电极层的顶上的绝缘帽层,所述绝缘帽层在所述间隔体对的顶表面之上横向延伸;以及 邻近所述间隔体对的扩散区对。
21.根据权利要求20所述的晶体管,其中沿所述衬底的表面并且沿所述间隔体对的侧壁形成所述栅极电介质层。
22.根据权利要求20所述的晶体管,其中所述绝缘帽层包括氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅或氧化铝。
23.根据权利要求20所述的晶体管,其中所述绝缘帽层包括氮化物材料、碳化物材料、氧化物材料、金属氧化物材料或低k电介质材料。
24.根据权利要求20所述的晶体管,其中所述绝缘帽层包括氮化硼或碳化硼。
25.根据权利要求20所述的晶体管,其中所述绝缘帽层包括掺杂有碳、氮和氢中的一种或多种的低k电介质材料。
26.根据权利要求20所述的晶体管,其中所述间隔体对包括氮氧化硅、掺杂碳的氮氧化娃或低k电介质材料。
27.一种形成晶体管的方法,包括 在衬底上形成栅极电介质层; 在所述栅极电介质层上形成栅电极层; 在所述栅极电介质层和所述栅电极层的相对侧上形成间隔体对; 邻近所述间隔体对形成扩散区对; 使所述栅电极层凹进; 使所述间隔体对凹进;以及在凹进的栅电极层上形成绝缘帽层,所述绝缘帽层在凹进的间隔体对的顶表面之上横向延伸。
28.根据权利要求27所述的方法,还包括 在使所述间隔体凹进之后,去除所述凹进的栅电极层和所述栅极电介质层,由此在所述凹进的间隔体对之间形成沟槽; 沿所述凹进的间隔体对之间的所述沟槽的侧壁和底表面沉积共形的低k栅极电介质层; 在所述低k栅极电介质层上沉积金属栅电极层;以及 使所述金属栅电极凹进,使得凹进的金属栅电极的高度与形成所述绝缘帽层之前的所述凹进的间隔体对的高度相似。
29.根据权利要求27所述的方法,其中所述绝缘帽层的形成包括 在所述凹进的栅电极层和所述凹进的间隔体对之上沉积绝缘材料的均厚层;以及 使所述绝缘材料层平坦化,以形成所述绝缘帽层。
30.根据权利要求27所述的方法,其中所述凹进的间隔体对的高度与所述凹进的栅电极的高度大体上相同。
31.根据权利要求27所述的方法,其中所述间隔体对包括氮氧化硅(SiON)、掺杂碳的氮氧化娃(SiOCN)或低k电介质材料。
32.—种晶体管,包括 衬底; 在所述衬底上的间隔体对; 在所述衬底上且在所述间隔体对之间的栅极电介质层; 在所述栅极电介质层上、具有阶梯式剖面的栅电极层,其中所述栅电极层的中间部分的高度相对大于所述栅电极层的侧面部分的高度; 在所述栅电极层上且在所述间隔体对之间的绝缘帽层;以及 邻近所述间隔体对的扩散区对。
33.根据权利要求32所述的晶体管,其中所述绝缘帽层包括氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅或氧化铝。
34.根据权利要求32所述的晶体管,其中所述绝缘帽层包括氮化物材料、碳化物材料、氧化物材料、金属氧化物材料或低k电介质材料。
35.根据权利要求32所述的晶体管,其中所述绝缘帽层包括氮化硼或碳化硼。
36.根据权利要求32所述的晶体管,其中所述绝缘帽层包括掺杂有碳、氮和氢中的一种或多种的低k电介质材料。
37.根据权利要求32所述的晶体管,其中所述栅电极包括两层金属层,其中第一金属层包括所述栅电极的具有相对较大的高度的所述中间部分,而第二金属层包括所述栅电极的所述侧面部分。
38.一种形成晶体管的方法,包括 在衬底上形成栅极电介质层; 在所述栅极电介质层上形成栅电极层; 在所述栅极电介质层和所述栅电极层的相对侧上形成间隔体对;邻近所述间隔体对形成扩散区对; 去除所述栅电极层和所述栅极电介质层,由此在所述间隔体对之间形成沟槽; 在所述沟槽内沉积共形的第一金属层; 在所述第一金属层上沉积第二金属层; 使所述第一金属层和所述第二金属层凹进,其中所述第一金属层凹进的程度比所述第二金属层凹进的程度大;以及 在凹进的第一金属层和凹进的第二金属层上形成绝缘帽层。
39.根据权利要求38所述的方法,其中所述第一金属层和所述第二金属层的凹进包括 将蚀刻化学试剂施加到所述第一金属层和所述第二金属层,所述蚀刻化学试剂对所述第二金属层是选择性的。
40.根据权利要求38所述的方法,其中所述第一金属层和所述第二金属层的凹进包括 施加第一蚀刻化学试剂,以使所述第一金属层凹进;以及 施加第二蚀刻化学试剂,以使所述第二金属层凹进, 其中所述第一蚀刻化学试剂和所述第二蚀刻化学试剂使所述第一金属层凹进的程度比使所述第二金属层凹进的程度大。
41.根据权利要求40所述的方法,其中所述第二蚀刻化学试剂还使所述第一金属层凹进。
42.根据权利要求38所述的方法,其中所述绝缘帽层的形成包括 在所述凹进的第一金属层和所述凹进的第二金属层之上沉积绝缘材料的均厚层;以及 使所述绝缘材料层平坦化,以形成所述绝缘帽层。
43.根据权利要求38所述的方法,其中所述绝缘帽层包括氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅或氧化铝。
44.根据权利要求38所述的方法,其中所述绝缘帽层包括氮化物材料、碳化物材料、氧化物材料、金属氧化物材料或低k电介质材料。
45.根据权利要求38所述的方法,其中所述绝缘帽层包括氮化硼或碳化硼。
46.根据权利要求38所述的方法,其中所述绝缘帽层包括掺杂有碳、氮和氢中的一种或多种的低k电介质材料。
47.—种晶体管,包括 衬底; 在所述衬底上的间隔体对; 在所述衬底上并且在所述间隔体对之间的栅极电介质层; 在所述栅极电介质层上、具有阶梯式剖面的栅电极层,其中所述栅电极层的中间部分的高度相对大于所述栅电极层的侧面部分的高度; 位于所述栅电极层的顶上的绝缘帽层,所述绝缘帽层在所述间隔体对的顶表面之上横向延伸;以及 邻近所述间隔体对的扩散区对。
48.根据权利要求47所述的晶体管,其中所述绝缘帽层包括氮化硅、氧化硅、碳化硅、掺杂碳的氮化硅、氮氧化硅或氧化铝。
49.根据权利要求47所述的晶体管,其中所述绝缘帽层包括氮化物材料、碳化物材料、氧化物材料、金属氧化物材料或低k电介质材料。
50.根据权利要求47所述的晶体管,其中所述绝缘帽层包括氮化硼或碳化硼。
51.根据权利要求47所述的晶体管,其中所述绝缘帽层包括掺杂有碳、氮和氢中的一种或多种的低k电介质材料。
52.根据权利要求47所述的晶体管,其中所述栅电极包括两层金属层,其中第一金属层包括所述栅电极的具有相对较大的高度的所述中间部分,而第二金属层包括所述栅电极的所述侧面部分。
全文摘要
一种晶体管,包括衬底、在所述衬底上的间隔体对、在所述衬底上且在所述间隔体对之间的栅极电介质层、在所述栅极电介质层上且在所述间隔体对之间的栅电极层、在所述栅电极层上且在所述间隔体对之间的绝缘帽层以及邻近所述间隔体对的扩散区对。所述绝缘帽层形成蚀刻停止结构,所述蚀刻停止结构与所述栅极自对准,并且防止接触部蚀刻使所述栅电极暴露,由此防止所述栅极与所述接触部之间的短路。所述绝缘帽层能够使接触部自对准,这使得较宽接触部的初始构图对构图限制而言更加鲁棒。
文档编号H01L21/28GK102640291SQ201080054553
公开日2012年8月15日 申请日期2010年12月7日 优先权日2009年12月30日
发明者J·M·施泰格瓦尔德, J·W·克劳斯, J·黄, M·T·博尔, N·M·拉哈尔-乌拉比, R·马茨凯维奇, S·乔希, T·加尼 申请人:英特尔公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1