连接器组合的制作方法

文档序号:7156961阅读:133来源:国知局
专利名称:连接器组合的制作方法
技术领域
本发明涉及一种连接器,特别涉及一种PCIE (Peripheral ComponentInterconnect Express)连接器组合。
背景技术
现今个人电脑的主板上一般都具有PCIEX 16连接器,但其实其内部只有PCIEX8的信号,这是由于晶片组或CPU所提供的通道数不够而导致的。比如说,一主板上设置有一芯片组、一 PCIEX4连接器、一 PCIEX8连接器以及一 PCIEX 16连接器。该芯片组可提供二十对通道数,其中该PCIEX 4连接器占用四对通道,该PCIEX 8连接器占用八对通道,该PCIEX 16连接器占用八对通道。如此设计的目的一是晶片组或CPU提供的通道数不够,二是PCIEX 16连接器可以用于插接PCIEX 16的外接卡(如显卡)。然而,根据PCIE规范,当PCIEX 16的显卡插设于该PCIEX 16连接器内时,该PCIEX 16连接器实际上的频宽与PCIEX 8连接器相同,此实为折中的做法。另外,当PCIEX 4连接器或/和PCIEX 8连接器闲置时,其上所分配的通道数将形同浪费。

发明内容
鉴于以上内容,有必要提供一种可提高PCIE连接器的频宽及可弹性调配各PCIE连接器所占用的通道数的连接器组合。一种连接器组合,包括设置于一主板上的一第一 PCIE连接器、一第二 PCIE连接器、若干导线及若干开关单元,该主板上还设置有第一至第四组孔位,该第一组孔位用于插接第一 PCIE连接器的第一组引脚,第二组孔位用于插接第一 PCIE连接器的第二组引脚,第三组孔位用于插接第二 PCIE连接器的第一组引脚,第四组孔位用于插接第二 PCIE连接器的第二组引脚,该第一组、第二组以及第三组孔位与一芯片组相连,以使得第一 PCIE连接器的第一组及第二组引脚、第二 PCIE连接器的第一组引脚接收来自芯片组的信号;该第二组孔位通过导线与第四组孔位对应相连,每一开关单元串联于一导线上,用于连接或断开对应的导线,当第二组孔位与第四组孔位之间的导线通过开关单元连接时,该第二组孔位处所接收的来自芯片组的信号被传输至第四组孔位处,进而传输至第二 PCIE连接器的第二组引脚处。上述连接器组合通过开关单元断开或连接用于插接第一及第二 PCIE连接器的孔位,以将空闲的PCIE连接器的信号传输至另一 PCIE连接器,从而提高PCEI连接器的频宽。


图I是本发明连接器组合的较佳实施方式的示意图。图2是图I中第二组孔位与第四组孔位相连的示意图。主要元件符号说明
权利要求
1.一种连接器组合,包括设置于一主板上的一第一 PCIE连接器、一第二 PCIE连接器、若干导线及若干开关单元,该主板上还设置有第一至第四组孔位,该第一组孔位用于插接第一 PCIE连接器的第一组引脚,第二组孔位用于插接第一 PCIE连接器的第二组引脚,第三组孔位用于插接第二 PCIE连接器的第一组引脚,第四组孔位用于插接第二 PCIE连接器的第二组引脚,该第一组、第二组以及第三组孔位与一芯片组相连,以使得第一 PCIE连接器的第一组及第二组引脚、第二 PCIE连接器的第一组引脚接收来自芯片组的信号;该第二组孔位通过导线与第四组孔位对应相连,每一开关单元串联于一导线上,用于连接或断开对应的导线,当第二组孔位与第四组孔位之间的导线通过开关单元连接时,该第二组孔位处所接收的来自芯片组的信号被传输至第四组孔位处,进而传输至第二 PCIE连接器的第二组引脚处。
2.如权利要求I所述的连接器组合,其特征在于该开关单元为一零欧姆电阻,当该零欧姆电阻焊接于导线上时,该导线被连通;当该零欧姆电阻被取下时,该导线被断开。
3.如权利要求I所述的连接器组合,其特征在于所述第一PCIE连接器为一 PCIEX 8连接器,所述第一 PCIE连接器的第一组引脚包括分别位于第一面及第二面上的第一至第十三引脚、第二组引脚包括分别位于第一面及第二面上的第十四至第四十九引脚;该第一组孔位包括分别位于第一侧及第二侧上的第一至第十三孔位,用于对应插接第一 PCIE连接器的第一面及第二面上的第一至第十三引脚,该第二组孔位包括分别位于第一侧及第二侧上的第一至第三十六孔位,用于对应插接第一 PCIE连接器的第一面及第二面上第十四至第四十九引脚;所述第二 PCIE连接器为PCIEX 16连接器,所述第二 PCIE连接器的第一组引脚包括位于第一面及第二面上的第一至第四十九引脚、第二组引脚包括位于第一面及第二面上的第五十至第八十二引脚;该第三组孔位包括分别位于第一侧及第二侧上的第一至第四十九孔位,用于对应插接第二 PCIE连接器的第一面及第二面上的第一至第四十九引脚,该第四组孔位包括分别位于第一侧及第二侧上的第一至三十三孔位,用于对应插接第二 PCIE连接器的第一面及第二面上的第五十至第八十二引脚;该第二组孔位的第一侧上的第一至第五、第七至第十八以及第二十至三十六孔位通过导线对应与第四组孔位的第一侧上的第一至三十三孔位相连,该第二组孔位的第二侧上的第一至第三、第五至第十六、第十九至第三十六孔位通过导线对应与第四组孔位的第二侧上的第一至第三十三孔位相连。
全文摘要
一种连接器组合,包括设置于主板上的第一及第二PCIE连接器、若干导线及开关单元,该主板上还设置有第一至第四组孔位,该第一组孔位用于插接第一PCIE连接器的第一组引脚,第二组孔位用于插接第一PCIE连接器的第二组引脚,第三组孔位用于插接第二PCIE连接器的第一组引脚,第四组孔位用于插接第二PCIE连接器的第二组引脚,该第一至第三组孔位与芯片组相连,以使得第一PCIE连接器的第一组及第二组引脚、第二PCIE连接器的第一组引脚接收来自芯片组的信号;该第二组孔位中的每一孔位通过一导线与第四组孔位中的一孔位相连,该若干开关单元串联于每一导线上用于连接或断开第二组孔位与第四组孔位之间的导线。上述连接器组合可弹性调配各PCIE连接器所占用的通道数。
文档编号H01R13/70GK102957009SQ201110235980
公开日2013年3月6日 申请日期2011年8月17日 优先权日2011年8月17日
发明者翁程飞, 孙正衡 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1