功率晶体管的具有可变条带宽度的稀释漂移层的制作方法

文档序号:13351447阅读:224来源:国知局
功率晶体管的具有可变条带宽度的稀释漂移层的制作方法

本发明涉及具有稀释漂移层的横向高电压金属氧化物半导体(mos)功率晶体管,包含ldmos及demos晶体管。



背景技术:

现代数字超大规模集成(vlsi)电路通常以大约2.5伏特或低于2.5伏特的供应电压操作。然而,特定集成电路(ic)需要以更高电压操作的额外芯片上电路。实例性电路是具有各种芯片外系统组件的输入/输出(io)接口电路,例如功率管理开关、调节传感器信号的模拟输入电路或者用于扬声器或其它致动器的输出模拟驱动功能。

此问题的一种解决方案是使用多个不同栅极氧化物厚度且在同一ic芯片上构建低电压晶体管及高电压晶体管两者。此方法增加过程复杂度及成本。替代解决方案是使用在(n型装置的)漏极与栅极之间具有轻掺杂n型间隙以使得能够使用更高漏极到源极电压的横向不对称源极及漏极mos晶体管,例如横向扩散金属氧化物半导体(ldmos)或漏极延伸mos(demos),其具有能够以更高电压(与常规对称mos晶体管相比较)操作的漏极结构。

在ldmos晶体管中,轻掺杂横向扩散漏极区构造于重掺杂漏极触点与晶体管沟道区之间。如ldmos名称所暗示,横向电流形成于漏极与源极之间。耗尽区在此轻掺杂横向扩散区中形成,从而产生漏极触点与晶体管栅极之间的电压降。在进行恰当设计的情况下,在漏极触点与栅极电介质之间可具有足以允许针对高电压使用低栅极电压晶体管作为开关的电压降。

一些横向功率晶体管包含为经减小表面电场区的“resurf”区。出于此专利申请案的目的,术语“resurf”是指减小邻近表面半导体区中的电场的材料。举例来说,resurf区可为具有与邻近半导体区(或层)相反的导电类型的埋入半导体区(或层)。在阿佩尔(appels)等人的“薄层高电压装置(thinlayerhighvoltagedevices)”(飞利浦杂志,res.35,1-13,1980年)中描述resurf结构。横向功率晶体管的resurf区一般称为埋入漂移区。

为提高横向功率晶体管的击穿电压,可在晶体管的一端处的漂移区处使用稀释埋入漂移层,所述稀释埋入漂移层可通过掩蔽植入(其达成植入由掩蔽(非所植入)条带分开的稀释条带)形成。接下来为一或多个高温退火过程,此导致掺杂剂从所植入条带扩散到非所植入条带中从而形成与较不重掺杂条带交替的较重掺杂条带。

demos或ldmos晶体管可具有:多指布局,其具有一般彼此互相交叉的多个源极及漏极指;或跑道布局,其为(本质上)具有封闭源极或封闭漏极的单指设计。稀释埋入漂移层设计的稀释埋入漂移层一般设定横向功率晶体管的漏极到源极击穿电压(bvdss),其中跑道布局一般由于较小结曲率而提供接近理想(平面)结击穿电压的较高击穿电压(与在指尖区处具有较高曲率的多指布局的较低bvdss相比较)。指尖区对应于从指尖的线性(非弯曲)区延伸的指状件的弯曲远端。多指横向功率晶体管(例如,demos或ldmos晶体管)的优点包含经减少寄生效应以及改变宽度(w)、长度(l)、指状件数目及触点数目(此帮助加快晶体管布局过程的速度)的能力。



技术实现要素:

在所描述实例中,一种多指横向高电压晶体管(mflhvt)包含:衬底,其被掺杂成第一掺杂剂类型;井,其被掺杂成第二掺杂剂类型;及埋入漂移层(bdl),其被掺杂成第一类型、具有包含稀释条带的稀释bdl部分(dbdl)。被掺杂成所述第二类型的半导体表面在所述bdl上。电介质隔离区具有界定在第一间隙区(第一深沟)中的第一作用区域及在第二间隙区(第二深沟)中的第二作用区域的间隙。漏极包含与在所述第一深沟中的源极指互相交叉的在所述第二深沟中的漏极指,所述源极指及所述漏极指各自被掺杂成所述第二掺杂剂类型。所述dbdl位于在所述第一深沟与所述第二深沟之间与漏极指尖及/或源极指尖相关联的指尖漂移区内。栅极堆叠位于所述半导体表面上在源极与漏极之间。所述稀释条带具有在其相应位置处随漂移长度单调地增加的条带宽度。

附图说明

图1a是根据实例性实施例的具有n沟道mflhvt的实例性ic的横截面图,所述n沟道mflhvt具有实例性dbdl部分及多个水平电流沟道。

图1b是图1a的ic的俯视图。

图2a描绘根据实例性实施例的所揭示mflhvt的一部分,其展示在分别具有漏极指尖的第一漏极指与第二漏极指之间的具有源极指尖的源极指。

图2b是根据实例性实施例的mflhvt的dbdl在具有miod稀释条带宽度设计的bdl植入之后的俯视图描绘,其中稀释条带对应于具有基于fdr中的所揭示比例缩放而设计的十五个(15)实例性稀释条带的所植入区。

图3a及3b分别展示根据实例性实施例的包含指尖及指尖部分的1/2的指状件,其用于展示所揭示dbdl设计中的参数。

图4展示比较的nldmosbvdss数据,包含来自具有含有miod的所揭示dbdl设计的所揭示多指nldmos装置(例如图2b中所展示)及具有含有固定条带保险尺寸的常规dbdl的控制跑道nldmos装置的数据。

具体实施方式

各图未必按比例绘制。在本发明中,一些行为或事件可以不同次序发生及/或与其它行为或事件同时发生,且一些所图解说明行为或事件是任选的。

在实例性实施例中,多指横向高电压晶体管(mflhvt)包含漏极延伸mos(demos)及横向扩散mos(ldmos)晶体管,其具有在指状件的源极指尖与漏极指尖之间的常规稀释埋入漂移层(在本文中称为指尖漂移区“fdr”)。在此些实施例中,fdr的稀释条带宽度(例如,在n沟道金属氧化物半导体(nmos)的漏极端处)的固定保险设计尺寸(比例缩放例如200%)的使用可限制这些晶体管的漏极到源极击穿电压(bvdss)。此经减小bvdss是归因于fdr处(尤其在最高结曲率部分处)的显著曲率诱发的电场拥挤,所述电场拥挤已由检测且局部化特定集成电路(ic)故障的发射显微镜成像(emmi)验证。举例来说,多指ldmos的bvdss可处于~700v,与具有~800v的bvdss(其由于大端盖半径而为理想bvdss)的其它等效跑道版本相比低大约100v。

而且,实例性实施例在mflhvt的fdr中提供基于计算(公式)的稀释埋入漂移层(dbdl)设计,此针对沿着dbdl的至少一部分的稀释条带宽度提供单调地增加的保险设计尺寸(miod),所述dbdl在与源极指尖及/或漏极指尖相关联的fdr内。稀释条带宽度对应于所植入埋入漂移层区。已发现所揭示dbdl设计通过减轻fdr的最高结曲率部分中的电场拥挤而改进此些晶体管的bvdss。所揭示集成电路(ic)可组合p沟道mos(pmos)mflhvt的n型稀释与nmosmflhvt的p型稀释两者。

实例性实施例包含在fdr中具有dbdl设计(具有miod)的mflhvt,已发现dbdl设计通过减轻电场拥挤而改进bvdss。所揭示mflhvt还通过具有源极与漏极之间的多个电流沟道而为经减小区域提供高电压下的高电流。由于在接通所揭示晶体管时所揭示mflhvt中的电流可流动穿过多个沟道,因此所揭示晶体管给经减小区域提供高电流。多个电流沟道特征显著减小包含ldmos或demos晶体管的mflhvt所需要的区域,藉此显著降低成本。

在此说明中,术语“电流沟道”是指电流流动穿过的半导体衬底的区。一个电流沟道通过相反掺杂剂类型的扩散区与另一电流沟道隔离。在相反掺杂剂类型的扩散区的端处的一个电流沟道可短接到另一电流沟道,所述扩散区将两个电流沟道分开。

如图1a的横截面图中所展示,实例性ic150具有含有p型bdl132的n沟道mflhvt(mflhvt100),p型bdl132在邻近于相互交叉源极指与漏极指之间的指尖的fdr中包含在接近共同漏极218的漏极端处的dbdl部分132a,其中多个水平电流沟道以虚线展示为上部电流沟道226及下部电流沟道228。指尖区对应于从指尖的线性(非弯曲)区延伸的指状件的弯曲远端。同一ic(例如ic150或具有n型稀释的另一ic)上的p沟道mflhvt可通过相对于mflhvt100的反调装置来实现。

图1b展示ic150的俯视图。参考图1b,上部电流沟道226在半导体表面138(被掺杂成n型)中在顶部p型表面层174与bdl132(其为p型)之间,而下部电流沟道228在n井102中在bdl132与衬底105之间。衬底105被掺杂成第一掺杂剂类型(为p型),且半导体表面138以第二掺杂剂类型掺杂(为n型)。mflhvt的垂直层堆叠具有pnpnp结构,其提供4个经减小表面电场(resurf)区。然而,由于顶部p型表面层174(图1a)为任选的,因此可移除(在过程中跳过)顶部p型表面层174以提供具有pnpn结构(其提供3个resurf区)的所揭示mflhvt。

衬底105可包含硅、硅锗或其它半导体材料。一个特定布置是硅衬底105上的外延硅/锗(sige)半导体表面。

对称s/d核心逻辑pmos晶体管50具有n井146、源极/漏极扩散区224及晶体管栅极202。对称s/d核心逻辑nmos晶体管60具有p型外延层130、源极/漏极扩散区214及晶体管栅极204。mflhvt100具有两个栅极电极206及208以及两者均在其共同漏极(漏极)218与共同源极(源极)216之间的上部电流沟道226及下部电流沟道228。如果期望,那么可提供两个以上水平电流路径。栅极电极206及208可包含多晶硅,或替代地金属。

当接通包含mflhvt100的栅极电极206的栅极时,电流流动穿过在顶部p型表面层174与bdl132之间的上部电流沟道226。当接通包含mflhvt100的栅极电极208的栅极时,电流流动穿过上部电流沟道226及下部电流沟道228。然而,对于功率切换应用,栅极电极206及208可短接到一起以最大化晶体管接通状态电流。尽管在图1a中展示两个栅极,但单个栅极可支持上部电流沟道226及下部电流沟道228两者,使得所揭示mflhvt仅需要一个栅极。

电介质隔离区162至少部分地在半导体表面中展示为可替代地为场氧化(fox)的沟槽隔离(例如,浅沟槽隔离(sti)),其在ic150的半导体表面138、p型外延层130及n井146上方包含有界定以下各项的在电介质中的间隙:在第一电介质间隙区(在下文为源极深沟)110中的第一作用区域,其中形成共同源极216;及在第二电介质间隙区(在下文为漏极深沟)115中的第二作用区域,其中形成漏极218。电流沟道226、228两者均展示为共用源极216及漏极218。电流沟道226、228为锥形的而且在共同漏极218附近更窄且更轻掺杂(与其在共同源极216附近的掺杂及宽度相比较)。

当关断包含栅极电极206及208的栅极两者且将高电压施加到共同漏极218时,扩展耗尽区形成于上部电流沟道226(其为n型)与p型表面层174及bdl132之间,且扩展耗尽区形成于下部电流沟道228(其为n型)与bdl132及衬底105之间,使得上部电流沟道226及下部电流沟道228停止提供从共同源极216到共同漏极218的连续电流路径。跨越这些耗尽区具有充足电压降,使得包含栅极电极206及208的晶体管栅极堆叠可使用作为逻辑晶体管50及60的相同低电压栅极电介质来切换高电压。

图2a描绘所揭示mflhvt的部分200,其展示相互交叉指尖布置,包含在以下各项之间的具有源极指尖216a’的源极指216a:第一漏极指218a,其具有漏极指尖218a’;及第二漏极指218b,其具有漏极指尖218b’。mflhvt将具有所展示的相互交叉指状件布置的多个重复。源极指尖216a’与在漏极深沟115的外边缘与源极深沟110外边缘之间(包含图1a的dbdl部分132a)的源极fdr210相关联。类似地,在漏极深沟115的外边缘与源极深沟110的外边缘之间的相应漏极fdr215与漏极指尖218a’及218b’(其还可包含所揭示dbdl部分,例如dbdl132a(图1a))相关联。与在接近源极216的侧上的较小稀释程度(等同于图2a中的不可辨别稀释条带)相比较,稀释在接近漏极218的侧上是较重的(相当于图2a中具有较近间距的可辨别稀释条带)。

图2b是根据实例性实施例的源极fdr210(图2a)的俯视图描绘250,其展示在具有对应于所植入区(其大小在其位置处随漂移长度(dl)单调地增加)的dbdl条带宽度的bdl植入之后的实例性dbdl部分132a。在源极指尖216a’的开始处的指尖中心经识别且展示为285,线性漂移区290经展示为在展示为295的水平虚线边界上面,且源极fdr210经展示为在水平虚线295下面。

如本文中所使用,dl(其为在图2b中展示为l的常数)定义为线性漂移区中的漏极深沟115与源极深沟110之间的最小间距,所述最小间距为源极深沟110与漏极深沟115之间(从源极深沟边缘110’到漏极深沟边缘115’)的最短距离。在源极fdr210中,dl定义为在源极fdr210中的特定角度θ(参见展示θ的图3a及3b)下源极深沟边缘110’与漏极深沟边缘115’之间的距离。dbdl部分132a包含十五个(15)实例性稀释dbdl条带,包含与在bdl植入期间掩蔽的非所植入条带132a’1、132a’2及132a’3(其为非所植入区)交替的将为bdl所植入区的条带132a1、132a2及132a3。

参数lf(图2b)为稀释条带的保险设计尺寸,其中lf为判定源极fdr210的总体大小的常规固定布局设计的固定参数(常数),且lθ为设定条带宽度的fdr中的变量(参见下文所描述的图3b中所展示的lθ)。针对图2b中所展示的特定布局,lf为固定参数,而lθ随介于从0度到90度或180度的范围内的θ而变。参数l(图2b)为从源极深沟110的边缘到指状件的中心的距离(参见下文所描述的图3b中所展示的l)。如实例中所描述,对于具有dbdl部分设计(例如图2b中所展示)的n沟道mflhvt,已发现多指布局与跑道(单指)布局之间的bvdss差从大约100v减小到小于40v。

当mflhvt包含nmos装置时,针对距指尖中心285的恒定距离,dbdl132a的相应条带宽度在图2b中经展示为随相对于源极fdr210与线性漂移区290的水平虚线边界295的角度θ的增加而增加,从而在90度下具有最大宽度。然而,随θ而变的条带宽度改变针对与漏极指尖相关联的fdr(例如,图2a中所展示的漏极fdr215)为相反的,其中dbdl的相应条带宽度将替代地随角度θ的增加而减小。此不对称性反映例如nmosmflhvt的线性区中的所揭示稀释概念,其中使p型dbdl132a在接近漏极218的漏极侧上稀释更多,而使p型dbdl132a在接近源极216的源极侧上稀释更少,如图1a中所展示,如上文所描述。

而且,对于固定θ,随着距指尖中心285的距离增加,图2b中所展示的dbdl132a的宽度减小,此(如同随θ而变的条带宽度改变)针对与漏极指尖相关联的fdr为相反的。然而,一些邻近稀释条带可由于过程限制而为相同条带宽度,例如在线性漂移区中靠近于漏极的条带。类似地,稀释条带间隔可由于过程限制而针对一些邻近条带为相同的,例如在线性漂移区中靠近于源极的稀释条带间隔。当mflhvt包含pmos装置时,稀释将由n型埋入层提供,且(类似于上文所描述的nmos装置)针对pmos源极侧将存在较少n型埋入层稀释且针对pmos漏极侧将存在较多相对n型埋入层稀释。

虽然上文一般描述nmosmflhvt,但此信息通过用p掺杂代替经n掺杂区且反之亦然而对于pmosmflhvt也是有用的。如本文中所使用,如果经扩散区称为以特定掺杂剂类型(例如,n型)掺杂,那么半导体表面中的此区为特定掺杂剂类型的掺杂浓度高于另一类型(例如,p型)的掺杂剂的掺杂浓度的地方。

制成包含ldmos/demos晶体管的mflhvt的一般方面及用以形成ldmos/demos晶体管的处理可存在于各种参考文献中,包含斯瑞达(sridhar)等人的标题为“用于ldmos及demos的厚栅极氧化物(thickgateoxideforldmosanddemos)”的第us8,470,675号专利,所述专利以引用方式并入本文中。demos晶体管通过在装置的漏极与沟道之间添加漏极漂移区从而将大多数电场捕获于此区而非沟道区中而具有经延伸漏极,且其(如本文中所使用)还包含称作双重扩散漏极mos(dddmos)的变体。类似于demos晶体管结构,ldmos晶体管使用通过额外掺杂形成的漏极漂移区。

关于用以形成所揭示dbdl的处理,使用具有多个条带的dbdl层掩模,例如以印刷具有条带化的经暴露条带形区的光致抗蚀剂图案。接下来进行植入以形成稀释埋入漂移层条带,后续接着退火。形成包含与多个源极指互相交叉的多个漏极指的漏极,所述源极指及所述漏极指各自被掺杂成第二掺杂剂类型。至少第一栅极堆叠形成于半导体表面上在源极与漏极之间。

所揭示实施例的优点包含:减轻三重resurfhv晶体管(其缺乏顶部表面层174)或四重resurfhv晶体管(例如,图1a中所展示的mflhvt100)的场拥挤,而不会因电流传导路径的已知移除而有损于来自指尖区的电流贡献。另一优点为:所揭示dbdl设计为基于方程式的,从而使得能够使用自动设计而不需要任何人类布局活动。其它优点包含低实施成本,这是因为实施方案仅涉及掩模改变,且额外制作步骤是不必要的。

实例

所揭示实施例进一步由以下特定实例图解说明,所述实例不应解释为以任一方式限制本发明的范围或内容。

图3a展示源极或漏极指,其包含具有相关联线性漂移区290的线性指状件部分310及具有相关联源极fdr210的指尖311,其中bdl条带320经展示于线性漂移区290中。在图3b中,为展示根据实例性实施例的所揭示dbdl设计中的参数,将指尖311(图3a)的二分之一展示为311a,且将源极fdr210的二分之一展示为210a。图3a及3b展示θ,其为与fdr中的所关注位置的角度。图3b展示lθ,其为从漏极深沟115的外边缘到指尖中心285的距离(长度)。图3a展示rθnl,其为源极fdr210内的xnl的迹线,且xnl为线性漂移区290中的bdl条带320的一个边缘。rθnl在θ=0时与xnl对齐。rs,d为指尖311半圆的半径,所述半径经描绘为从指尖中心285绘制的实线(如图3a中所展示)。

举例来说,fdr内的lθ计算在θ<反正切(arctg)(lf/l)时:

lθ=l/cosθ

且当π/2>θ>arctg(lf/l)时:

实例性漂移长度比例缩放方程式为:

依据以上比例缩放方程式然后可对lθ求解,且然后对rθ(展示为rθnl)求解,其中rθ定义如何绘制(布局)与源极或漏极指的指尖相关联的fdr(例如上文所描述的与源极指尖相关联的源极fdr210)中的每一dbdl条带的边缘。随着lθ增加,rθnl增加,此使dbdl条带的宽度增加。dbdl条带之间的非所植入区(间隙)的宽度也随lθ增加。l=dl+rs,d;dl=l-rs,d为线性漂移区中的恒定漂移长度。fdr中的漂移区为lθ=dlθ+rs,d,dlθ=lθ-rs,d。

在展示nmos装置的源极fdr210的情形的图2b中,源极fdr210内的展示为dbdl132a的十五个dbdl条带中的每一者具有随θ变化的宽度(具体来说,其宽度随θ的增加而增加,从而在90度下具有最大宽度)且其宽度图案相对于90度线对称。以上方程式产生此分配,这是因为lθ随着θ增加而增加,此使rθnl增加从而增加dbdl条带的宽度。

图4展示比较的nldmosbvdss数据,包含来自在例如图2b中所展示的fdr中具有含有可变条带宽度保险设计尺寸的所揭示dbdl的多指nldmos装置以及具有含有固定条带宽度保险设计尺寸的常规dbdl的控制跑道nldmos装置的bvdss。多指与跑道(单指)nldmos装置布局之间的bvdss差仅为~40v,这与针对具有具固定条带保险设计尺寸的dbdl设计的多指nldmos装置超过100v以上的减小形成对比。

可使用所揭示实施例来形成可集成到各种组装流程中以形成各种不同装置及相关产品的半导体裸片。半导体裸片可包含各种在其中的元件及/或在其上的层,包含势垒层、电介质层、装置结构、主动元件及被动元件,例如源极区、漏极区、位线、基极、射极、集电极、导电线及导电导通体。此外,半导体裸片可由包含双极绝缘栅极双极晶体管(igbt)、cmos、bicmos及mems的各种过程形成。

修改在所描述实施例中是可能的,且其它实施例在所附权利要求书的范围内也是可能的。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1