双dds和pll频率合成器的制作方法

文档序号:7524103阅读:189来源:国知局
专利名称:双dds和pll频率合成器的制作方法
技术领域
本实用新型涉及电子技术领域,特别是一种应用于微波通信、电子设备等领域的频率合成器。
背景技术
传统的DDS+PLL锁相方式可以实现小步进的跳频源设计,但是受频率范围以及高频率限制,有其应用领域的限定性;而PLL+DDS的方式,细步进情况下,如果带宽太宽,会产生近端杂散信号,难以滤除。目前国内在宽带细步进的频率源实现上一般采用YIG振荡器来实现,但是这种方案成本太高,不利于大规模生产。而混合频率合成方式,在杂散和相位噪声的关键指标上存在不足之处。因此目前市场上的宽带、细步进频综产品很难满足现有部份系统要求。
发明内容本实用新型旨在解决传统宽带细步进频率合成器成本高、杂散和相位噪声的关键技术指标不理想等技术问题,以提供具有生产成本低、关键技术指标优良、故障率低、安全可靠等优点的双DDS和PLL频率合成器。本实用新型的目的是通过以下技术方案实现的。本实用新型的双DDS和PLL频率合成器,倍频器的输入端连接恒温晶振的输出端, 其输出端顺次串接直接数字式频率合成器一 DDS1、鉴相器的第一输入端、压控振荡器VC0、 放大器和滤波器后向外输出;直接数字式频率合成器二 DDS2的输入端连接鉴相器的第二输入端,其输出端连接压控振荡器VCO的第二输出端。本实用新型的双DDS和PLL频率合成器,其中所述的鉴相器为HMC440。本实用新型双DDS和PLL频率合成器的有益效果生产成本低、关键技术指标优
良、故障率低、安全可靠。

图1本实用新型的电路原理图图中标号说明DDSl直接数字式频率合成器一DDS2直接数字式频率合成器二VCO压控振荡器
具体实施方式
本实用新型详细结构、应用原理、作用与功效,参照附图1,通过如下实施方式予以说明。本实用新型双DDS和PLL频率合成器,倍频器的输入端连接恒温晶振的输出端,其输出端顺次串接直接数字式频率合成器一 DDS1、鉴相器的第一输入端、压控振荡器VC0、放大器和滤波器后向外输出;直接数字式频率合成器二 DDS2的输入端连接鉴相器的第二输入端,其输出端连接压控振荡器VCO的第二输出端。鉴相器为HMC440。本实用新型双DDS和PLL频率合成器采用恒温晶振倍频作为DDS的参考,DDS的输出信号从理论上对输入信号不会产生相位噪声的恶化,因此输出的频率就成功的实现了跳频以及任意频率选择的功能;鉴相器采用目前市面上鉴相基地很低的HMC440,通过有源滤波环路,锁定VCO,VCO的输出信号耦合一部分经过反向隔离放大,作为内插DDS的参考信号,内插DDS输出固定频率,成功实现了输出信号的细步进跳频,输出信号与参考DDS进行鉴相。由于采用DDS+ (PLL+DDS)的混合频率合成方式,本实用新型具有体积小、相位噪声低、杂散抑制高、稳定性好等优点。
权利要求1.双DDS和PLL频率合成器,其特征在于倍频器的输入端连接恒温晶振的输出端, 其输出端顺次串接直接数字式频率合成器一(DDS1)、鉴相器的第一输入端、压控振荡器 (VC0)、放大器和滤波器后向外输出;直接数字式频率合成器二(DDS2)的输入端连接鉴相器的第二输入端,其输出端连接压控振荡器(VCO)的第二输出端。
2.如权利要求1所述的双DDS和PLL频率合成器,其特征在于所述的鉴相器为 HMC440。
专利摘要本实用新型的双DDS和PLL频率合成器,涉及电子技术领域,旨在解决传统宽带细步进频率合成器成本高、杂散和相位噪声的关键技术指标不理想等技术问题。本实用新型的双DDS和PLL频率合成器,倍频器的输入端连接恒温晶振的输出端,其输出端顺次串接直接数字式频率合成器一(DDS1)、鉴相器的第一输入端、压控振荡器(VCO)、放大器和滤波器后向外输出;直接数字式频率合成器二(DDS2)的输入端连接鉴相器的第二输入端,其输出端连接压控振荡器(VCO)的第二输出端。
文档编号H03L7/18GK202168065SQ20112025749
公开日2012年3月14日 申请日期2011年7月20日 优先权日2011年7月20日
发明者汪泽, 陈波 申请人:成都九洲迪飞科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1