一种全差分放大器输出共模失调校正电路的制作方法

文档序号:7527540阅读:551来源:国知局
一种全差分放大器输出共模失调校正电路的制作方法
【专利摘要】本发明公开了一种带输出共模失调校正的增益可编程的全差分放大器。本电路由两个单端放大器AMP1、AMP2以及一个电阻R0组成,通过改变运放内的电阻R2、R3、R5、R6可以改变输出共模电平,从而实现一种全差分放大器输出共模失调校正。
【专利说明】-种全差分放大器输出共模失调校正电路

【技术领域】
[0001] 本发明主要涉及全差分放大器的设计领域,特指一种带输出共模失调校正的增益 可编程的全差分放大器。

【背景技术】
[0002] 在现在的模拟CMOS集成电路设计中,特别是射频信号接收器中,由于需要对微弱 的射频信号进行量化,通常用ADC将其量化成数字信号,由于射频信号的变化范围通常较 大,为了达到ADC最好的特性,通常在ADC的前端都会增加一个可编程增益放大器,其目的 是根据射频信号的幅度控制其增益,使得ADC的输入尽可能保持一定的幅度,从而提高ADC 的性能;为了保证抗干扰能力强,此可变增益放大器通常采用全差分结构,然而全差分运放 都存在一个问题,即输出共模失调。当然有很多的方法可解决输出共模失调的问题,如共模 反馈,但无论采用那一种方式,或多或少都存在不足,或精度不够,或非常复杂,而ADC前全 差分运放输出共模失调会直接影响到ADC的性能,所以如何解决全差分运放的输出共模失 调一直都是一个难点。


【发明内容】

[0003] 本发明要解决的问题就在于:针对现有技术存在的技术问题,提出一种带输出共 模失调校正的增益可编程的全差分放大器。
[0004] 本发明提出的解决方案为:电路由两个单端放大器AMPi、AMP2以及一个电阻&组 成,通过调节运放内的可变电阻r2、r3、r5和r6,可以校正输出共模电平,从而实现一种全差 分放大器输出共模失调校正。

【专利附图】

【附图说明】
[0005] 图1是本发明的电路原理示意图;
[0006] 图2是本发明电路的仿真结果示意图;

【具体实施方式】
[0007] 以下将结合附图和具体实施对本发明做进一步详细说明。
[0008] 如图1所示,本电路由两个单端放大器AMPpAMP2以及一个电阻&组成,通过调节 运放内的可变电阻《、馬和1? 6,可以校正输出共模电平,从而实现一种全差分放大器输出 共模失调校正;下面对增益控制和输出共模校正两种模式分别予以说明。
[0009] 如图1所示,在AMP1中,假设PM0S管M0的漏极电流为L,在平衡点即输入和输出 相等时,流过电阻R2和电阻R3的电流相同,即1。/2,由于偏置电压VB不变,M5、M6处于饱和 区,其直流电流相同,即

【权利要求】
1. 一种带输出共模失调校正的增益可编程的全差分放大器,其特征在于: 由两个放大器AMPpAMP2以及一个电阻&组成;AMPi *PMOS管MpPMOS管MpPMOS管 M2、PM0S管M5、NM0S管M3、NM0S管M4、NM0S管M 6、电阻札、电阻R2、电阻R3以及电容Q组成, IK是AMPi的输入端口,接到PM0S管札的栅极,0UL为输出端口,接到PM0S管M5和NM0S管 M6的漏极以及电阻&、电容Q的一端,电阻札另一端连接到PM0S管M2的栅极,电容Q另一 端连接到NM0S管M6的栅极、PM0S管札的漏极以及NM0S管M3的漏极,PM0S管凡、PM0S管 M5的栅极连接到偏置信号VB,它们的源极连接到电源,PM0S管MpPMOS管M2的源极和PM0S 管凡的漏极相连,NM0S管仏的栅漏短接,并与NM0S管M3的栅极相连形成电流镜结构,PM0S 管M2漏极与NM0S管M4的漏极相连,可变电阻R2、R3的一端分别连接到NM0S管M 3、M4的源 极,另一端接地,NM0S管M6的源极接地;AMP2由PM0S管M7、PM0S管M 9、PM0S管M1(l、PM0S管 Mn、NM0S管M12、NM0S管M13、NM0S管凡、电阻R 4、电阻R5、电阻R6以及电容(:2组成,其连接方 式与AMPi完全一致,IN2为AMP2输入端口,0UT2为输出端口;电阻&两端分别连接到AMPi 中PM0S管M2的栅极和AMP2中PM0S管M1(l的栅极;通过调节运放内的可变电阻R 2、R3、R5和 r6,可以校正输出共模电平,从而实现一种全差分放大器输出共模失调校正。
【文档编号】H03F3/45GK104410377SQ201410767406
【公开日】2015年3月11日 申请日期:2014年12月12日 优先权日:2014年12月12日
【发明者】蒋仁杰 申请人:长沙景嘉微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1