时钟驱动电路的制作方法

文档序号:16461426发布日期:2019-01-02 22:35阅读:来源:国知局

技术特征:

技术总结
本发明提供一种时钟驱动电路,其包括:依次相连的输入级、双端转单端级以及驱动输出级;所述输入级,包括互为负载的差分放大器与共模负反馈环路,所述差分放大器接入差分时钟信号进行放大生成共模电压,所述共模反馈电路连接所述差分放大器的输出端,用于稳定所述共模电压的输出幅度;所述双端转单端级,将双端共模电压输出的差分正弦时钟信号转换为单端的方波时钟信号;所述驱动输出级,包含多级级联的推挽反相器,以增加所述方波时钟信号的驱动能力。采用互为负载的差分放大器,两个差分放大器中任意一个均作为另一个的负载,扩大了输入级的幅度范围,具有吸入与供出大电流的能力,提高了压摆率,使其能接收幅度大、速度快的输入时钟信号。

技术研发人员:沈晓峰;黄兴发;李梁;陈玺;徐鸣远;王健安;付东兵;陈光炳
受保护的技术使用者:中国电子科技集团公司第二十四研究所
技术研发日:2018.07.23
技术公布日:2019.01.01
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1