采样与保持电路及包括该采样与保持电路的源极驱动器的制造方法

文档序号:2549300阅读:217来源:国知局
采样与保持电路及包括该采样与保持电路的源极驱动器的制造方法
【专利摘要】采样与保持电路可包括主采样与保持电路以及伪采样与保持电路,其中主采样与保持电路配置为对有机发光二极管(OLED)单元的像素信息进行采样和保持并输出第一输出信号;以及伪采样与保持电路配置为与主采样与保持电路同步地对参考电压进行采样和保持并输出第二输出信号,其中该第二输出信号用于抵消包括在第一输出信号中的开关噪声信号。
【专利说明】采样与保持电路及包括该采样与保持电路的源极驱动器

【技术领域】
[0001]本发明涉及显示装置,更具体地,涉及采样与保持电路以及包括该采样与保持电路的源极驱动器。

【背景技术】
[0002]采样与保持电路指的是这样的电路,其对信号进行采样并保持所采样的信号直至所米样的信号被处理。米样与保持电路可表不为S/H。
[0003]当使用模数转换器来数字化信号时,在转换时间不够短的情况下不能转换宽带信号。因此,需要将信号扩展至为处理该信号所需的时间。因此,可将把连续波形转换为不连续波形的操作(即,对信号进行采样并将所采样的信号保持预定时间的操作)称为采样与保持操作。
[0004]此时,可能通过形成在采样与保持电路中的多个开关元件的开关操作而将开关噪声信号引入采样与保持电路中。这种开关噪声信号可包括在采样与保持电路的输出信号中。当探测到像素信息时,开关噪声信号可能导致错误。


【发明内容】

[0005]因此,本发明致力于解决现有技术中存在的问题,并且本发明的目的在于提供采样与保持电路及包括该采样与保持电路的源极驱动器,其中该采样与保持电路能够抵消和消除在对像素信息进行采样时可能弓I入的噪声。
[0006]为了实现上述目的,根据本发明的一方面,采样与保持电路可包括主采样与保持电路以及伪采样与保持电路,其中主采样与保持电路配置为对有机发光二极管(OLED)单元的像素信息进行采样和保持,并输出第一输出信号;以及伪采样与保持电路配置为与主采样与保持电路同步地对参考电压进行采样和保持,并输出第二输出信号,其中第二输出信号用于抵消包括在第一输出信号中的开关噪声信号。
[0007]根据本发明的另一方面,采样与保持电路可包括:主采样与保持电路、伪采样与保持电路以及公共耦接单元,其中主采样与保持电路包括第一主开关元件、主采样电容器、第二主开关元件、主电荷共享单元以及第三主开关元件,其中第一主开关元件配置为传输OLED单元的像素信息;主采样电容器配置为对从第一主开关元件传输的像素信息进行采样;第二主开关元件配置为传输由主采样电容器采样的像素信息;主电荷共享单元配置为保持所采样的像素信息;以及第三主开关元件配置为输出保持在主电荷共享单元中的像素信息作为第一输出信号,伪采样与保持电路包括第一伪开关元件、伪采样电容器、第二伪开关元件、伪电荷共享单元以及第三伪开关元件,其中第一伪开关元件配置为传输参考电压;伪采样电容器配置为对从第一伪开关元件传输的参考电压进行采样;第二伪开关元件配置为传输由伪采样电容器采样的参考电压;伪电荷共享单元配置为保持所采样的参考电压;以及第三伪开关元件配置为输出保持在伪电荷共享单元中的参考电压作为第二输出信号,以及公共耦接单元配置为耦接主采样电容器与伪采样电容器以及耦接主电荷共享单元与伪电荷共享单元。
[0008]根据本发明的另一方面,源极驱动器可包括采样与保持电路和放大器,其中采样与保持电路包括主采样与保持电路以及伪采样与保持电路,其中主采样与保持电路配置为对OLED单元的像素信息进行采样和保持,并输出第一输出信号;以及伪采样与保持电路配置为与主采样与保持电路同步地对参考电压进行采样和保持,并输出第二输出信号,该第二输出信号用于抵消包括在第一输出信号中的开关噪声信号;以及放大器配置为接收第一输出信号和第二输出信号,并差分地放大第一输出信号和第二输出信号,以抵消包括在第一输出信号中的开关噪声信号。

【专利附图】

【附图说明】
[0009]在阅读以下结合附图给出详细描述后,本发明的上述目的及其他特征和优点将变得更显而易见,在附图中:
[0010]图1是应用了本发明实施方式的显示装置的框图;
[0011]图2是图1所示的源极驱动器的示意性框图;
[0012]图3是图2所示的采样与保持电路的框图;以及
[0013]图4是图2所示的采样与保持电路的电路图。

【具体实施方式】
[0014]下面将更详细地描述其示例在附图中示出的本发明的优选实施方式。在任何可能的情况下,在整个说明书及全部附图相同的附图标记用于表示相同或相似的部分。
[0015]图1是应用了本发明实施方式的显示装置101的框图。参照图1,显示装置101可包括时序控制器111、源极驱动器121、栅极驱动器131以及显示面板141。
[0016]时序控制器111可将图像数据DA和时钟信号CLK传输至源极驱动器121,并将栅极控制信号GC传输至栅极驱动器131。
[0017]源极驱动器121可从时序控制器111接收时钟信号CLK和图像数据DA,与时钟信号CLK同步处理图像数据DA,以及将源极驱动信号SI和S2输出至显示面板141,以驱动形成在显示面板141中的数据线SL。图1示出了一个源极驱动器121,但考虑到显示面板141的尺寸和分辨率,显示装置101可包括多个源极驱动器121。
[0018]源极驱动器121可包括输出缓冲器210、采样与保持电路220、放大器230以及模数转换器240。输出缓冲器210可分别输出源极驱动信号SI和S2。采样与保持电路220可检测传输自显示面板141的像素信息。放大器230可放大采样与保持电路220的输出信号。模数转换器240可将放大器230的输出信号转换成数字信号。虽然未示出,但源极驱动器121还可包括移位寄存器(未示出)、锁存器(未示出)和数模转换器(未示出),以与时钟信号CLK同步处理图像数据DA。通过数模转换器处理的信号可分别通过输出缓冲器210作为源极驱动信号SI和S2而被输出。
[0019]模数转换器240的输出信号可提供至时序控制器111,时序控制器111可通过参考模数转换器240的输出信号执行反映像素信息的控制操作。
[0020]放大器230可放大采样与保持电路220的输出信号,以保证模数转换器240的高速操作。
[0021]采样与保持电路220可识别通过显示面板141的数据线SL传送的、OLED单元143的像素信息。像素信息可包括有机发光二极管(OLED)的导通电压、薄膜晶体管(TFT)的阈值电压Vth、TFT的电流特性以及TFT的迁移率特性。在这些特性中,可通过电压感测TFT的电流特性。
[0022]栅极驱动器131可接收从时序控制器111输出的栅极控制信号GC,使用栅极控制信号GC生成栅极驱动信号Gl和G2,以及输出栅极驱动信号Gl和G2,以驱动形成在显示面板141中的扫描线GL。图1示出了一个栅极驱动器131,但考虑到显示面板141的尺寸和分辨率,显示装置可包括多个栅极驱动器131。
[0023]显示面板141可分别从源极驱动器121和栅极驱动器131接收驱动信号SI和S2以及栅极驱动信号Gl和G2,并且显示图像。在本实施方式中,显示面板141可包括通过使用OLED单元143实施的像素。OLED单元143可接收数据线SL的源极驱动信号以及扫描线GL的栅极驱动信号,并且响应于OLED的操作而显示图像。
[0024]下面详细描述了 OLED单元143的操作。根据供给至扫描线GL的栅极驱动信号G1,数据线SL的开关薄膜晶体管TFT-S可被导通。然后,通过数据线SL供给的源极驱动信号SI可通过开关薄膜晶体管TFT-S供给至驱动薄膜晶体管TFT-O的栅极。驱动薄膜晶体管TFT-O可通过由开关薄膜晶体管TFT-S传输的源极驱动信号SI而导通,以及将电压PVDD和PVSS施加至有机发光二极管0LED。当供给使得亮度与源极驱动信号SI对应的驱动电流时,OLED可发光。
[0025]因为OLED随时间逐渐退化,所以其阈值电压Vth可能出现变化。然后,由于阈值电压Vth的变化,OLED响应于相同驱动电流的亮度可能逐渐减小。可通过阈值电压检测薄膜晶体管TFT-V来检测OLED的阈值电压Vth的变化。此时,在待机状态或在图像被显示之前,用于检测OLED的阈值电压Vth的变化的阈值电压检测控制信号VthC可提供至阈值电压检测薄膜晶体管TFT-V。阈值电压Vth的上述变化可与像素信息的示例对应。像素信息如OLED的阈值电压Vth可通过导通的阈值电压检测薄膜晶体管TFT-V和数据线SL提供至采样与保持电路220。
[0026]图2示出了在源极驱动器121中传输像素信息的路径。在图2中,像素信息表示为VIN。每个OLED单元143的像素信息Vin可提供至采样与保持电路220。采样与保持电路220可配置成将通过采样和保持像素信息Vin及基准信号Vref2获得的信号提供至放大器230。
[0027]采样与保持电路220可接收显示面板141的OLED单元143的像素信息VIN,以及检测显示面板141的像素特性是否被改变。源极驱动器121可包括与显示面板141的数据线的数目相对应的多个采样与保持电路220。采样与保持电路220的输出信号可共同施加至放大器230。
[0028]参照图2,源极驱动器121可包括多个采样与保持电路220、放大器230以及模数转换器240。
[0029]采样与保持电路220可接收显示面板141的OLED单元143的像素信息VIN,以及检测显示面板141的像素特性是否被改变。采样与保持电路220的数目可与显示面板141的数据线的数目对应。采样与保持电路220的输出信号可共同施加至放大器230。
[0030]更具体地,采样与保持电路220可接收像素信息Vin和参考电压Vrefl和Vref2,以及提供输出信号OUTa和OUTb。
[0031]放大器230可接收采样与保持电路220的输出信号OUTa和OUTb,并差分地放大输出信号OUTa和OUTb。
[0032]模数转换器240可配置为将从放大器230输出的模拟信号转换为数字信号,以及将数字信号提供给时序控制器111。通过参考模数转换器240的输出信号,时序控制器111可基于像素特性执行控制。
[0033]图3是图2所示的采样与保持电路的框图。参照图3,采样与保持电路220可包括主采样与保持电路220a、公共耦接单元220c以及伪采样与保持电路220b。
[0034]主采样与保持电路220a可采样和保持显示面板141的OLED单元143的像素信息Vino当在主采样与保持电路220a中采样和保持像素信息Vin时,可能通过图4中的多个开关元件MSWl至MSW4弓I入开关噪声信号,其中该多个开关元件MSWl至MSW4形成在主采样与保持电路220a中。因此,开关噪声信号可包括在主采样与保持电路220a的输出信号OUTa中。
[0035]公共耦接单元220c可定位在主采样与保持电路220a和伪采样与保持电路220b之间,并且公共地与主采样与保持电路220a和伪采样与保持电路220b耦接。将参照图4详细描述接收第一参考电压Vrefl和第二参考电压Vref2的公共耦接单元220c。
[0036]伪采样与保持电路220b可采样和保持参考电压Vref2。当在伪采样与保持电路220b中采样和保持参考电压Vref2时,可通过图4中的多个开关元件DSWl至DSW4引入开关噪声信号,其中该多个开关元件DSWl至DSW4形成在伪采样与保持电路220b中。因此,开关噪声信号可包括在伪采样与保持电路220b的输出信号OUTb中。参考电压Vrefl可用于进行重置,而参考电压Vref2可用于采样和保持像素信息VIN。参考电压Vrefl和Vref2可设置为具有比像素信息Vin的电平低的电平。例如,参考电压Vref2可设置为接地电压,并且参考电压Vrefl可设置为具有比接地电压的电平高但是比像素信息的电平低的电平。
[0037]伪采样与保持电路220b可具有与主采样与保持电路220a的电路结构相同的电路结构。另外,伪采样与保持电路220b的开关元件DSWl至DSW4可与主采样与保持电路220a的开关元件MSWl到MSW4同步进行驱动。
[0038]因此,在伪采样与保持电路220b中生成的开关噪声信号可与在主采样与保持电路220a中生成的开关噪声信号具有相同或相似的电平。
[0039]图2的放大器230可包括非反相输入端子(+)和反相输入端子(_),通过非反相输入端子(+)接收主采样与保持电路220a的输出信号OUTa,以及通过反相输入端子(_)接收伪采样与保持电路220b的输出信号OUTb。因此,可通过伪采样与保持电路220b的输出信号OUTb来使主采样与保持电路220a的输出信号OUTa衰减。也就是说,主采样与保持电路220a的输出信号OUTa中所包括的开关噪声信号可通过从伪采样与保持电路220b输出的输出信号OUTb的开关噪声信号来进行抵消和减少或消除。因此,从图2的放大器230输出的信号可不包括在采样与保持电路220中生成的开关噪声信号。图2的放大器230可利用具有差分输入端子的运算放大器来实施。
[0040]如上所述,根据本发明实施方式的采样与保持电路220可包括伪采样与保持电路220b,以消除在主采样与保持电路220a中生成的开关噪声信号,其中伪采样与保持电路220b具有与主采样与保持电路220a的结构相同的结构,主采样与保持电路220a采样和保持从显不面板141传输的像素信息VIN。因此,可稳定地输出为不含噪声的稳定信号的、放大器230的输出信号。
[0041]图4是图2所示的采样与保持电路220的电路图并且是图3的详细电路图。
[0042]主采样与保持电路220a可包括第一至第三主开关元件MSWl至MSW3、主采样电容器Csm、主电荷共享单元MCS以及主重置单元MRS。
[0043]第一主开关元件MSWl和第三主开关元件MSW3可包括传输门,第二主开关元件MSW2可包括金属氧化物半导体(MOS)晶体管。
[0044]主采样电容器Csm可耦接在公共耦接单元220c与耦接节点MNl之间,其中耦接节点MNl用于第一开关元件MSWl和第二开关元件MSW2。当第一主开关元件MSWl导通时,主米样电容器Csm可对从第一主开关兀件MSWl输出的像素信息Vin进行米样。当用于传输像素信息Vin的第一主开关元件MSWl导通或关断时,可从第一开关元件MSWl引入开关噪声信号。开关噪声信号和像素信息Vin可一起米样在主米样电容器Csm中。
[0045]主电荷共享单元MCS可耦接在公共耦接单元220c与耦接节点MN2之间,其中耦接节点MN2用于第二主开关元件MSW2和第三主开关元件MSW3。主电荷共享单元MCS可共享米样在主米样电容器Csm中的电压。当第二主开关兀件MSW2导通时,米样在主米样电容器Csm中的电荷可通过第二主开关元件MSW2由主电荷共享单元MCS共享。因此,主采样电容器Csm的电压可能降低。主电荷共享单元MCS可包括第四主开关元件MSW4、第一主电荷共享电容器Ccsml以及第二主电荷共享电容器Ccsm2。
[0046]第四主开关元件MSW4可耦接在第一主电荷共享电容器Ccsml与耦接节点丽2之间,其中耦接节点MN2用于第二主开关元件MSW2和第三主开关元件MSW3。
[0047]第一主电荷共享电容器Ccsml可耦接在第四主开关元件MSW4与公共耦接单元220c之间。第一主电荷共享电容器Ccsml可共享采样在主采样电容器Csm中的电压。也就是说,当第二主开关元件MSW2和第四主开关元件MSW4导通时,采样在主采样电容器Csm中的电荷可通过第二开关元件MSW2和第四主开关元件MSW4由第一主电荷共享电容器Ccsml共享。因此,主采样电容器Csm的电压可能降低。此时,当第二开关元件MSW2和第四主开关元件MSW4导通或关断时,可从第二开关元件MSW2和第四主开关元件MSW4引入开关噪声信号。开关噪声信号和像素信息Vin可一起米样在第一主电荷共享电容器Ccsml中。
[0048]第二主电荷共享电容器Ccsm2可耦接在公共耦接单元220c与耦接节点MN2之间,其中耦接节点MN2用于第二开关元件MSW2和第三开关元件SW3。第二主电荷共享电容器Ccsm2可共享采样在主采样电容器Csm中的电压。也就是说,当第二主开关元件MSW2导通时,采样在主采样电容器Csm中的电荷可通过第二开关元件MSW2由第二主电荷共享电容器Ccsm2共享。因此,主采样电容器Csm的电压可能降低。此时,当第二开关元件MSW2导通或关断时,可从第二开关元件MSW2引入开关噪声信号。开关噪声信号可采样在第二主电荷共享电容器Ccsm2中。
[0049]根据形成在主电荷共享单元MCS中的第一主电荷共享电容器Ccsml和第二主电荷共享电容器Ccsm2的数目,主采样电容器Csm的电压共享比例可有所不同。例如,当主采样电容器Csm与第一主电荷共享电容器Ccsml和第二主电荷共享电容器Ccsm2具有相同的容量时,在主电荷共享单元MCS中仅包括第一主电荷共享电容器Ccsml和第二主电荷共享电容器Ccsm2之一的情况下,主采样电容器Csm的电压可降低至一半,以及在主电荷共享单元MCS中包括第一主电荷共享电容器Ccsml和第二主电荷共享电容器Ccsm2 二者全部时,主采样电容器Csm的电压可降低至1/3。因此,当用于输入至采样与保持电路220的像素信息Vin的感测电压范围宽时,可适当地调整主电荷共享电容器的数目。
[0050]也就是说,图4的主电荷共享单元MCS可包括一个或多个第一主电荷共享电容器Ccsml0此时,可使与第一主电荷共享电容器Ccsml耦接的开关元件导通或关断,以调整主采样电容器Csm的电压共享比例。
[0051]主重置单元MRS可耦接在公共耦接单元220c与耦接节点MN2之间,并且重置第一主电荷共享电容器Ccsml和第二主电荷共享电容器Ccsm2,其中耦接节点丽2用于第二主开关元件MSW2和第三主开关元件MSW3。主重置单元MRS可包括MOS晶体管。因此,当形成主重置单元MRS的MOS晶体管导通时,第一主电荷共享电容器Ccsml和第二主电荷共享电容器Ccsm2 二者都可被放电至参考电压Vrefl的电平,其中参考电压VrefI施加至公共耦接单元220c。
[0052]第三主开关元件MSW3可与采样与保持电路220的输出端子耦接。因此,当第三主开关元件MSW3导通时,采样在主采样电容器Csm中的电压可从采样与保持电路220输出,并传输至图2中的放大器230。
[0053]伪采样与保持电路220b可具有与主采样与保持电路220a的电路结构相同的电路结构。另外,伪采样与保持电路220b的开关元件DSWl至DSW4可与主采样与保持电路220a的开关元件MSWl至MSW4同步进行驱动。因此,在伪采样与保持电路220b中生成的开关噪声信号可具有与在主米样与保持电路220a中生成的开关噪声信号的电平相同或相似的电平。
[0054]伪采样与保持电路220b可包括第一至第三伪开关元件DSWl至DSW3、伪采样电容器Csd、伪电荷共享单元DSC以及伪重置单元DRS。
[0055]第一伪开关元件DSWl和第三伪开关元件DSW3可包括传输门,而第二伪开关元件DSW2可包括MOS晶体管。
[0056]伪采样电容器Csd可耦接在公共耦接单元220c与耦接节点DNl之间,其中耦接节点DNl用于第一伪开关元件DSWl和第二伪开关元件DSW2。伪采样电容器Csd可对当第一伪开关元件DSWl导通或关断时从第一伪开关元件DSWl生成的电压进行采样。也就是说,当第一伪开关元件DSWl导通或关断时,可从第一伪开关元件DSWl生成开关噪声信号,并且该开关噪声信号采样在伪采样电容器Csd中。当参考电压Vrefl和Vref2施加至伪采样电容器Csd的两端时,从第一伪开关兀件DSWl生成的开关噪声信号可米样在伪米样电容器Csd中。
[0057]伪电荷共享单元DCS可耦接在公共耦接单元220c与耦接节点DN2之间,其中耦接节点DN2用于第二伪开关元件DSW2和第三伪开关元件DSW3。当第二伪开关元件DSW2导通或关断时,伪电荷共享单元DCS可接收从第二伪开关元件DSW2输出的电压,并且对所接收的电压进行采样。也就是说,当第二伪开关元件DSW2导通或关断时,可从第二伪开关元件DSW2生成开关噪声信号,并且该开关噪声信号采样在伪电荷共享单元DCS中。当参考电压Vrefl和Vref2施加至伪电荷共享单元DCS的两端时,从第二伪开关元件DSW2生成的开关噪声信号可采样在伪电荷共享单元DCS中。伪电荷共享单元DCS可包括第四伪开关元件DSW4、第一伪电荷共享电容器Ccsdl和第二伪电荷共享电容器Ccsd2。
[0058]第四伪开关元件DSW4可耦接在第一伪电荷共享电容器Ccsdl与耦接节点DN2之间并包括MOS晶体管,其中耦接节点DN2用于第二伪开关元件DSW2和第三伪开关元件DSW3。
[0059]第一伪电荷共享电容器Ccsdl可耦接在第四伪开关元件DSW4与公共耦接单元220c之间。第一伪电荷共享电容器Ccsdl可对从第二伪开关元件DSW2和第四伪开关元件DSW4生成的开关噪声信号进行采样。也就是说,当第二伪开关元件DSW2和第四伪开关元件DSW4导通或关断时,可从第二伪开关元件DSW2和第四伪开关元件DSW4生成开关噪声信号,并且该开关噪声信号被采样在第一伪电荷共享电容器Ccsdl中。
[0060]第二伪电荷共享电容器Ccsd2可耦接在公共耦接单元220c与耦接节点DN2之间,其中耦接节点DN2用于第二开关元件DSW2和第三开关元件DSW3。第二伪电荷共享电容器Ccsd2可对从第二伪开关元件DSW2生成的开关噪声信号进行采样。也就是说,当第二伪开关元件DSW2导通或关断时,可从第二伪开关元件DSW2生成开关噪声信号,并且该开关噪声信号被采样在第二伪电荷共享电容器Ccsd2中。
[0061 ] 形成在伪电荷共享单元DCS中的伪电荷共享电容器Ccsdl和Ccsd2的数目可设置为与形成在主电荷共享单元MCS中的主电荷共享电容器Ccsml和Ccms2的数目相等。
[0062]伪重置单元DCS可耦接在公共耦接单元220c与耦接节点DN2之间,并重置第一伪电荷共享电容器Ccsdl和第二伪电荷共享电容器Ccsd2,其中耦接节点DN2用于第二伪开关元件DSW2和第三伪开关元件DSW3。伪重置单元DRS可包括MOS晶体管。因此,当形成伪重置单元DRS的MOS晶体管导通时,第一伪电荷共享电容器Ccsdl和第二伪电荷共享电容器Ccsd2 二者都可被放电至参考电压Vrefl的电平,其中参考电压Vrefl施加至公共耦接单元220c。
[0063]第三伪开关元件DSW3可和采样与保持电路220的输出端子耦接。因此,当第三伪开关元件DSW3导通时,采样在伪采样电容器Csd的电压可从采样与保持电路220输出,并传输至图2中的放大器230。
[0064]公共耦接单元220c可形成在主采样与保持电路220a和伪采样与保持电路220b之间,并且使主采样与保持电路220a和伪采样与保持电路220b彼此耦接。公共耦接单元220c可包括第一公共开关元件CSW1、第二公共开关元件CSW2以及参考线Lref。公共耦接单元220c的第一公共开关元件CSWl和第二公共开关元件CSW2可以与主采样与保持电路220a的第一主开关元件MSWl和第二主开关元件MSW2以及伪采样与保持电路220b的第一伪开关元件DSWl和第二伪开关元件DSW2同步进行驱动。
[0065]第一开关元件CSWl可包括传输门,并且第二公共开关元件CSW2可包括MOS晶体管。
[0066]第一公共开关元件CSWl和第二公共开关元件CSW2 二者都可耦接至参考线Lref,并且主采样与保持电路220a和伪采样与保持电路220b可共同耦接至参考线Lref。
[0067]第二参考电压Vref2可施加至第一公共开关元件CSWl,并且第一参考电压Vrefl可施加至第二公共开关元件CSW2。因此,第一公共开关元件CSWl和第二公共开关元件CSW2可不同时导通。也就是说,当第一公共开关元件CSWl导通时,第二公共开关元件CSW2可关断。另一方面,当第二公共开关元件CSW2导通时,第一公共开关元件CSWl可关断。
[0068]参考电压Vrefl可用于重置,参考电压Vref2可用于采样和保持像素信息VIN。参考电压Vrefl和参考电压Vref 2可设置为具有比像素信息Vin的电平低的电平。例如,参考电压Vref2可设置为接地电压,参考电压Vrefl可设置为具有比接地电压的电平高且比像素信息的电平低的电平。
[0069]根据本发明实施方式,采样与保持电路可包括主采样与保持电路以及伪采样与保持电路,其中,主采样与保持电路被配置成采样和保持像素信息,伪采样与保持电路具有与主采样与保持电路的结构相同的结构。伪采样与保持电路可生成这样的信号,该信号用于抵消在主采样与保持电路的采样和保持过程中引入的开关噪声信号。
[0070]包括伪采样与保持电路以驱动显示面板的源极驱动器可精确地处理从形成在显示面板中的多个像素传输的信号。
[0071]因此,包括伪采样与保持电路的源极驱动器可精确地检测形成在显示面板中的像素的特征信息。
[0072]虽然已出于说明性目的已对本发明的优选实施方式进行了描述,但是本领域技术人员应理解,各种修改、添加和替换也是可能的,而不背离如所附权利要求书中公开的本发明的范围和精神。
【权利要求】
1.一种米样与保持电路,包括: 主采样与保持电路,配置为对有机发光二极管(OLED)单元的像素信息进行采样和保持,以及输出第一输出信号;以及 伪采样与保持电路,配置为与所述主采样与保持电路同步地对参考电压进行采样和保持,以及输出第二输出信号,其中所述第二输出信号用于抵消包括在所述第一输出信号中的开关噪声信号。
2.如权利要求1所述的采样与保持电路,其中,所述主采样与保持电路和所述伪采样与保持电路中的每个都包括具有相同结构的多个开关元件以及彼此并联耦接的多个采样电容器。
3.如权利要求1所述的采样与保持电路,其中,所述主采样与保持电路包括: 第一主开关元件,配置为传输所述像素信息; 主采样电容器,配置为对从所述第一主开关元件传输的所述像素信息进行采样; 第二主开关元件,配置为传输由所述主采样电容器采样的所述像素信息; 主电荷共享单元,配置为保持从所述第二主开关元件传输的所述像素信息;以及 第三主开关元件,配置为输出保持在所述主电荷共享单元中的所述像素信息作为所述第一输出信号。
4.如权利要求3所述的采样与保持电路,其中,所述伪采样与保持电路包括: 第一伪开关兀件,配置为传输所述参考电压; 伪采样电容器,配置为对从所述第一伪开关元件传输的所述参考电压进行采样; 第二伪开关元件,配置为传输由所述伪采样电容器采样的所述参考电压; 伪电荷共享单元,配置为保持所采样的所述参考电压;以及 第三伪开关元件,配置为输出保持在所述伪电荷共享单元中的所述参考电压作为所述第二输出信号。
5.如权利要求4所述的采样与保持电路,其中,所述第一伪开关元件至所述第三伪开关元件与所述第一主开关元件至所述第三主开关元件同步地进行驱动。
6.如权利要求1所述的采样与保持电路,其中,所述参考电压设置为接地电压。
7.如权利要求1所述的采样与保持电路,其中,所述第二输出信号具有与所述开关噪声信号的大小相同或相似的大小。
8.一种米样与保持电路,包括: 主采样与保持电路,包括: 第一主开关元件,配置为传输有机发光二极管(OLED)单元的像素信息; 主采样电容器,配置为对从所述第一主开关元件传输的所述像素信息进行采样; 第二主开关元件,配置为传输由所述主采样电容器采样的所述像素信息; 主电荷共享单元,配置为保持所采样的所述像素信息;以及 第三主开关元件,配置为输出保持在所述主电荷共享单元中的所述像素信息作为第一输出信号; 伪采样与保持电路,包括: 第一伪开关兀件,配置为传输参考电压; 伪采样电容器,配置为对从所述第一伪开关元件传输的所述参考电压进行采样; 第二伪开关元件,配置为传输由所述伪采样电容器采样的所述参考电压; 伪电荷共享单元,配置为保持所采样的所述参考电压;以及 第三伪开关元件,配置为输出保持在所述伪电荷共享单元中的所述参考电压作为第二输出信号;以及 公共耦接单元,配置为耦接所述主采样电容器与所述伪采样电容器,并耦接所述主电荷共享单元与所述伪电荷共享单元。
9.如权利要求8所述的采样与保持电路,其中,所述第一伪开关元件至所述第三伪开关元件与所述第一主开关元件至所述第三主开关元件同步地进行驱动。
10.如权利要求8所述的采样与保持电路,其中, 所述第一输出信号包括由所述第一主开关元件至所述第三主开关元件生成的第一开关噪声信号,以及 所述第二输出信号包括由所述第一伪开关元件至所述第三伪开关元件生成的第二开关噪声信号,并且所述第二开关噪声信号具有与所述第一开关噪声信号的大小相同或相似的大小。
11.如权利要求8所述的采样与保持电路,其中, 所述主采样与保持电路还包括主重置单元,所述主重置单元与所述主电荷共享单元并联耦接,并且配置成重置所述主电荷共享单元,以及 所述伪采样与保持电路还包括伪重置单元,所述伪重置单元与所述伪电荷共享单元并联耦接,并且配置成重置所述伪电荷共享单元。
12.如权利要求8所述的采样与保持电路,其中,所述主电荷共享单元和所述伪电荷共享单元中的每个都包括多个电容器。
13.如权利要求8所述的采样与保持电路,其中,所述公共耦接单元包括: 参考线,具有配置成接收第二参考电压的一个端部,以及配置成接收第一参考电压的另一端部,其中所述第二参考电压与所述参考电压相等; 第一公共开关元件,配置成与所述第一主开关元件和所述第一伪开关元件同步地执行开关操作,以及将所述第二参考电压传输至所述参考线上的第一节点,其中所述第一节点使所述主采样电容器与所述伪采样电容器相耦接;以及 第二公共开关元件,配置成与所述第二主开关元件和所述第二伪开关元件同步地执行开关操作,以及将所述第二参考电压传输至所述参考线上的第二节点,其中所述第二节点使所述主电荷共享单元与所述伪电荷共享单元相耦接。
14.如权利要求13所述的采样与保持电路,其中, 所述第二参考电压设置为接地电压,以及所述第一参考电压设置为具有高于所述第二参考电压的电平但低于所述像素信息的电平的电平的电压。
15.一种源极驱动器,包括: 采样与保持电路,包括: 主采样与保持电路,配置为对有机发光二极管(OLED)单元的像素信息进行采样和保持,以及输出第一输出信号;以及伪采样与保持电路,配置为与所述主采样与保持电路同步地对参考电压进行采样和保持,以及输出第二输出信号,其中所述第二输出信号用于抵消包括在所述第一输出信号中的开关噪声信号;以及 放大器,配置为接收所述第一输出信号和所述第二输出信号,并差分地放大所述第一输出信号和所述第二输出信号,以抵消包括在所述第一输出信号中的所述开关噪声信号。
16.如权利要求15所述的源极驱动器,其中,所述采样与保持电路包括: 主采样与保持电路,包括: 第一主开关元件,配置为传输所述OLED单元的所述像素信息; 主采样电容器,配置为对从所述第一主开关元件传输的所述像素信息进行采样; 第二主开关元件,配置为传输由所述主采样电容器采样的所述像素信息; 主电荷共享单元,配置为保持通过主电荷共享电容器和第四主开关元件采样的所述像素信息;以及 第三主开关元件,配置为输出保持在所述主电荷共享单元中的所述像素信息作为所述第一输出信号;以及 伪采样与保持电路,包括: 第一伪开关兀件,配置为传输参考电压; 伪采样电容器,配置为对从所述第一伪开关元件传输的所述参考电压进行采样; 第二伪开关元件,配置为传输由所述伪采样电容器采样的所述参考电压; 伪电荷共享单元,配置为保持通过伪电荷共享电容器和第四伪开关元件采样的所述参考电压;以及 第三伪开关元件,配置为输出保持在所述伪电荷共享单元中的所述参考电压作为第二输出信号;以及 公共耦接单元,配置为耦接所述主采样电容器与所述伪采样电容器,以及耦接所述主电荷共享单元与所述伪电荷共享单元。
17.如权利要求16所述的源极驱动器,其中, 所述第一输出信号包括:在所述第一主开关元件至所述第四主开关元件中的一个或多个中生成的第一开关噪声信号, 所述第二输出信号包括:在所述第一伪开关元件至所述第四伪开关元件中的一个或多个中生成的第二开关噪声信号,以及 所述放大器利用包括在所述第二输出信号中的所述第二开关噪声信号来抵消包括在所述第一输出信号中的所述第一开关噪声信号。
18.如权利要求15所述的源极驱动器,其中,所述源极驱动器包括多个采样与保持电路。
19.如权利要求15所述的源极驱动器,其中,所述公共耦接单元包括: 参考线,具有配置成接收第二参考电压的一个端部,以及配置成接收第一参考电压的另一端部,其中所述第二参考电压与所述参考电压相等; 第一公共开关元件,配置成与所述第一主开关元件和所述第一伪开关元件同步地执行开关操作,以及将所述第二参考电压传输至所述参考线上的第一节点,其中所述第一节点使所述主采样电容器与所述伪采样电容器相耦接;以及 第二公共开关元件,配置成与所述第二主开关元件和所述第二伪开关元件同步地执行开关操作,以及将所述第二参考电压传输至所述参考线上的第二节点,其中所述第二节点使所述主电荷共享单元与所述伪电荷共享单元相耦接。
【文档编号】G09G3/32GK104517567SQ201410504510
【公开日】2015年4月15日 申请日期:2014年9月26日 优先权日:2013年9月30日
【发明者】闵庚直, 全炫奎, 郑镛益, 赵贤镐, 金永福 申请人:硅工厂股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1