1.一种CMOS逻辑单元,包括CMOS驱动单元,其特征在于,还包括:
输出电压补偿单元,分别与所述CMOS驱动单元的输出端和高电平端连接,用于当所述CMOS驱动单元的输出端输出的电压大于预定电压时控制所述CMOS驱动单元的输出端与所述高电平端连接。
2.如权利要求1所述的CMOS逻辑单元,其特征在于,所述输出电压补偿单元包括:
反相模块,输入端与所述CMOS驱动单元的输出端连接;以及,
补偿PMOS管,栅极与所述反相模块的输出端连接,第一极与所述高电平端连接,第二极与所述CMOS驱动单元的输出端连接。
3.如权利要求2所述的CMOS逻辑单元,其特征在于,所述输出电压补偿单元还包括:
补偿电容,第一端与所述CMOS驱动单元的输出端连接,第二端接地。
4.如权利要求1至3中任一权利要求所述的CMOS逻辑单元,其特征在于,所述CMOS驱动单元包括:
第一PMOS管,栅极与所述CMOS驱动单元的输入端连接,第一极与所述高电平端连接,第二极与所述CMOS驱动单元的输出端连接;以及,
第一NMOS管,栅极与所述CMOS驱动单元的输入端连接,第一极与低电平端连接,第二极与所述CMOS驱动单元的输出端连接。
5.一种CMOS逻辑电路,其特征在于,包括N个级联的CMOS驱动单元;N为大于1的整数;
除了第一级CMOS驱动单元之外,每一级CMOS驱动单元的输入端与相邻上一级CMOS驱动单元的输出端连接;
第一级CMOS驱动单元的输入端为所述CMOS逻辑电路的输入端;
所述CMOS逻辑电路还包括:输出电压补偿单元电路,分别与高电平端和每一级所述CMOS驱动单元的输出端连接,用于当所述CMOS驱动单元通过其输出端输出的电压大于预定电压时控制该输出端与所述高电平端连接。
6.如权利要求5所述的CMOS逻辑电路,其特征在于,所述输出电压补偿单元电路包括:
第一反相模块,输入端与第(2m-1)级CMOS驱动单元的输出端连接;
第二反相模块,输入端与第2m级CMOS驱动单元的输出端连接;以及,
N个补偿PMOS管;
每一补偿PMOS管分别与一级所述CMOS驱动单元对应;
所述第一反相模块的输出端和与奇数级CMOS驱动单元对应的所有补偿PMOS管的栅极都连接;
所述第二反相模块的输出端和与偶数级CMOS驱动单元对应的所有补偿PMOS管的栅极都连接;
每一补偿PMOS管的第一极都与所述高电平端连接;
与一级CMOS驱动单元对应的补偿PMOS管的第二极与该级CMOS驱动单元的输出端连接;
m为任一正整数,2m小于或等于N。
7.如权利要求6所述的CMOS逻辑电路,其特征在于,所述输出电压补偿单元电路还包括N个补偿电容;
每一补偿电容分别与一级所述CMOS驱动单元对应;
与一级CMOS驱动单元对应的补偿电容的第一端与该级CMOS驱动单元的输出端连接,所述N个补偿电容的第二端都接地。
8.如权利要求5至7中任一权利要求所述的CMOS逻辑电路,其特征在于,每一级CMOS驱动单元分别包括:
第一PMOS管,栅极与该级CMOS驱动单元的输入端连接,第一极与所述高电平端连接,第二极与该级CMOS驱动单元的输出端连接;以及,
第一NMOS管,栅极与该级CMOS驱动单元的输入端连接,第一极与低电平端连接,第二极与该级CMOS驱动单元的输出端连接。
9.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括如权利要求1至4中任一权利要求所述的CMOS逻辑单元,或者,所述栅极驱动电路包括如权利要求5至8中任一权利要求所述的CMOS逻辑电路。
10.一种显示装置,其特征在于,包括如权利要求9所述的栅极驱动电路。