显示装置的制作方法

文档序号:17152322发布日期:2019-03-19 23:33阅读:257来源:国知局
显示装置的制作方法

本公开涉及一种显示装置。



背景技术:

寄生电容可存在于两条相邻数据线之间(例如,由于它们的相邻性)。在数据电压被写入到两条相邻数据线中的第一条线之后,数据电压可以被传输至这两条相邻数据线中的第二条线。在这种情况下,发生由于寄生电容而导致的不期望耦合,并且第二条数据线的电压变化可能影响被写入数据电压的数据线。

因此,被写入的数据线的电压可能会波动,并且当这两条相邻数据线在一个显示装置中时,可能发生诸如污点缺陷的图像质量劣化。

该背景技术部分中公开的上述信息仅用于增强对本发明背景的理解,因此其可包含不构成现有技术的信息。



技术实现要素:

本发明提供一种能够减少或最小化由寄生电容引起的不期望的耦合以便减少或防止图像质量劣化的显示装置及其驱动方法。

本发明的一些实施例提供了一种显示装置,包括:多个像素;第一扫描栅极线和第二扫描栅极线,被配置为将扫描信号传输至像素的第一像素行;多个第一栅极桥,与第一扫描栅极线连接,以将扫描信号传输至第一像素行的多个第一像素;多个第二栅极桥,与第二扫描栅极线连接,以将扫描信号传输至第一像素行的多个第二像素;多条第一数据线,被配置为提供与第一像素对应的多个数据电压;以及多条第二数据线,被配置为提供与第二像素对应的多个数据电压,其中第一数据线中的两条第一数据线位于与这两条第一数据线对应的两个第一像素之间,并且第二数据线中的两条第二数据线位于与这两条第二数据线对应的两个第二像素之间。

本发明的一些实施例提供了一种显示装置,包括:第一扫描栅极线,被配置为传输第一扫描信号;第二扫描栅极线,被配置为传输第二扫描信号;第一栅极桥,与第一扫描栅极线连接,以将第一扫描信号传输至对应的两个第一像素;第二栅极桥,与第二扫描栅极线连接,以将第二扫描信号传输至对应的两个第二像素;两条第一数据线,位于两个第一像素之间并分别与两个第一像素连接;以及两条第二数据线,位于两个第二像素之间并分别与两个第二像素连接,其中所述两个第一像素和所述两个第二像素位于同一像素行。

根据一些实施例,可以提供能够减小或最小化由寄生电容引起的不期望的耦合以便减少或防止图像质量劣化的显示装置。

附图说明

图1是示出根据一些实施例的显示装置的框图;

图2示出了根据一些实施例的显示单元;

图3是示出根据一些实施例的源驱动器的配置的框图;

图4示出了源驱动器的配置的一部分;

图5示出了根据一些实施例的位于显示装置中的多个像素、用于驱动像素的多条扫描栅极线、多条初始化线以及多条数据线和电源线;

图6是示出根据一些实施例的用于驱动显示装置的多个扫描信号、多个初始化信号、多个发射控制信号、多个解复用控制信号以及多个数据信号的波形图;

图7是示出图5所示的像素的布局的俯视平面图;

图8示出了根据一些实施例的位于显示装置中的多个像素、用于驱动像素的多条扫描栅极线、多条初始化线以及多条数据线和电源线;

图9示出了根据一些实施例的位于显示装置中的多个像素、用于驱动像素的多条扫描栅极线、多条初始化线以及多条数据线和电源线;

图10是示出图9所示的像素的布局的俯视平面图。

具体实施方式

在下文中,将参考附图更详细地描述示例实施例,其中相同的附图标记始终表示相同的要素。然而,本发明可以以各种不同的形式来实现,并且不应该被解释为只限制于文中所述实施例。而是将这些实施例作为实施例进行提供,以使本发明更加全面和完整,并将本发明的方面和特征完整地传达给本领域技术人员。因此,对于本领域技术人员完整理解本发明的方面和特征不是必需的过程、要素和技术可不描述。除非另有说明,否则相同的附图标记在所有附图及文字说明中表示相同的要素,并且因此,将不重复相应的描述。在附图中,为了清楚起见,要素、层和区域的相关尺寸可能被放大。

在以下描述中,出于解释的目的,阐述了许多具体细节以提供对各种实施例的透彻理解。然而,显而易见的是,在没有这些具体细节或者利用一个或多个等同的配置的情况下,所述各种实施例也可被实施。在其他情况下,以框图形式示出公知的结构和装置,以避免不必要地使各种实施例难以理解。

在附图中,为了清楚和易于描述,可以以放大的方式示出多个区域的厚度。

将进一步理解的是,当在本说明书中使用时,术语“包括”、“包含”和/或“含有”指明所陈述的特征、整体、步骤、操作、要素和/或部件,但并不排除存在或添加一个或多个其他特征、整体、步骤、操作、要素、部件和/或其相应的组。

应该理解的是,当区域或要素被称为在另一个区域或要素“上”、“连接到”或“耦合到”另一个区域或要素时,它可以直接在另一个区域或要素上、连接或耦合到另一个区域或要素,或者可以存在介于其间的区域或要素。相反,当一个区域或要素被称为“直接在......上”、“直接连接到”或“直接耦合到”另一个区域或要素时,则不存在介于其间的区域或要素。此外,还将理解的是,当区域或要素被称为“在”两个区域或要素“之间”时,它可以是两个区域或要素之间的唯一区域或要素,或者也可以存在一个或多个介于其间的区域或要素。

除非另外定义,否则本文中使用的所有术语(包括技术和科学术语)具有与本领域技术人员通常理解的相同的含义。将进一步理解的是,例如在通常使用的字典中定义的术语应该被解释为具有与其在相关领域的上下文中的含义相一致的含义,并且除非在本说明书中明确地定义,否则不会被理解为理想的或过分正式的含义。

此外,当描述本发明的实施例时,“可以”的使用是指“本发明的一个或多个实施例”。如本文所使用的,可以考虑术语“使用”与术语“利用”同义。此外,术语“示例性”意在指代实施例或说明。

应该理解的是,尽管这里可以使用术语“第一”、“第二”、“第三”等来描述各种要素、部件、区域、层和/或部分,但是这些要素、部件、区域、层和/或部分不应被这些术语所限制。这些术语用于将一个要素、部件、区域、层或部分与另一个要素、部件、区域、层或部分区分开来。因此,在不脱离本发明的精神和范围的情况下,下面描述的第一要素、部件、区域、层或部分可以被称为第二要素、部件、区域、层或部分。

当某个实施例可以以不同方式实现时,可以与所描述的顺序不同地执行特定的处理顺序。例如,两个连续描述的过程可以基本上同时执行或者以与所描述的顺序相反的顺序执行。

关于诸如“……中的至少一个”之类的表达方式,当在要素列表之后时,修饰要素的整个列表而不仅仅修饰列表中的单个要素。出于本发明的目的,“x、y和z的至少一个”和“选自由x、y和z组成的组中的至少一个”可以被解释为仅为x、仅为y、仅为z或x、y和z中的两个或多个的任意组合,例如xyz、xyy、yz和zz。相同的附图标记在全文中表示相同的要素。如本文所使用,术语“和/或”包括一个或多个相关联的列出项目的任一和所有组合。

图1是示出根据一些实施例的显示装置的框图。

参考图1,显示装置1包括显示单元10、信号控制器20、源驱动器30和栅驱动器40。

在显示单元10中,多条数据线可以基本上在列方向上延伸以基本上彼此平行,并且多条栅极线可以基本上在行方向上延伸以基本上彼此平行。可以将用于驱动多个像素的两个电源电压elvdd和elvss以及初始化电压vint提供给显示单元10。将参考图2进一步详细描述显示单元10。

信号控制器20接收从外部输入到信号控制器20的图像信号is,并接收用于控制图像信号is的显示的输入控制信号ctrl。图像信号is可以包括指示显示单元10的多个像素的每个灰度级(例如,亮度)的信息。输入控制信号ctrl可以包括垂直同步信号、水平同步信号、主时钟信号等。信号控制器20根据图像信号is、水平同步信号、垂直同步信号和主时钟信号,生成栅极驱动控制信号cont1、源驱动控制信号cont2和图像数据信号ims。

信号控制器20基于输入的图像信号is和输入控制信号ctrl,根据显示单元10和源驱动器30的操作条件对图像信号is进行图像处理。例如,当显示单元10的像素具有pentile结构(例如,代替具有相同数量的红色像素、蓝色像素和绿色像素的rgb像素结构)时,信号控制器20可以将基于rgb像素结构的图像信号is转换为适合于pentile结构的图像数据信号ims。另外,信号控制器20可以通过诸如伽玛校正和亮度补偿的图像处理过程来补偿图像信号is。

信号控制器20将栅极驱动控制信号cont1传输至栅驱动器40,并将源驱动控制信号cont2和图像数据信号ims传输至源驱动器30。

信号控制器20基于图像数据信号ims生成多个数据电压,以根据源驱动控制信号cont2将多个数据电压传输至多条数据线。

例如,源驱动器30根据源驱动控制信号cont2,对输入的图像数据信号ims进行采样并保持,并将保持的图像数据信号ims转换成数据电压,以锁存多个数据电压。源驱动器30将数据电压传输至相应的数据线。数据电压与根据源驱动控制信号cont2控制的数据提供时间点同步地被锁存。

栅驱动器40可以根据栅极驱动控制信号cont1生成多个扫描信号gw[1]~gw[i]、多个初始化信号gi[0]~gi[k]和多个发射控制信号em[1]~em[k]。数据电压可以根据扫描信号gw[1]~gw[i]被写入相应的像素。另外,可以根据初始化信号gi[0]~gi[k]来执行相应像素的初始化操作,并且可以根据发射控制信号em[1]~em[k]来控制相应像素的发射时段。

图2示出根据一些实施例的显示单元。

参考图2,显示单元10包括多条数据线d0~d(m+1)、多条扫描栅极线gwa1~gwan、gwb1~gwbn、gwc1~gwcn、gwd1~gwdn、多条初始化线gi0~gik、多条发射控制线em1~emk以及多个像素aa、ab、ac、ad、ba、bb、bc、bd、ca、cb、cc、cd、da、db、dc、dd。在图2中,像素可以划分为像素组,像素组包括a像素组、b像素组、c像素组和d像素组。

a像素组(例如,a)包括根据通过第一扫描栅极线gwa传输的扫描信号被写入数据电压的四个像素(例如,aa1、ab1、ac1和ad1)。b像素组(例如,b)位于与a像素组相同的像素行中,并且包括根据通过第二扫描栅极线gwb传输的扫描信号被写入数据电压的四个像素(例如,ba1、bb1、bc1和bd1)。c像素组(例如,c)包括根据通过第三扫描栅极线gwc传输的扫描信号被写入数据电压的四个像素(例如,ca1、cb1、cc1和cd1)。d像素组(例如,d)位于与c像素组相同的像素行中,并且包括根据通过第四扫描栅极线gwd传输的扫描信号被写入数据电压的四个像素(例如,da1、db1、dc1和dd1)。

尽管属于一个像素组的像素的数量在本公开中被描述为四个,但是本发明并不限于此或由此限制,并且像素组中的像素的数量可以根据pentile结构而变化。例如,图2所示的a像素组和b像素组可以遵循以绿色像素、蓝色像素、绿色像素和红色像素的顺序排列的pentile结构“gbgr”。图2所示的c像素组和d像素组可以遵循以蓝色像素、绿色像素、红色像素和绿色像素的顺序排列的pentile结构“bgrg”。当构成pentile结构的像素的数量发生变化时,属于像素组的像素的数量也可以发生变化。

属于第一像素行中的多个a像素组的像素由aa1、ab1、ac1、ad1、……、aap、abp、acp和adp表示,并且属于其他像素行中的多个a像素组的像素也由相同的附图标记表示。扫描信号通过扫描栅极线gwa1~gwan中相应的一条被传输至a像素组,并且数据电压被传输至多条数据线d3、d4、d7、d8、……、dm-13、dm-12、dm-9和dm-8中相应的一条。

具体地,扫描信号通过扫描栅极线gwa1被传输至属于第一像素行的a像素组的多个像素aa1、ab1、ac1、ad1、……、aap、abp、acp和adp。像素aa1与数据线d3连接,像素ab1与数据线d4连接,像素ac1与数据线d7连接,且像素ad1与数据线d8连接。像素aap与数据线dm-13连接,像素abp与数据线dm-12连接,像素acp与数据线dm-9连接,且像素adp与数据线dm-8连接。如此,与a像素组连接的数据线以两条为单元位于a像素组中相互对应的两个相邻像素之间。

属于第一像素行中的多个b像素组的像素由ba1、bb1、bc1、bd1、……、bap、bbp、bcp和bdp表示,并且属于其他像素行中的多个b像素组的像素也由相同的附图标记表示。扫描信号通过扫描栅极线gwb1~gwbn中相应的一条被传输至b像素组,并且数据电压被传输至多条数据线d11、d12、d15、d16、……、dm-5、dm-4、dm-1和dm中相应的一条。

具体地,扫描信号通过扫描栅极线gwb1被传输至属于第一像素行的b像素组的多个像素ba1、bb1、bc1、bd1、……、bap、bbp、bcp和bdp。像素ba1与数据线d11连接,像素bb1与数据线d12连接,像素bc1与数据线d15连接,且像素bd1与数据线d16连接。像素bap与数据线dm-5连接,像素bbp与数据线dm-4连接,像素bcp与数据线dm-1连接,且像素bdp与数据线dm连接。与b像素组连接的数据线以两条为单元位于b像素组中彼此对应的两个相邻像素之间。

属于第二像素行中的多个c像素组的像素由ca1、cb1、cc1、cd1、……、cap、cbp、ccp和cdp表示,并且属于其他像素行中的多个c像素组的像素也由相同的附图标记表示。扫描信号通过扫描栅极线gwc1~gwcn中相应的一条被传输至c像素组,并且数据电压被传输至多条数据线d1、d2、d5、d6、……、dm-15、dm-14、dm-11和dm-10中相应的一条。

具体地,扫描信号通过扫描栅极线gwc1被传输至属于第二像素行的c像素组的多个像素ca1、cb1、cc1、cd1、……、cap、cbp、ccp和cdp。像素ca1与数据线d1连接,像素cb1与数据线d2连接,像素cc1与数据线d5连接,且像素cd1与数据线d6连接。像素cap与数据线dm-15连接,像素cbp与数据线dm-14连接,像素ccp与数据线dm-11连接,且像素cdp与数据线dm-10连接。与c像素组连接的数据线以两条为单元位于c像素组中彼此对应的两个相邻像素之间。

属于第二像素行中的多个d像素组的像素由da1、db1、dc1、dd1、……、dap、dbp、dcp和ddp表示,并且属于其他像素行中的多个d像素组的像素也由相同的附图标记表示。扫描信号通过扫描栅极线gwd1~gwdn中相应的一条被传输至d像素组,并且数据电压被传输至多条数据线d9、d10、d13、d14、……、dm-7、dm-6、dm-3和dm-2中相应的一条。

具体地,扫描信号通过扫描栅极线gwd1被传输至属于第二像素行的d像素组的多个像素da1、db1、dc1、dd1、……、dap、dbp、dcp和ddp。像素da1与数据线d9连接,像素db1与数据线d10连接,像素dc1与数据线d13连接,并且像素dd1与数据线d14连接。像素dap与数据线dm-7连接,像素dbp与数据线dm-6连接,像素dcp与数据线dm-3连接,并且像素ddp与数据线dm-2连接。与d像素组连接的数据线以两条为单元位于d像素组中彼此对应的两个相邻像素之间。

下文将进一步详细地描述一种结构,在该结构中,多个扫描信号通过多条扫描栅极线gwa1至gwan、gwb1至gwbn、gwc1至gwcn以及gwd1至gwdn被传输至多个a、b、c和d像素组。

在图2中,与在像素列方向上与c像素组相邻的a像素组相比,c像素组向左偏移了一个像素。类似地,与在像素列方向上与d像素组相邻的b像素组相比,d像素组向左偏移了一个像素。a像素组和c像素组在像素列方向上以z字形图案排列,并且b像素组和d像素组也以z字形图案排列。如此,a、b、c和d像素组以z字形图案设置,并且两条数据线位于连接至这两条数据线的两个像素之间。由此,可以减少在相邻像素组的两条数据线之间由寄生电容所引起的耦合效应。

a、b、c和d像素组以z字形图案排列,使得虚拟像素pd可以位于显示单元10中。如图2所示,虚拟像素pd可以位于第一像素行中的第一列中,并且虚拟像素pd可以位于第二像素行中的第m列中。另外,与虚拟像素pd连接的虚拟数据线d0和dm+1可以位于显示单元10中。

在图2中,两条虚拟扫描栅极线gwan+1和gwbn+1与初始化线gik相邻放置。本发明并不限于此,并且可以在不放置两条虚拟扫描栅极线gwan+1和gwbn+1的情况下放置初始化线gik。

通过多条初始化线gi0~gik,可以将多个初始化信号gi[0]~gi[k]依次提供给多个像素行。通过初始化线gi0~gik中的两条相邻初始化线(例如,gi0和gi1)传输的初始化信号(例如,gi[0]和gi[1])可涉及初始化一个像素行(例如,第一像素行)的多个像素。以下将更详细地描述初始化操作。

通过多条发射控制线em1~emk,可以将多个发射控制信号em[1]~em[k]依次提供给像素行。通过发射控制线em1~emk中的一条(例如,em1)传输的发射控制信号(例如,em[1])可以控制包括在一个像素行(例如,第一像素行)中的像素的发射周期。以下将更详细地描述发射控制操作。

图3是示出根据一些实施例的源驱动器的配置的框图。

如图3所示,源驱动器30包括数据电压生成器31、解复用器32和源控制器33。

源控制器33接收源驱动控制信号cont2,以生成用于控制数据电压生成器31的操作的数据处理信号dps以及用于控制解复用器32的操作的解复用控制信号cla、clb、clc和cld。

数据电压生成器31根据数据处理信号dps对图像数据信号ims进行采样和保持,并将保持的信号以像素为单元进行划分,以及将该信号转换成模拟电压以将其锁存。数据电压生成器31将多个源电压s[1]~s[p]传输至解复用器32,其中源电压s[1]~s[p]根据数据处理信号dps被锁存。数据处理信号dps可包括如上所述用于控制数据电压生成器31的操作的多个时钟信号。

解复用器32接收多个源电压s[1]~s[p],并且根据解复用控制信号cla、clb、clc和cld,将源电压s[1]~s[p]作为多个数据电压传输至多条相应的数据线。

图4示出了源驱动器的配置的一部分。

如图4所示,多个源电压s[1]~s[p]从源驱动器31的锁存电路311通过多个放大器sa1~sap传输至解复用器32。放大器sa1~sap中的每一个的两个输入端中的第一输入端电连接至其输出端,并且源电压s[1]~s[p]从锁存电路311输入到放大器sa1~sap的两个输入端的第二输入端。结果,放大器sa1~sap传输从锁存电路311输入的源电压s[1]~s[p]。

在图4所示的解复用器32中,示出了与多条数据线d1~d16和dm-15~dm连接的多个开关m1~m32,并且将开关m1~m32中的每个示为p沟道型晶体管。然而,本发明并不限于此或由此限制,并且其中根据解复用控制信号cla、clb、clc和cld将多个源电压s[1]~s[p]作为多个数据电压传输至多条数据线d1~dm的各种结构是可能的。

多个晶体管m3、m4、m7、m8、m19、m20、m23和m24的每个源电极与多个放大器sa1、sa2、sa3、sa4、sap-3、sap-2、sap-1和sap中相应的一个放大器的输出端连接。另外,晶体管m3、m4、m7、m8、m19、m20、m23和m24的每个漏电极与多条数据线d3、d4、d7、d8、dm-13、dm-12、dm-9和dm-8中对应的一条数据线连接,并且晶体管m3、m4、m7、m8、m19、m20、m23和m24的每个栅电极与解复用控制信号cla被传输至的布线321连接。从而,当解复用控制信号cla处于作为允许电平的低电平时,晶体管m3、m4、m7、m8、m19、m20、m23和m24导通,使得源电压s[1]~s[p]作为多个数据电压被传输至对应的数据线。

多个晶体管m11、m12、m15、m16、m27、m28、m31和m32的每个源电极与多个放大器sa1、sa2、sa3、sa4、sap-3、sap-2、sap-1和sap中对应的一个放大器的输出端连接。另外,晶体管m11、m12、m15、m16、m27、m28、m31和m32的每个漏电极与多条数据线d11、d12、d15、d16、dm-5、dm-4、dm-1和dm中对应的一条数据线连接,并且晶体管m11、m12、m15、m16、m27、m28、m31和m32的每个栅电极与解复用控制信号clb被传输至的布线322连接。从而,当解复用控制信号clb处于作为允许电平的低电平时,多个晶体管m11、m12、m15、m16、m27、m28、m31和m32导通,使得源电压s[1]~s[p]作为多个数据电压被传输至相应的数据线。

多个晶体管m1、m2、m5、m6、m17、m18、m21和m22的每个源电极与多个放大器sa1、sa2、sa3、sa4、sap-3、sap-2、sap-1和sap中对应的一个放大器的输出端连接。另外,多个晶体管m1、m2、m5、m6、m17、m18、m21和m22的每个漏电极与多条数据线d1、d2、d5、d6、dm-15、dm-14、dm-11和dm-10中对应的一条数据线连接,并且多个晶体管m1、m2、m5、m6、m17、m18、m21和m22的每个栅电极与解复用控制信号clc被传输至的布线323连接。从而,当解复用控制信号clc处于作为允许电平的低电平时,多个晶体管m1、m2、m5、m6、m17、m18、m21和m22导通,使得源电压s[1]~s[p]作为多个数据电压被传输至相应的数据线。

多个晶体管m9、m10、m13、m14、m25、m26、m29和m30的每个源电极与多个放大器sa1、sa2、sa3、sa4、sap-3、sap-2、sap-1和sap中对应的一个放大器的输出端连接。另外,多个晶体管m9、m10、m13、m14、m25、m26、m29和m30的每个漏电极与多条数据线d9、d10、d13、d14、dm-7、dm-6、dm-3和dm-2中对应的一条数据线连接,并且多个晶体管m9、m10、m13、m14、m25、m26、m29和m30的每个栅电极与解复用控制信号cld被传输至的布线324连接。从而,当解复用控制信号cld处于作为允许电平的低电平时,多个晶体管m9、m10、m13、m14、m25、m26、m29和m30导通,使得源电压s[1]~s[p]作为多个数据电压被传输至相应的数据线。

在下文中,将参考图5和图6来描述根据一些实施例的显示装置和驱动方法。在图5中,示出了栅极桥,栅极桥用于通过前述扫描栅极线传输与每个像素相对应的扫描信号。

图5示出了根据一些实施例的位于显示装置中的多个像素、用于驱动像素的多条扫描栅极线、多条初始化线以及多条数据线和电源线。

图6是示出根据一些实施例的用于驱动显示装置的多个扫描信号、多个初始化信号、多个发射控制信号、多个解复用控制信号以及多个数据信号的波形图。

在图5中,示出了多个像素当中位于第一像素行和第二像素行中的九个像素。示出了将连接至虚拟像素pd的两条电源线61和63及初始化线62,其中虚拟像素pd连接至虚拟数据线d0。然而,应当理解的是,这只是示例,且本发明不限于此或由此限制。例如,虚拟像素pd与另一元件之间的连接可以根据设计而变化,或者在显示单元10中可不形成虚拟像素pd(例如,在一些实施例中可以省略虚拟像素pd)。

在图5中,两个栅极桥与多条扫描栅极线gwa1、gwb1、gwc1和gwd1中的每条扫描栅极线连接,并且每个栅极桥可以包括两个栅极桥电极。

例如,与扫描栅极线gwa1连接的两个栅极桥可以包括用于将扫描信号gwa[1]提供至两个像素aa1和ab1的第一栅极桥以及用于将扫描信号gwa[1]提供至两个像素ac1和ad1的第二栅极桥。第一栅极桥可以包括两个栅极桥电极11和12,并且第二栅极桥可以包括两个栅极桥电极13和14。

栅极桥电极11的第一端与节点111连接,并且栅极桥电极11从两个像素aa1和ab1的左侧沿第一方向y延伸。栅极桥电极12的第一端与栅极桥电极11的第二端连接,并且栅极桥电极12在形成有两个像素aa1和ab1的区域上沿第二方向x延伸。节点111可以位于两条数据线d1和d2之间、扫描栅极线gwa1中,但本发明不限于此或由此限制。

栅极桥电极13的第一端与节点131连接,且栅极桥电极13从两个像素ac1和ad1的左侧沿第一方向y延伸。栅极桥电极14的第一端与栅极桥电极13的第二端连接,且栅极桥电极14在形成有两个像素ac1和ad1的区域上沿第二方向x延伸。节点131可以位于两条数据线d5和d6之间、扫描栅极线gwa1中,但是本发明不限于此或由此限制。

另外,与扫描栅极线gwb1连接的两个栅极桥可以包括用于将扫描信号gwb[1]提供给两个像素ba1和bb1的第一栅极桥,以及用于将扫描信号gwb[1]提供给两个像素bc1和bd1的第二栅极桥。第一栅极桥可以包括两个栅极桥电极15和16,且第二栅极桥可以包括两个栅极桥电极17和18。

栅极桥电极15的第一端与节点151连接,且栅极桥电极15从像素ba1和bb1的左侧沿第一方向y延伸。栅极桥电极16的第一端与栅极桥电极15的第二端连接,且栅极桥电极16在形成有两个像素ba1和bb1的区域上沿第二方向x延伸。节点151可以位于两条数据线d9和d10之间、扫描栅极线gwb1中,但是本发明不限于此或由此限制。

栅极桥电极17的第一端与节点171连接,且栅极桥电极17从两个像素bc1和bd1的左侧沿第一方向y延伸。栅极桥电极18的第一端与栅极桥电极17的第二端连接,且栅极桥电极18在形成有两个像素bc1和bd1的区域上沿第二方向x延伸。节点171可以位于两条数据线d13和d14之间、扫描栅极线gwb1中,但是本发明不限于此或由此限制。

与扫描栅极线gwc1连接的两个栅极桥可以包括用于将扫描信号gwc[1]提供给两个像素ca1和cb1的第一栅极桥,以及用于将扫描信号gwc[1]提供给两个像素cc1和cd1的第二栅极桥。第一栅极桥可以包括两个栅极桥电极19和20,且第二栅极桥可以包括两个栅极桥电极21和22。

栅极桥电极19的第一端与节点191连接,且栅极桥电极19从两个像素ca1和cb1的右侧沿第一方向y延伸。栅极桥电极20的第一端与栅极桥电极19的第二端连接,且栅极桥电极20在形成有两个像素ca1和cb1的区域上沿第二方向x延伸。节点191可以位于两条数据线d3和d4之间、扫描栅极线gwc1中,但是本发明不限于此或由此限制。

栅极桥电极21的第一端与节点211连接,且栅极桥电极21从两个像素cc1和cd1的右侧沿第一方向y延伸。栅极桥电极22的第一端与栅极桥电极21的第二端连接,且栅极桥电极22在形成有两个像素cc1和cd1的区域上沿第二方向x延伸。节点211可以位于两条数据线d7和d8之间、扫描栅极线gwc1中,但是本发明不限于此或由此限制。

与扫描栅极线gwd1连接的两个栅极桥可以包括用于将扫描信号gwd[1]提供给两个像素da1和db1的第一栅极桥,以及用于将扫描信号gwd[1]提供给两个像素dc1和dd1的第二栅极桥。第一栅极桥可以包括两个栅极桥电极23和24,且第二栅极桥可以包括两个栅极桥电极25和26。

栅极桥电极23的第一端与节点231连接,且栅极桥电极23从两个像素da1和db1的右侧沿第一方向y延伸。栅极桥电极24的第一端与栅极桥电极23的第二端连接,且栅极桥电极24在形成有两个像素da1和db1的区域上沿第二方向x延伸。节点231可以位于两条数据线d11和d12之间、扫描栅极线gwd1中,但是本发明不限于此或由此限制。

栅极桥电极25的第一端与节点251连接,且栅极桥电极25从两个像素dc1和dd1的右侧沿第一方向y延伸。栅极桥电极26的第一端与栅极桥电极25的第二端连接,且栅极桥电极26在形成有两个像素dc1和dd1的区域上沿第二方向x延伸。节点251可以位于两条数据线d15和d16之间、扫描栅极线gwd1中,但是本发明不限于此或由此限制。

在图5中示出了在a像素组和b像素组中,沿第一方向y延伸的栅极桥电极(在下文中称为第一栅极桥电极)(例如第一栅极桥电极11、13、15和17)位于对应像素的左侧,并且第一栅极桥电极19、21、23和25位于对应像素的右侧,但本发明不限于此或由此限制。

第一栅极桥电极可以位于a像素组、b像素组、c像素组和d像素组中的对应像素的左侧或右侧。可替代地,第一栅极桥电极可位于a像素组和c像素组中的对应像素的左(或右)侧,可位于b像素组和d像素组中的对应像素的右(或左)侧,反之亦然。

另外,图5示出了与在与第一方向y相交的第二方向x上延伸的栅极桥电极(在下文中称为第二栅极桥电极)(例如第二栅极桥电极12、14、16、18、20、22、24和26)中的每一个相对应的像素的数量为2,但是本发明并不限于此或由此限制。

第二栅极桥电极可以在像素组中的所有像素上延伸。在一些实施例中,只有一个第一栅极桥电极位于像素组中。

图5所示的多个节点n1~n4表示与源驱动器30的四个放大器sa1~sa4的输出端连接的节点。因为构成显示单元10的各个像素的像素电路是相同的,所以将描述一个像素aa1的像素电路作为像素电路的示例。

像素aa1包括有机发光二极管oled、七个晶体管t1~t7以及一个电容器cst。应该理解的是,图5所示的像素电路仅仅是示例,且本发明并不限于此或由此限制。

晶体管t2包括与对应的数据线d3连接的第一电极以及与驱动晶体管t1的源电极连接的第二电极。驱动晶体管t1的栅电极与电容器cst的第一电极、晶体管t4的第一电极以及晶体管t3的第一电极连接。驱动晶体管t1的漏电极与晶体管t6的第一电极和晶体管t3的第二电极连接。晶体管t5的第一电极与驱动晶体管t1的源电极连接,且晶体管t5的第二电极与电源线61连接。晶体管t6的第二电极与晶体管t7的第一电极和有机发光二极管oled的阳极连接。晶体管t4的第二电极和晶体管t7的第二电极与初始化线62连接,且有机发光二极管oled的阴极与电源线63连接。发射控制线em1可以用作晶体管t5的栅电极和晶体管t6的栅电极。另外,栅极桥电极12可以用作晶体管t2和t3的栅电极,初始化线gi0可以用作晶体管t4的栅电极,且初始化线gi1可以用作晶体管t7的栅电极。

图5所示的其它像素包括与像素aa1相似的晶体管t1~t7和电容器的布局,然而这些布局中的一些相对于像素aa1翻转(例如,像素ab1)。像素ab1的晶体管t2的第一电极与数据线d4连接。另外,像素ac1的晶体管t2的第一电极可以与数据线d7连接,像素ad1的晶体管t2的第一电极与数据线d8连接,并且栅极桥电极14可以用作像素ac1和ad1中的晶体管t2和t3的栅电极。

像素ba1的晶体管t2的第一电极与数据线d11连接,像素bb1的晶体管t2的第一电极与数据线d12连接,并且栅极桥电极16可以用作像素ba1和bb1中的晶体管t2和t3的栅电极。此外,像素bc1的晶体管t2的第一电极与数据线d15连接,像素bd1的晶体管t2的第一电极与数据线d16连接,并且栅极桥电极18可以用作像素bc1和bd1中的晶体管t2和t3的栅电极。

像素ca1的晶体管t2的第一电极与数据线d1连接,且像素cb1的晶体管t2的第一电极与数据线d2连接。栅极桥电极20可以用作像素ca1和cb1中的晶体管t2和t3的栅电极。

像素cc1的晶体管t2的第一电极与数据线d5连接,且像素cd1的晶体管t2的第一电极与数据线d6连接。栅极桥电极22可以用作像素cc1和cd1中的晶体管t2和t3的栅电极。

像素da1的晶体管t2的第一电极与数据线d9连接,且像素db1的晶体管t2的第一电极与数据线d10连接。栅极桥电极24可以用作像素da1和db1中的晶体管t2和t3的栅电极。

像素dc1的晶体管t2的第一电极与数据线d13连接,且像素dd1的晶体管t2的第一电极与数据线d14连接。栅极桥电极26可以用作像素dc1和dd1中的晶体管t2和t3的栅电极。

在第二像素行的像素ca1、cb1、cc1、cd1、da1、db1、dc1和dd1中,发射控制线em2可以用作晶体管t5和t6的栅电极,初始化线gi1可以用作晶体管t4的栅电极,且初始化线gi2可以用作晶体管t7的栅电极。

在下文中,将参考图6描述根据一些实施例的显示装置的操作。

在时段p1期间,初始化信号gi[0]处于低电平,使得第一像素行的所有像素的晶体管t4导通。然后,通过初始化电压vint将驱动晶体管t1的栅极电压初始化。

在时段p2期间,初始化信号gi[1]处于低电平,使得第一像素行的所有像素的晶体管t7导通。然后,通过初始化电压vint将第一像素行的所有有机发光二极管oled的阳极电压初始化。第二像素行的所有像素的晶体管t4导通,以将驱动晶体管t1的栅极电压初始化。在时段p3期间,初始化信号gi[2]处于低电平,使得第二像素行的所有像素的晶体管t7导通。然后通过初始化电压vint将第二像素行的所有有机发光二极管oled的阳极电压初始化。

在时段p31期间,当解复用控制信号cla处于低电平时,多个晶体管m3、m4、m7和m8导通,使得多个数据电压da1可以通过多条数据线d3、d4、d7和d8被传输至多个像素aa1、ab1、ac1和ad1。在时段p3期间,扫描信号gwa[1]处于低电平,并且因此多个像素aa1、ab1、ac1和ad1的晶体管t2和t3导通。然后,像素aa1、ab1、ac1和ad1的驱动晶体管t1被二极管连接,并且驱动晶体管t1的栅极电压变为通过将数据电压补偿驱动晶体管t1的阈值电压而获得的电压。

在时段p31期间,由于解复用控制信号clc处于低电平,但扫描信号gwc[1]处于高电平,所以多个像素ca1、cb1、cc1和cd1的晶体管t2截止。于是,像素ca1、cb1、cc1和cd1未电连接到相应的数据线,因此数据电压未被传输。

在时段p41期间,当解复用控制信号clb处于低电平时,多个晶体管m11、m12、m15、m16可以导通,以通过多条数据线d11、d12、d15和d16将多个数据电压db1传输至多个像素ba1、bb1、bc1和bd1。在时段p4期间,由于扫描信号gwb[1]处于低电平,所以多个像素ba1、bb1、bc1和bd1的晶体管t2和t3导通。于是,像素ba1、bb1、bc1、bd1的驱动晶体管t1被二极管连接,并且驱动晶体管t1的栅极电压变为通过将数据电压补偿驱动晶体管t1的阈值电压而获得的电压。由于发射控制信号em[1]在时段p4结束时处于低电平,所以晶体管t5和t6导通,以将电源电压elvdd提供给驱动晶体管t1的源电极,并且驱动晶体管t1的驱动电流被提供给有机发光二极管oled。于是,第一像素行的所有有机发光二极管oled根据驱动电流发光。

在时段p41期间,由于解复用控制信号cld处于低电平,但是扫描信号gwd[1]处于高电平,所以多个像素da1、db1、dc1和dd1的晶体管t2截止。于是,像素da1、db1、dc1和dd1未电连接到相应的数据线,因此数据电压未被传输。

在时段p51期间,当解复用控制信号clc处于低电平时,多个晶体管m1、m2、m5和m6导通,并且多个数据电压dc1通过多条数据线d1、d2、d5和d6被传输至多个像素ca1、cb1、cc1和cd1。在时段p5期间,由于扫描信号gwc[1]处于低电平,多个像素ca1、cb1、cc1和cd1的晶体管t2和t3导通。于是,像素ca1、cb1、cc1和cd1的驱动晶体管t1被二极管连接,并且驱动晶体管t1的栅极电压变为通过将数据电压补偿驱动晶体管t1的阈值电压而获得的电压。

在时段p61期间,当解复用控制信号cld处于低电平时,多个晶体管m9、m10、m13和m14导通,多个数据电压dd1通过多条数据线d9、d10、d13和d14被传输至多个像素da1、db1、dc1和dd1。在时段p6期间,由于扫描信号gwd[1]处于低电平,所以像素da1、db1、dc1和dd1的晶体管t2和t3导通。于是,像素da1、db1、dc1和dd1的驱动晶体管t1被二极管连接,并且驱动晶体管t1的栅极电压变为通过将数据电压补偿驱动晶体管t1的阈值电压而获得的电压。由于发射控制信号em[2]在时段p6结束时处于低电平,所以晶体管t5和t6导通,以将电源电压elvdd提供给驱动晶体管t1的源电极,并且驱动晶体管t1的驱动电流被提供至有机发光二极管oled。于是,第二像素行的所有有机发光二极管oled根据驱动电流发光。

另外,扫描信号gwa[n]在时段p1期间处于低电平,并且多个数据电压dan在时段p1的、其中解复用控制信号cla处于低电平的一时段(例如,部分)期间被写入到第(k+1)像素行中的多个a像素组中。而且,多个数据电压dbn在时段p1的、其中解复用控制信号clb处于低电平的一时段期间被写入到第(k-1)像素行中的多个b像素组中。于是,当发射控制信号em[k-1]处于低电平时,第(k-1)像素行的所有像素发光。

扫描信号gwc[n]在时段p2期间处于低电平,并且多个数据电压dcn在时段p2的、其中解复用控制信号clc处于低电平的一时段期间被写入到第k像素行中的多个c像素组中。另外,多个数据电压ddn在时段p2的、其中解复用控制信号cld处于低电平的一时段期间被写入到第k像素行中的多个d像素组中。于是,当发射控制信号em[k]处于低电平时,第k像素行的所有像素发光。

在时段p3期间,初始化信号gi[2]处于低电平,并且因此第三像素行的全部像素的晶体管t4导通。于是,通过初始化电压vint将第三像素行的所有驱动晶体管t1的栅极电压初始化。

在时段p5期间,初始化信号gi[3]处于低电平,并且因此第三像素行的全部像素的晶体管t7导通。于是,通过初始化电压vint将第三像素行的所有有机发光二极管oled的阳极电压初始化。第四像素行的所有像素的晶体管t4导通,并且因此第四像素行的所有驱动晶体管t1的栅极电压被初始化。

在时段p7期间,初始化信号gi[4]处于低电平,并且因此第四像素行的所有像素的晶体管t7导通。于是,通过初始化电压vint将第四像素行的所有有机发光二极管oled的阳极电压初始化。

扫描信号gwa[2]在时段p7期间处于低电平,并且多个数据电压da2在解复用控制信号cla处于低电平的时段期间被写入到第三像素行中的多个a像素组中。此外,多个数据电压db2在时段p7的、其中解复用控制信号clb处于低电平的一时段期间被写入到第三像素行中的多个b像素组中。于是,当发射控制信号em[3]处于低电平时,第三像素行的所有像素发光。

扫描信号gwc[2]在时段p8期间处于低电平,并且多个数据电压dc2在时段p8的、其中解复用控制信号clc处于低电平的一时段期间被写入到第四像素行中的多个c像素组中。此外,多个数据电压dd2在时段p8、其中解复用控制信号cld处于低电平的一时段期间被写入到第四像素行中的多个d像素组中。于是,当发射控制信号em[4]处于低电平时,第四像素行的所有像素发光。

以这种方式,可以在显示单元10的像素行单元中,进行初始化操作、补偿阈值电压/写入数据的操作和发射操作。

在一些实施例中,数据线d3、d4、d7和d8在除时段p3的时段p31以外的时段期间处于浮置状态,而不是被连接至放大器。在一些实施例中,当数据线d11、d12、d15和d16与放大器连接以提供数据电压时,数据线d11、d12、d15和d16的电压变化不影响被写入到处于浮置状态的数据线d3、d4、d7和d8的电压。这是因为,由于出现在数据线d11、d12、d15和d16与数据线d3、d4、d7和d8之间的寄生电容非常小,所以数据线d11、d12、d15和d16与数据线d3、d4、d7和d8之间的耦合基本上不发生。具体地说,尽管数据线d8与数据线d11之间的距离最近,但即使在这种情况下,它们之间的寄生电容也是可以忽略的。

根据一些实施例,a像素组、b像素组、c像素组和d像素组以z字形图案布置,并且与两个相邻像素对应的两条数据线被布置在这两个像素之间。从而,尽管数据被完全写入到像素行中与两条扫描栅极线中的第一条对应的多个像素组中,然后在与扫描栅极线中的第二条对应的多个像素组中执行数据写入操作,但不发生由寄生电容引起的耦合。

解复用控制信号cla、clb、clc和cld不限于图6所示的波形。例如,它们的时段可以加倍,并且它们的占空比与图6所示的波形相比可以减半。例如,解复用控制信号cla、clb、clc和cld的一个时段可以是时段p3+p5,并且可以只在时段p31、p41、p51和p61期间处于低电平。

图7是示出图5所示的像素的布局的俯视平面图。

在图7中,与图5中示出的那些相同的组成元件由相同的附图标记表示。

如图7所示,第一栅极桥电极11的第一端通过接触孔ch1与扫描栅极线gwa1连接,并且第一栅极桥电极11的第二端通过接触孔ch2与第二栅极桥电极12的第一端连接。

第二栅极桥电极12是横跨两个像素aa1和ab1的晶体管t2和t3的半导体层布置的栅电极。第二栅极桥电极12可以包括在与第二栅极桥电极12的延伸方向(即第二方向x)交叉的方向(即第一方向y)上延伸第一电极125,并且第一电极125可以是晶体管t3的双栅电极之一。以上描述可以适用于根据一些实施例的显示单元10的所有第二栅极桥电极。

第一栅极桥电极13的第一端通过接触孔ch3与扫描栅极线gwa1连接,并且第一栅极桥电极13的第二端通过接触孔ch4与第二栅极桥电极14的第一端连接。第一栅极桥电极15的第一端通过接触孔ch5与扫描栅极线gwb1连接,并且第一栅极桥电极15的第二端通过接触孔ch6与第二栅极桥电极16的第一端连接。第一栅极桥电极17的第一端通过接触孔ch7与扫描栅极线gwb1连接,并且第一栅极桥电极17的第二端通过接触孔ch8与第二栅极桥电极18的第一端连接。

第一栅极桥电极19的第一端通过接触孔ch9与扫描栅极线gwc1连接,并且第一栅极桥电极19的第二端通过接触孔ch10与第二栅极桥电极20的第一端连接。第一栅极桥电极21的第一端通过接触孔ch11与扫描栅极线gwc1连接,并且第一栅极桥电极21的第二端通过接触孔12与第二栅极桥电极22的第一端连接。第一栅极桥电极23的第一端通过接触孔ch13与扫描栅极线gwd1连接,并且第一栅极桥电极23的第二端通过接触孔ch14与第二栅极桥电极24的第一端连接。第一栅极桥电极25的第一端通过接触孔ch15与扫描栅极线gwd1连接,并且第一栅极桥电极25的第二端通过接触孔ch16与第二栅极桥电极26的第一端连接。

栅极桥的结构以及对应扫描栅极线之间的连接结构可以进行各种修改。下面将参考图8至图10对一些实施例进行描述。

图8示出了根据一些实施例的位于显示装置中的多个像素、用于驱动像素的多条扫描栅极线、多条初始化线以及多条数据线和电源线。

与图5相同,在图8中示出了多个像素当中的第一像素行和第二像素行的九个像素。在图8中,与图5的示例性实施例中的那些相同的构成元件由相同的附图标记表示。在下文中,将描述图8的实施例与图5的示例性实施例的不同。

如图8所示,在根据一些实施例的显示单元10中,连接至第一栅极桥电极11与扫描栅极线gwa1的节点112的位置与图5的示例性实施例不同。节点112可以位于与两个对应像素中的一个像素aa1相对应的像素区域中,以减小栅极桥和数据线之间的电容。

例如,与第一栅极桥电极11相对应的扫描栅极线gwa1连接的节点112在第一方向y上的位置可以根据对应的扫描栅极线gwa1的位置确定。另外,第二方向x上的位置可以被确定为位于最靠近两个像素aa1和ab1的一侧(图8中的左侧)的数据线d2与两个对应像素中的位于一侧的像素aa1的晶体管t3之间的部分。与图5的其中节点111位于数据线d1与数据线d2之间、扫描栅极线gwa1中的示例性实施例不同,根据图8的实施例的节点112位于数据线d2与像素aa1的晶体管t3之间、扫描栅极线gwa1中。

节点132位于数据线d6与像素ac1的晶体管t3之间、扫描栅极线gwa1中。节点152位于数据线d10与像素ba1的晶体管t3之间、扫描栅极线gwb1中。节点172位于数据线d14与像素bc1的晶体管t3之间、扫描栅极线gwb1中。节点192位于数据线d3与像素cb1的晶体管t3之间、扫描栅极线gwc1中。节点212位于数据线d7与像素cd1的晶体管t3之间、扫描栅极线gwc1中。节点232位于数据线d11与像素db1的晶体管t3之间、扫描栅极线gwd1中。节点252位于数据线d15与像素dd1的晶体管t3之间、扫描栅极线gwd1中。

图9示出了根据一些实施例的位于显示装置中的多个像素、用于驱动像素的多条扫描栅极线、多条初始化线以及多条数据线和电源线。

与图5相同,图9中示出了多个像素中的第一像素行和第二像素行的九个像素。在图9中,与图5所示的示例性实施例的那些相同的构成元件由相同的附图标记表示。以下对图9的实施例与图5的示例性实施例的不同进行描述。

如图9所示,在根据一些实施例的显示单元10中,栅极桥具有倒t形。

第一栅极桥电极51和扫描栅极线gwa1彼此连接的节点511位于两个对应像素aa1和ab1之间的两条数据线d3和d4之间。第二栅极桥电极52基于第一栅极桥电极51横跨彼此对应的两个像素aa1和ab1。此外,第一栅极桥电极51和第二栅极桥电极52在第二栅极桥电极52的中间点彼此连接。

第一栅极桥电极53和扫描栅极线gwa1彼此连接的节点531位于两个对应像素ac1和ad1之间的两条数据线d7和d8之间。第二栅极桥电极54基于第一栅极桥电极53横跨彼此对应的两个像素ac1和ad1。此外,第一栅极桥电极53和第二栅极桥电极54在第二栅极桥电极54的中间点彼此连接。

第一栅极桥电极55和扫描栅极线gwb1彼此连接的节点551位于两个对应像素ba1和bb1之间的两条数据线d11和d12之间。第二栅极桥电极56基于第一栅极桥电极55横跨彼此对应的两个像素ba1和bb1。此外,第一栅极桥电极55和第二栅极桥电极56在第二栅极桥电极56的中间点彼此连接。

第一栅极桥电极57和扫描栅极线gwb1彼此连接的节点571位于两个对应像素bc1和bd1之间的两条数据线d15和d16之间。第二栅极桥电极58基于第一栅极桥电极57横跨彼此对应的两个像素bc1和bd1之间。此外,第一栅极桥电极57和第二栅极桥电极58在第二栅极桥电极58的中间点彼此连接。

第一栅极桥电极59和扫描栅极线gwc1彼此连接的节点591位于两个对应像素ca1和cb1之间的两条数据线d1和d2之间。第二栅极桥电极60基于第一栅极桥电极59横跨彼此对应的两个像素ca1和cb1。此外,第一栅极桥电极59和第二栅极桥电极60在第二栅极桥电极60的中间点彼此连接。

第一栅极桥电极61和扫描栅极线gwc1彼此连接的节点611位于两个对应像素cc1和cd1之间的两条数据线d5和d6之间。第二栅极桥电极62基于第一栅极桥电极61横跨彼此对应的两个像素cc1和cd1。此外,第一栅极桥电极61和第二栅极桥电极62在第二栅极桥电极62的中间点彼此连接。

第一栅极桥电极63和扫描栅极线gwd1彼此连接的节点631位于两个对应像素da1和db1之间的两条数据线d9和d10之间。第二栅极桥电极64基于第一栅极桥电极63横跨彼此对应的两个像素da1和db1。此外,第一栅极桥电极63和第二栅极桥电极64在第二栅极桥电极64的中间点彼此连接。

第一栅极桥电极65和扫描栅极线gwd1彼此连接的节点651位于两个对应像素dc1和dd1之间的两条数据线d13和d14之间。第二栅极桥电极66基于第一栅极桥电极65横跨彼此对应的两个像素dc1和dd1之间。此外,第一栅极桥电极65和第二栅极桥电极66在第二栅极桥电极66的中间点彼此连接。

图10是示出图9中所示的像素的布局的俯视平面图。

在图10中,与图9中示出的那些相同的构成元件由相同的附图标记表示。

如图10所示,第一栅极桥电极51的第一端通过接触孔ch17与扫描栅极线gwa1连接,并且第一栅极桥电极51的第二端在第二栅极桥电极52的中间点通过接触孔ch18与第二栅极桥电极52连接。

第二栅极桥电极52是基于第一栅极桥电极51横跨两个像素aa1和ab1的晶体管t2和t3的半导体层的栅电极。第二栅极桥电极52可以包括在与第二栅极桥电极52的延伸方向(即第二方向x)交叉的方向(即第一方向y)上延伸的第一电极525,并且第一电极525可以是晶体管t3的双栅电极之一。以上描述可以适用于根据一些实施例的显示单元10的所有第二栅极桥电极。

第一栅极桥电极53的第一端通过接触孔ch19与扫描栅极线gwa1连接,且第一栅极桥电极53的第二端在第二栅极桥电极54的中间点通过接触孔ch20与第二栅极桥电极54连接。第一栅极桥电极55的第一端通过接触孔ch21与扫描栅极线gwb1连接,且第一栅极桥电极55的第二端在第二栅极桥电极56的中间点通过接触孔ch22与第二栅极桥电极56连接。第一栅极桥电极57的第一端通过接触孔ch23与扫描栅极线gwb1连接,且第一栅极桥电极57的第二端在第二栅极桥电极58的中间点通过接触孔ch24与第二栅极桥电极58连接。

第一栅极桥电极59的第一端通过接触孔ch25与扫描栅极线gwc1连接,且第一栅极桥电极59的第二端在第二栅极桥电极60的中间点通过接触孔ch26与第二栅极桥电极60连接。第一栅极桥电极61的第一端通过接触孔ch27与扫描栅极线gwc1连接,且第一栅极桥电极61的第二端在第二栅极桥电极62的中间点通过接触孔ch28与第二栅极桥电极62连接。第一栅极桥电极63的第一端通过接触孔ch29与扫描栅极线gwd1连接,且第一栅极桥电极63的第二端在第二栅极桥电极64的中间点通过接触孔ch30与第二栅极桥电极64连接。第一栅极桥电极65的第一端通过接触孔ch31与扫描栅极线gwd1连接,且第一栅极桥电极65的第二端在第二栅极桥电极66的中间点通过接触孔ch32与第二栅极桥电极66连接。

尽管,在目前为止描述的实施例中,像素电路被描述为包括七个晶体管和一个电容器的结构,但是本发明不限于此或由此限制。例如,一些实施例可以被应用于能够通过两条扫描栅极线控制像素行上的多个像素的数据写入操作的结构。

虽然已经描述了本发明的示例性实施例,但应该理解的是,本发明不限于这些示例,但是本领域普通技术人员可以在如权利要求书所述的本发明的精神和范围内做出各种变化和修改。因此,所公开的主题不限于在此描述的任何单一实施例,并且上述实施例被认为是说明性的而不是限制性的。因此,本发明构思的范围仅根据所附权利要求及其等同内容来确定。

附图标记的描述

1:显示装置

10:显示单元

20:信号控制器

30:源驱动器

40:栅驱动器

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1