液晶显示装置及其驱动方法_5

文档序号:8516118阅读:来源:国知局
,在第20帧中未发送请求信号REQ,因此,图像C的数据是与请求信号REQ无关地发送来的数据。
[0199]在第31帧中进行的图像信号驱动与在第21帧中进行的图像信号刷新是同样的,因此省略其说明。在第32帧中从主机I发送来图像F的RGB数据。因此,在第32帧中也进行刷新。根据计数器35a的计数值,至第31帧为止的连续的中止帧数为“O”。该中止帧数小于作为升压充电阈值BCTH的“3”。因此,为了在第32帧中进行图像信号驱动,仅进行图像信号刷新。此时,第31帧的极性为“正极性”,因此,第32帧的极性设为“负极性”。如此,在第31帧和第32帧中,连续进行刷新,但它们不是升压充电驱动,而分别是图像信号驱动。因此,“BCREF”和“Boost_Charge”栏为空白。
[0200]在第37帧中从主机I发送来图像H的RGB数据。该RGB数据不是基于请求信号REQ的数据。根据计数器35a的计数值,至第36帧为止的连续的中止帧数为“4”。该中止帧数大于作为升压充电阈值BCTH的“3”。因此,在第37帧和第38帧中,进行升压充电驱动。首先,在第37帧中进行升压充电刷新。此时,第36帧的极性为“负极性”,因此,第37帧的极性设为“正极性”。接着,基于在第37帧中发送的请求信号REQ,在第38帧中再次从主机I发送来图像H的RGB数据。因此,在第38帧中进行图像信号刷新。第38帧的极性也设为与第37帧的极性相同的“正极性”。
[0201]而且,在第39帧中,发送来图像I的RGB数据,因此,在第39帧中进行刷新。根据计数器35a的计数值,至第38帧为止的连续的中止帧数为“O”。该中止帧数小于作为升压充电阈值BCTH的“3”。因此,为了在第39帧中进行图像信号驱动,仅进行图像信号刷新。此时,第38帧的极性为“正极性”,因此,第39帧的极性设为“负极性”。
[0202]此外,有时将在第I升压充电驱动中图像发生变化或在第2升压充电驱动中从外部输入图像数据称为图像数据的“状态变化”。
[0203]<2.5效果>
[0204]根据本实施方式,在从外部输入的RGB数据的图像发生了变化时或者在连续的中止帧数达到指定次数时,在中止帧数小于升压充电阈值BCTH的情况下,仅进行I次图像信号刷新,在中止帧数为升压充电阈值BCTH以上的情况下,首先进行升压充电刷新,然后进行图像信号刷新。由此,不仅能够降低亮度下降所导致的闪烁,而且即使是在中止驱动时的RGB数据的频率高的情况下(例如30Hz),也不会连续进行刷新。因此,能够可靠地降低液晶显不装置的功耗。
[0205]另外,升压充电电压和图像信号电压的极性与先行帧的图像信号电压的极性相反,因此,在中止驱动中也进行交流驱动。而且,继升压充电电压之后写入的图像信号电压是基于当前帧的图像数据的信号电压,因此,在中止驱动中也能够显示当前帧的图像。
[0206]< 3.第2实施方式>
[0207]本发明的第2实施方式的有源矩阵型的液晶显示装置的构成与图4所示的第I实施方式的有源矩阵型的液晶显示装置的构成是相同的,因此将示出液晶显示装置的构成的框图及其说明省略。
[0208]< 3.1显示控制电路的构成>
[0209]接着,说明本实施方式中的显示控制电路70的构成。显示控制电路70是使用视频模式且设置RAM的形式。以下,将这样的形式称为“视频模式RAM采集”。
[0210]图11是示出本实施方式中的与视频模式RAM采集对应的显示控制电路70 (以下称为“视频模式RAM采集的显示控制电路70”。)的构成的框图。显示控制电路70与第I实施方式的显示控制电路60同样包含:接口部31,其包含DSI接收部31a ;校验和电路32 ;校正电路33 ;锁存电路34 ;定时发生器35 ;指令寄存器37 ;0SC40 ;数据信号线用控制信号输出部36 ;扫描信号线用控制信号输出部41 ;NVM38 ;以及内置电源电路39,而且在校验和电路32与校正电路33之间具备帧存储器51。此外,也将帧存储器51称为“第I帧存储器”。[0211 ] 在视频模式RAM透过的显示控制电路60中,由DSI接收部31a接收到的RGB数据RGBD依次被提供给校验和电路32、校正电路33、锁存电路34。但是,在视频模式RAM采集的显示控制电路70中,由DSI接收部31a接收到的RGB数据RGBD是由校验和电路32求出校验和的值,然后以覆盖方式写入到帧存储器51。因此,帧存储器51仅存储最新的RGB数据 RGBD0
[0212]定时发生器35如果从指令寄存器37接收到定时控制信号TS,则将控制信号发送给帧存储器51、校正电路33和锁存电路34。由此,存储于帧存储器51的RGB数据RGBD以由控制信号决定的定时从帧存储器51被读出并提供给校正电路33。RGB数据RGBD由校正电路33进行所需要的校正,然后被提供给锁存电路34。
[0213]另外,定时发生器35将垂直同步输出信号VSOUT发送给主机I。垂直同步输出信号VSOUT是为使向帧存储器51写入RGB数据RGBD的写入定时与从帧存储器51读出RGB数据RGBD的读出定时不重叠而控制从主机I发送数据DAT的发送定时的信号。
[0214]视频模式RAM采集的显示控制电路70的其它构成和动作与视频模式RAM透过的显示控制电路60中的构成和动作是相同的,因此省略其说明。此外,在视频模式RAM采集的显示控制电路70中,0SC40也不是必须的构成要素。
[0215]<3.2升压充电驱动>
[0216]在具备视频模式RAM采集的显示控制电路70的液晶显示装置中,用于进行升压充电驱动的动作和效果与第I实施方式中说明的第I升压充电驱动和第2升压充电驱动的说明是相同的,因此省略它们的说明。
[0217]此外,视频模式RAM采集的显示控制电路70具备帧存储器51,因此,仅在由校验和电路32检测到图像发生了变化的情况下,RGB数据RGBD以覆盖方式被写入到帧存储器51,在图像未发生变化的情况下,其被校验和电路32丢弃。因此,在利用与当前显示的图像相同的图像进行刷新的情况下,只要将存储于帧存储器51的RGB数据RGBD读出即可,因此,能降低显示控制电路70的功耗。具体地说,在图9和图10中,在“CRC”栏中标注有“X”的帧中,RGB数据RGBD被写入到帧存储器51。
[0218]<4.第3实施方式>
[0219]本发明的第3实施方式的有源矩阵型的液晶显示装置的构成与图4所示的第I实施方式的有源矩阵型的液晶显示装置的构成是相同的,因此,将示出液晶显示装置的构成的框图及其说明省略。
[0220]< 4.1指令模式RAM写入>
[0221]接着,说明显示控制电路80的构成。本实施方式中的显示控制电路80是使用指令模式且设置RAM的形式。以下,将这样的形式称为“指令模式RAM写入”。
[0222]图12是示出本实施方式中的与指令模式RAM写入对应的显示控制电路80 (以下称为“指令模式RAM写入的显示控制电路80”。)的构成的框图。如图12所示,指令模式RAM写入的显示控制电路80是与上述的视频模式RAM采集的显示控制电路70同样的构成,但数据DAT所包含的数据的种类不同。
[0223]指令模式的数据DAT包含指令数据CM,但不包含RGB数据RGBD、垂直同步信号VSYNC、水平同步信号HSYNC、数据使能信号DE和时钟信号CLK。指令数据CM包含与图像相关的数据以及与各种定时相关的数据。指令寄存器37将指令数据CM中的相当于与图像相关的数据的RAM写入数据RAMW发送给校验和电路32。该RAM写入数据RAMW相当于上述RGB 数据 RGBD。
[0224]另外,在指令模式中,定时发生器35不接收垂直同步信号VSYNC和水平同步信号HSYNC,因此,基于内置时钟信号ICK和定时控制信号TS,在定时发生器35的内部生成与它们相当的内部垂直同步信号IVSYNC和内部水平同步信号IHSYNC。定时发生器35基于这些内部垂直同步信号IVSYNC和内部水平同步信号IHSYNC,控制帧存储器51、校正电路33、锁存电路34、数据信号线用控制信号输出部36和扫描信号线用控制信号输出部41。另外,定时发生器35将相当于上述垂直同步输出信号VSOUT的发送控制信号TE发送给主机I。
[0225]其它电路的功能及它们的连接与第2实施方式的视频模式RAM采集的显示控制电路70是相同的,因此省略它们的说明。另外,在具备视频模式RAM采集的显示控制电路70的液晶显示装置中,用于进行升压充电驱动的动作和效果与第I实施方式中说明的第I升压充电驱动和第2升压充电驱动的说明是相同的,因此省略它们的说明。
[0226]< 5.变形例 >
[0227]< 5.1判定图像有无变化的电路的变形例>
[0228]在上述各实施方式中,为了检测图像变化,利用作为图像变化检测电路的I种的校验和电路32,将先行帧与当前帧的RGB数据的校验和的值进行比较来判定图像有无变化。但是,在本实施方式中,可使用的图像变化检测电路不限于此,也能使用以下的图像变化检测电路。因此,以下将它们作为图像变化检测电路的变形例进行说明。
[0229]图13是示出第I变形例的图像变化检测电路52的构成的框图。如图13所示,图像变化检测电路52包含比较电路52a和帧存储器52b。首先,将先行帧的I帧的RGB数据RGBD存储到帧存储器52b。接着,当当前帧的RGB数据输入到比较电路52a时,比较电路52a将存储于帧存储器52b的先行帧的RGB数据读出,将其与当前帧的RGB数据RGBD直接进行比较。这样,判定图像是否发生了变化。在该情况下,即使是微小的图像的变化,也能够检测出来。此外,也将帧存储器52b称为“第2帧存储器”。
[0230]图14是示出第2变形例的图像变化检测电路53的构成的框图。如图14所示,图像变化检测电路53包含判定电路53a。在判定电路53a中,不仅输入RGB数据RGBD,还从主机I输入用于表示图像有无变化的信号SI。因此,判定电路53a基于信号SI来判定图像是否发生了变化。在该情况下,不需要设置存储器等,因此,能够降低图像变化检测电路53的制造成本。
[0231]图15是示出第3变形例的图像变化检测电路54的构成的框图。如图15所示,图像变化检测电路54包含判定电路54a和判定用寄存器54b。当与RGB数据RGBD —起,从主机I提供了表示图像有无变化的值PS时,表示图像有无变化的值PS被写入到判定用寄存器54b。判定电路54a通过参照写入到判定用寄存器54b的值PS,来判定图像是否发生了变化。在该情况下,能够以简易的构成判定图像有无变化。此外,也将判定用寄存器54b称为“第3寄存器”。
[0232]另外,在图12中,也可以取代校验和电路32而设置数据包(packet)判定电路(未图示)。在该情况下,显示控制电路80接收从主机I发送的指令,利用数据包判定电路读取其开头(head)所包含的图像判定数据包所记载的数据包值。如果其结果是读取到的数据包值为0,则判定为图像未发生变化,如果为1,则判定为图像发生了变化。由此,能够容易且可靠地检测出包含发生了变化的图像的RAM写入数据RAMW。
[0233]另外,在图12中,从主机I将表示在从现在开始预定发送的帧的哪一帧中图像发生了变化的信息预先发送给指令寄存器37,并将其存储到指令寄存器37的存储器(未图示)。另外,取代校验和电路32而设置设定值判定电路,每次RGB数据被提供给设定值判定电路时,利用定时发生器35将存储于指令寄存器37的信息读出,判定是否是包含发生了变化的图像的RAM写入数据RAMW。由此,能够容易且可靠地检测出包含发生了变化的图像的RAM写入数据RAMW。
[0234]< 5.2求出升压充电电压的电路的变形例>
[0235]在上述各实施方式中,校正电路33具备仅与基于先行帧的RGB数据的灰度级值和基于当前帧的RGB数据的灰度级值相同的情况对应地存储用于对当前帧的灰度级值进行校正的校正值的LUT33d。但是,校正电路33中可使用的LUT不限于此,也可以是如以下这样的LUT。
[0236]在第I变形例中,LUT不仅是在先行帧的灰度级值与当前帧的灰度级值相同的情况下存储其校正值,在两者不同的情况下也存储其校正值。此外,LUT也可以按256 X 256个灰度级值的每个组合存储校正值,另外,还可以对于其中的一些组合存储校正值。
[0237]在第2变形例中
当前第5页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1