显示面板、像素芯片以及电子装置的制造方法_4

文档序号:8927066阅读:来源:国知局
3输入至像素PixO时,触发器42和44分别对输入的数据信号进行采样。因此,信号部分P21输入至像素Pixl,而信号部分P19输入至像素Pix2。
[0184]在像素PixO中,控制部41将信号PLT设置回“I”。因此,选择器部43从触发器42中选择数据信号PDA并且输出所选择的数据信号PDA。
[0185]在像素Pixl中,控制部分从信号部分P21中获得“O”作为标记RST的值。因此,像素PixO的状态保持处于状态S2 (已上传)。
[0186]在像素Pix2中,移位寄存器46B存储“r2”作为强度数据IDR的值。
[0187]接着,如图31所示,在每个像素Pix中,当将信号部分P24输入至像素PixO时,触发器42和44分别对输入的数据信号进行采样。因此,信号部分P22输入至像素Pixl,而信号部分P20输入至像素Pix2。
[0188]在像素Pixl中,控制部41将信号PLT设置为“I”。因此,选择器部43输出与信号LD相同的“I”。
[0189]在像素Pix2中,移位寄存器46B存储“g2”作为强度数据IDG的值。
[0190]接着,如图32所示,在每个像素Pix中,当将信号部分P25输入至像素PixO时,触发器42和44分别对输入的数据信号进行采样。因此,信号部分P23输入至像素Pixl,而信号部分P21输入至像素Pix2。
[0191]在像素Pixl中,控制部41将信号PLT设置回“O”。因此,选择器部43从触发器42中选择数据信号PDA并且输出所选择的数据信号PDA。
[0192]在像素Pix2中,移位寄存器46B存储“b2”作为强度数据IDB的值。因此,移位寄存器46B (存储器部46)存储关于像素Pix2的所有强度数据IDR、IDG、以及IDB。此外,控制部41从信号部分P21中获得“O”作为标记RST的值并且将像素PixO的状态设置为状态S2 (已上传)。换言之,控制部41将信号LD设置为“ I ”。
[0193]以这种方式,在显示设备I中,每个像素Pix从前一级像素Pix接收数据信号PS和PD、以及时钟信号CK并且将数据信号PS和PD、以及时钟信号CK供应给下一级像素Pix。因此,每个像素PiX从数据信号ro中读取关于有关像素Pix的强度数据ID并且利用根据强度数据ID的发射强度发射光。
[0194]如上所述,在显示设备I中,因为像素Pix是菊花链式连接,所以可以增强图像质量。具体地,例如,在专利文献I中描述的显示设备中,驱动部分通过栅极线和数据线驱动每个像素。栅极线和数据线分别连接至多个像素的一列或者一行。即,栅极线和数据线是全局配线。因此,例如,在追求具有大屏幕的显示设备时,这些配线变长。从而可导致配线的电阻增加或者寄生电容增加,从而阻碍充分地驱动每个像素。此外,例如,在追求每个帧周期内涉及驱动多个行的高清晰度显示设备时,分配给一个水平周期(IH)的时间缩短。这可阻碍充分驱动每个像素。而且,例如,还在追求更高帧速率时,分配给一个水平周期(IH)的时间缩短,这可阻碍充分驱动每个像素。
[0195]另一方面,在根据本实施方式的显示设备I中,像素Pix是菊花链式连接。换言之,每个像素Pix通过像素Pix之间的局部配线、而非上述所述全局配线驱动下一级像素Pix。因此,对于每个像素Pix可以通过这些短配线相对容易地驱动下一级像素Pix。因此,可以实现具有大屏幕的显示设备。而且,因为配线较短,所以对于每个像素Pix可以相对容易地增加传输数据信号PS和H)等的速度。因此,可以实现高清晰度显示设备或者具有高帧速率的显不设备。
[0196]而且,如上所述,因为像素Pix是菊花链式连接,所以可以简化显示设备I的配置。具体地,例如,专利文献I中描述的显示设备设置有水平(横向)延伸的多条栅极线、垂直(纵向)延伸的多条数据线、连接至栅极线的所谓栅极驱动器、以及连接至数据线的所谓数据驱动器。这可导致复杂配置的可能性。另一方面,在根据本实施方式的显示设备I中,像素PiX是菊花链式连接,如图1所示,其中仅涉及垂直(纵向)延伸的配线。因此,可除去水平(横向)延伸的配线或者用于驱动配线的驱动部分。从而使得可以简化显示设备I的配置。
[0197]而且,在显示设备I中,使用数字信号(即,数据信号PS和PD、以及时钟信号CK)控制每个像素Pix的光发射。因此,可以抑制噪对图像质量的影响。例如,专利文献I中描述的显示设备使用了模拟信号,这可致使图像质量因噪声而下降的可能性。而且,具体地,具有大屏幕、高清晰度、或者高帧速率的显示设备中,甚至可能存在噪声对图像质量更大的影响的可能性。另一方面,根据本实施方式的显示设备I使用了数字信号,这使得可以降低噪声对图像质量的影响。
[0198]而且,如上所述,使用数字信号允许减少辐射。具体地,例如,就灰度表达、抵抗噪波等方面而言,使用模拟信号可能引起信号振幅增加。从而可能导致辐射增加。另一方面,根据本实施方式的显示设备I使用数字信号。这使得可以减小信号振幅,从而允许减少辐射。
[0199]此外,在显示设备I中,每个像素Pix包括触发器42和44、以及缓冲器45。因此,可以减小数据信号PS和ro等的信号振幅。具体地,例如,在无触发器42和44、以及缓冲器45的情况下,信号振幅衰减的可能性上升,显示驱动部分的衰减可能性更大。在这种情况下,显示驱动部分需要产生具有大信号振幅的数据信号PS和ro。另一方面,在显示设备I中,数据信号PS和PD、以及时钟信号CK在每次经由像素Pix时被波形成形,从而允许保持信号振幅。换言之,可以降低信号振幅的衰减可能性,从而使得可以减小数据信号PS和PD的信号振幅。这允许更低的电源电压和更低的功耗、以及上述辐射的减少。
[0200]此外,在显示设备I中,每个像素Pix设置有存储器部46。因此,例如,在显示静止图像时不涉及任何数据传输。这允许更低的功耗。
[0201]而且,在显示设备I中,每个像素设置有被配置为基于时钟信号CK对数据信号PS和ro进行采样的触发器42和44。这使得可以保持数据信号PS和PD、以及时钟信号CK之间的相对相位关系。
[0202](效果)
[0203]如上所述,在本实施方式中,像素是菊花链式连接。因此,例如,可以实现具有大屏幕、高清晰度、或者高帧速率的显示设备,从而致使显示设备的图像质量增强和简化配置。
[0204]在本实施方式中,使用数字信号控制每个像素的光发射。因此,可以减少噪声对图像质量的影响并且减少辐射。
[0205]在本实施方式中,每个像素设置有触发器和缓冲器。因此,可以使得信号振幅更小,从而允许辐射减少和更低的功耗。
[0206]在本实施方式中,每个像素设置有存储器部分。因此,例如,在显示静止图像时不涉及任何数据传输。这允许更低的功耗。
[0207]在本实施方式中,每个像素设置有被配置为基于时钟信号对数据信号进行采样的触发器。因此,可以保持数据信号与时钟信号之间的相对相位关系。
[0208][变形例1-1]
[0209]在上述示例性实施方式中,将时钟信号CK供应至每个像素Pix,但并不局限于此。更确切地,例如,可以将差分时钟信号供应至每个像素。在下文中,通过给出若干实施例对本变形例进行描述。
[0210]图33示出了根据本变形例的像素PixB的一种配置实例。像素PixB可包括缓冲器61、64、65、68、和69以及逆变器(inverter) 66和67。应注意,在下文中,为便于说明,将使用菊花链式连接的像素PixB的一列中的第一级像素PixBO给出描述;然而,同样可适用于其他像素PixBl至PixB (N-1)。
[0211]像素PixBO可基于输入至输入端子CKPIN的数据信号PSO和HXK以及时钟信号CKP0、与输入至输入端子CKNIN的时钟信号CKNO产生数据信号PSl和H)以及时钟信号CKPl和CKNl。因此,像素PixBO可从输出端子PSOUT输出数据信号PS1、可从输出端子TOOUT输出数据信号ro 1、可从输出端子CKPOUT输出时钟信号CKP1、并且可从输出端子cknout输出时钟信号CKNl。此处,时钟信号CKP与时钟信号CKN是彼此相反的信号。换言之,根据本变形例的像素PixBO被配置为操作差分时钟信号CKP和CKN。
[0212]缓冲器61可以是被配置为将差分信号转换成单端信号的电路。具体地,缓冲器61可将作为差分信号的时钟信号CKPO和CKNO转换成作为单端号的时钟信号CK。
[0213]缓冲器64和65被配置为对输入信号执行波形成形并且输出波形成形的信号。具体地,缓冲器64可对时钟信号CKPO执行波形成形,而缓冲器65可对时钟信号CKNO执行波形成形。
[0214]逆变器66和67可以是被配置为将输入信号进行逆变并且输出逆变信号的逆变电路。逆变器66的输入端子可连接至逆变器67的输出端子和缓冲器65的输出端子。逆变器66的输出端子可连接至逆变器67的输入端子和缓冲器64的输出端子。而且,逆变器67的输入端子可连接至逆变器66的输出端子和缓冲器64的输出端子。逆变器67的输出端子可连接至逆变器66的输入端子和缓冲器65的输出端子。利用该配置,逆变器66和67可构成锁存电路。
[0215]缓冲器68可对来自缓冲器64的输出信号执行波形成形并且可输出波形成形的信号作为时钟信号CKPl。缓冲器69可对来自缓冲器65的输出信号执行波形成形并且可输出波形成形的信号作为时钟信号CKNl。
[0216]此处,输入端子CKPIN对应于本公开中的“第一时钟输入端子”的一种具体实例。输出端子CKPOUT对应于本公开中的“第一时钟输出端子”的一种具体实例。时钟信号CKP对应于本公开中的“第一时钟信号”的一种具体实例。输入端子CKNIN对应于本公开中的“第二时钟输入端子”的一种具体实例。输出端子CKNOUT对应于本公开中的“第二时钟输出端子”的一种具体实例。时钟信号CKN对应于本公开中的“第二时钟信号”的一种具体实例。
[0217]如上所述,使用差分时钟信号CKP和CKN使得可以降低时钟信号的波形因传输而被劣化(degradat1n)的可能性。具体地,例如,如上述所述示例性实施方式,使用单端时钟信号CK可引起时钟信号CK在经过多个缓冲器45之后的占空比发生变化的可能性。例如,当构成缓冲器45的晶体管的特征发生变化时,可能发生该现象。例如,在占空比发生该变化的情况下,可能禁止正常的时钟传输,或者可能使像素Pix中的触发器42的采样定时偏离,从而引起可能禁止正常操作的可能性。另一方面,根据本变形例的像素PixB使用差分时钟信号CKP和CKN并且允许逆变器66和67执行锁存操作。这使得可以抑制占空比发生变化。
[0218]而且,例如,在时钟信号CKP的传输路线(transfer route)与时钟信号CKN的传输路线之间不对称的情况下,图34中所示的一种配置也是可以的。这种不对称的非限制性实例可包括时钟信号CKP的传输路线的长度与时钟信号CKN的传输路线的长度不同的情况和时钟信号CKP与CKN的传输路线的负荷(电容)不同的情况。像素PixC可包括逆变器68C和69C。逆变器68C的输入端子可连接至缓冲器64的输出端子。逆变器68C的输出端子可连接至输出端子CKNOUT。逆变器69C的输入端子可连接至缓冲器65的输出端子。逆变器69C的输出端子可连接至输出端子CKP0UT。应注意,本配置并不受限制;而是,例如,在图34中,可以省去逆变器66和67。
[0219]在像素PixC中,可基于时钟信号CKPO生成时钟信号CKN1,且可基于时钟信号CKNO生成时钟信号CKPl。因此,即使在时钟信号CKP的传输路线与时钟信号CKN的传输路线之间不对称的情况下,也可校正不对称的影响,从而允许更可靠地传输时钟信号CKP和CKN0
[0220][变形例1-2]
[0221]在上述所述示例性实施方式中,使用DAC 52R、52G、和52B来构成驱动部50,但并不局限于此。更确切地,例如,可使用计数器来构成驱动部分。在下文中,将对根据本变形例的像素PixD进行详细描述。
[0222]图35示出了像素PixD的一种配置实例。像素PixD可包括控制部41D和驱动部50D。驱动部41D可与上述所述示例性实施方式中的控制部41具有相似的功能并且被配置为用作状态机并向驱动部50D供应控制信号。
[0223]驱动部50D可包括计数器55R、55G、和55B、以及电流源56R、56G、和56B、以及开关57R、57G、和57B。计数器55R、55G、和55B可以是分别被配置为通过使用控制信号作为参考对从控制部41D供应的控制信号(计数器时钟信号)的时钟脉冲进行计数并且生成具有根据存储在寄存器51R、51G、和51B中的强度数据IDR、IDGjP IDB的脉冲宽度的脉冲信号的计数器。电流源56R、56G、和56B分别被配置为产生恒定的驱动电流。开关57R、57G、和57B被配置为基于从计数器55R、55G、和55B供应的脉冲信号而接通和断开。
[0224]例如,利用该配置,计数器55R产生具有根据存储在寄存器51R中的强度数据IDR的脉冲宽度的脉冲信号。因此,开关57R基于脉冲信号而接通和断开并且向发光元件48R供应由电流源57R产生的驱动电流。
[0225]在图36的(A)中,示出了根据上述所述示例性实施方式的像素Pix的操作,而在图36的(B)中,示出了根据本变形例的像素PixD的操作。根据上述所述示例性实施方式的像素Pix被配置为改变强度I,以改变发射强度(强度X时间,或者强度与时间的乘积),而根据本变形例的像素PixD被配置为改变光发射的时宽,以改变发射强度(强度X时间)。
[0226]图37示出了像素PixDO至PixD (N-1)在一个帧周期(IF)内的状态。在一个帧周期(IF)的开始处,将第一级像素PixDO的状态设置为状态SO (未上传)。之后,在相关的一个帧周期(IF)内,将像素PixDl至PixD (N-1)依次设置成状态SO (未上传)。之后,将像素PixDO至PixD (N-1)的状态从状态SO (未上传)依次变换成状态SI (正在上传),并且然后,进一步依次变换成状态S2 (已上传)。在状态S2 (已上传),像素PixDO至P
当前第4页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1