一种驱动电路的制作方法

文档序号:9377396阅读:256来源:国知局
一种驱动电路的制作方法
【技术领域】
[0001]本发明涉及液晶显示领域,尤其涉及一种驱动电路。
【背景技术】
[0002]在液晶的生成过程中,由于无法将液晶完全纯化,而带入一些可移动离子。当施加电压时,这些可移动离子会受到电极上与其极性相反的电荷吸引而向电极移动。当施加电压的平均值不为零时,离子会趋向其中一个电极移动,直到移动至液晶与取向膜的界面而被固定。固定在液晶与取向膜界面的离子会与电极上相反极性的电荷形成内部电场,改变透射率-电压关系曲线。若液晶面板采用直流电压驱动,当屏幕较长时间保持一幅静止画面或变动较少画面时,即使改变显示画面的内容,液晶屏幕上仍然可以看到之前图像痕迹的现象。这种现象称为“直流残留”。扫描驱动芯片输出引脚连接至每一行薄膜电晶体的栅极、使得每行薄膜电晶体开启、关断时间一致。而时序控制芯片持续输出数据信号给数据驱动芯片,若数据驱动芯片每接到一笔数据,就推出驱动电压、将导致数据驱动芯片输出的驱动电压时间不一致。为解决直流残留、驱动电压时间不一致,业界在时序控制芯片、数据驱动芯片中引入脉冲信号TP、POL信号。时序控制芯片、数据驱动芯片的TP、POL信号的引入,导致时序控制芯片及数据驱动芯片的引脚数量增加、两种芯片成本上升,同时承载该两芯片的印刷电路板的面积增加。

【发明内容】

[0003]本发明所要解决的技术问题在于提供一种时序控制芯片、数据驱动芯片及驱动电路,以达到减少时序控制芯片及数据驱动芯片的芯片引脚数量、面积、成本,同时还可以减小承载时序控制芯片及数据驱动芯片的印刷电路板的面积。
[0004]为了实现上述目的,本发明实施方式提供如下技术方案:
[0005]本发明供了一种时序控制芯片,应用于液晶显示器的驱动电路中,以连接所述驱动电路中的数据驱动芯片,其特征在于:所述时序控制芯片包括:
[0006]脉冲信号生成模块,所述脉冲信号生成模块用于生成第一脉冲信号及第二脉冲信号;
[0007]数据信号发送模块,所述数据信号发送模块具有数据信号,所述数据信号发送模块包括数据输出引脚,所述数据信号包括有效数据段及无效数据段;
[0008]合成模块,所述合成模块连接至所述脉冲信号生成模块及所述数据信号发送模块之间,用于将第一及第二脉冲信号合成至所述数据信号的无效数据段中,以形成合成数据信号,并将所述合成数据信号传输至所述数据信号发送模块;其中,所述第一及第二脉冲信号与所述有效数据段至少具有预设第一时间间隔,所述第一及第二脉冲信号之间具有预设第二时间间隔;其中,所述数据信号发送模块的数据输出引脚用于连接至所述数据驱动芯片,以将所述合成数据信号发送至所述数据驱动芯片,使得所述数据驱动芯片分解出第一及第二脉冲信号,以在所述第一脉冲信号的处于第一沿时抓取所述第二脉冲信号的状态,从而根据抓取到的所述第二脉冲信号的状态控制输出的驱动电压的极性。
[0009]其中,所述合成模块包括第一合成单元及第二合成单元,所述第一及第二合成单元均连接至所述脉冲信号生成模块及所述数据信号发送模块之间,所述第一合成单元用于将第一脉冲信号合成至所述数据信号中,所述第二合成单元用于将第二脉冲信号合成至所述数据信号中,从而形成所述合成数据信号。
[0010]其中,所述第一及第二脉冲信号的占空比不同。
[0011]其中,所述第一脉冲信号为TP信号,所述第二脉冲信号为POL信号。
[0012]其中,所述数据信号还包括复位段,所述复位段位于所述无效数据段与有效数据段之间。
[0013]其中,与所述复位段相连的第一或第二脉冲数据与所述复位数据段之间具有预设第三时间间隔。
[0014]本发明还提供了一种数据驱动芯片,应用于液晶显示器的驱动电路中,以连接时序控制芯片,其特征在于:所述数据驱动芯片包括:
[0015]数据接收模块,所述数据接收模块包括数据接收引脚,所述数据接收引脚用于连接至所述时序控制芯片的数据输出引脚,以接收时序控制芯片输出的合成数据信号;其中,所述合成数据信号的无效数据段中具有第一脉冲信号及第二脉冲信号,所述第一及第二脉冲信号与所述有效数据段至少具有预设第一时间间隔,且所述第一及第二脉冲信号之间具有第二预设时间间隔;
[0016]分解模块,所述分解模块连接所述数据接收模块,以对所述合成数据信号进行分解,以分别得到所述第一及第二脉冲信号;
[0017]电压输出控制模块,所述电压数据控制模块连接至所述分解模块,以接收所述第一及第二脉冲信号,以在所述第一脉冲信号的处于第一沿时抓取所述第二脉冲信号的状态,从而根据抓取到的所述第二脉冲信号的状态控制输出的驱动电压的极性。
[0018]其中,所述分解模块包括第一分解单元及第二分解单元,所述第一及第二分解单元均连接至所述数据接收模块,所述第一分解单元用于对所述合成数据信号进行分解,以得到所述第一脉冲信号,所述第二分解单元用于对所述合成数据信号进行分解,以得到所述第二脉冲信号。
[0019]其中,所述第一及第二脉冲信号的占空比不同。
[0020]其中,所述第一脉冲信号为TP信号,所述第二脉冲信号为POL信号。
[0021]本发明还提供了一种驱动电路,应用于液晶显示器中,所述驱动电路包括:
[0022]时序控制芯片,所述时序控制芯片包括:
[0023]脉冲信号生成模块,所述脉冲信号生成模块用于生成第一脉冲信号及第二脉冲信号;
[0024]数据信号发送模块,所述数据信号发送模块具有数据信号,所述数据信号发送模块包括数据输出引脚,所述数据信号包括有效数据段及无效数据段;
[0025]合成模块,所述合成模块连接至所述脉冲信号生成模块及所述数据信号发送模块之间,用于将第一及第二脉冲信号合成至所述数据信号的无效数据段中,以形成合成数据信号,并将所述合成数据信号传输至所述数据信号发送模块;其中,所述第一及第二脉冲信号与所述有效数据段至少具有预设第一时间间隔,所述第一及第二脉冲信号之间具有预设第二时间间隔;
[0026]数据驱动芯片,所述数据驱动芯片包括:
[0027]数据接收模块,所述数据接收模块包括数据接收引脚,所述数据接收引脚用于连接至所述时序控制芯片的数据输出引脚,以接收时序控制芯片输出的合成数据信号;
[0028]分解模块,所述分解模块连接所述数据接收模块,以对所述合成数据信号进行分解,以分别得到所述第一及第二脉冲信号;
[0029]电压输出控制模块,所述电压数据控制模块连接至所述分解模块,以接收所述第一及第二脉冲信号,以在所述第一脉冲信号的处于第一沿时抓取所述第二脉冲信号的状态,从而根据抓取到的所述第二脉冲信号的状态控制输出的驱动电压的极性。
[0030]其中,所述合成模块包括第一合成单元及第二合成单元,所述第一及第二合成单元均连接至所述脉冲信号生成模块及所述数据信号发送模块之间,所述第一合成单元用于将第一脉冲信号合成至所述数据信号中,所述第二合成单元用于将第二脉冲信号合成至所述数据信号中,从而形成所述合成数据信号。
[0031]其中,所述分解模块包括第一分解单元及第二分解单元,所述第一及第二分解单元均连接至所述数据接收模块,所述第一分解单元用于对所述合成数据信号进行分解,以得到所述第一脉冲信号,所述第二分解单元用于对所述合成数据信号进行分解,以得到所述第二脉冲信号。
[0032]其中,所述第一及第二脉冲信号的占空比不同。
[0033]其中,所述第一脉冲信号为TP信号,所述第二脉冲信号为POL信号。
[0034]其中,所述数据信号还包括复位段,所述复位段位于所述无效数据段与有效数据段之间。
[0035]本发明一种时序控制芯片,应用于液晶显示器的驱动电路中,以连接所述驱动电路中的数据驱动芯片,所述时序控制芯片包括脉冲信号生成模块、数据信号发送模
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1