用于液晶显示装置的控制装置及控制方法

文档序号:10688531阅读:276来源:国知局
用于液晶显示装置的控制装置及控制方法
【专利摘要】本发明公开了一种用于液晶显示装置的控制装置及控制方法,所述控制装置包括:时序控制器,用于提供时序信号;以及存储装置,包括多个存储区域,用于分别存储不同扫描模式的扫描编码数据,其中,所述时序控制器向所述存储装置发送读取指令,所述存储装置根据所述读取指令以及选择信号获取存储区域的地址,从而根据存储区域的地址读取不同扫描模式的扫描编码数据,并将该扫描编码数据发送至时序控制器;本发明只采用一个存储装置,将该存储装置划分成多个存储区域,根据选择信号生成存储区域的地址,从而读取不同扫描模式的扫描编码数据,因此可以减小电路板尺寸、避免存储装置过多导致的产品成本而降低产品成本和改善显示质量。
【专利说明】
用于液晶显示装置的控制装置及控制方法
技术领域
[0001]本发明属于显示器技术领域,更具体地,涉及用于液晶显示装置的控制装置及控制方法。
【背景技术】
[0002]电可擦可编程只读存储器芯片(ElectricallyErasable Programmable Read-Only Memory,EEPR0M)作为电可擦除存储器具有可多次擦写且掉电不掉数据的特点,很多硬件都需要EEPROM来存储一些关键的硬件数据或者配置信息。
[0003]存在由ROM或EEPROM表示的非易失性存储器(此后简化为“存储器”)被用作用于记录用于设定在显示装置的驱动衬底上承载的定时控制器(TCON)的操作的数据、显示装置的生产历史等的装置的实例。
[0004]液晶显示装置是利用液晶分子的排列方向在电场的作下发生变化的现象改变光源透光率的显示装置。液晶显示装置已经广泛地应用于诸如手机的移动终端和诸如平板电视的大尺寸显示面板中。
[0005]图1示出根据现有技术的液晶显示装置的等效电路图。液晶显示装置包括第一玻璃基板和第二玻璃基板,第一玻璃基板的第一表面与第二玻璃基板的第一表面相对。在第一玻璃基板的第一表面上形成设置彼此交叉的多条栅极扫描线和多条源极数据线,在二者的交叉位置设置选择薄膜晶体管和像素电极。在第二玻璃基板的第一表面形成公共电极。像素电极和公共电极之间包含液晶层,可以等效为像素电容Clc。为了在像素的更新周期之间保持电压,像素电容Clc可以并联存储电容Cs以获得更长的保持时间。
[0006]栅极驱动器310连接至多条栅极扫描线,用于提供栅极电压Gl至Gm。源极驱动器410连接至多条源极数据线,用于提供灰阶电压SI至Sn。时序控制器110分别与栅极驱动器310和源极驱动器410相连接,从而向栅极驱动器310和源极驱动器410提供各种时序信号。
[0007]在上述的液晶显示装置的驱动方法中,在每个帧周期中,在时序控制器110的控制下依次扫描多条栅极扫描线。经由栅极扫描线选通薄膜晶体管,以及经由源极数据线将与灰阶相对应的电压施加至像素电容Clc,从而改变液晶分子的取向以实现相应灰阶的亮度。
[0008]图2示出根据现有技术的液晶显示装置中用于产生时序的控制装置的示意性框图。时序控制器110从存储装置121和存储装置122读取扫描编码数据,从而可以根据需要改变扫描方式,例如正反扫描切换。现有技术的液晶显示装置在多个存储装置中存储不同扫描方式的扫描编码数据,并且利用开关单元130切换时序控制器110与多个存储装置之间的连接。在扫描驱动时,时序控制器110根据指定的扫描方式,从相应的存储装置读取扫描编码数据。
[0009]然而,上述控制装置中的存储装置过多,会占据过多的印刷电路板(PrintedCircuit Board,PCB)面积,给布线带来诸多困难;而且存储装置过多会增加产品成本,降低产品的竞争优势。

【发明内容】

[0010]本发明的目的在于提供一种用于液晶显示装置的控制装置及控制方法。
[0011 ]根据本发明的一方面,提供一种用于液晶显示装置的控制装置,包括:
[0012]时序控制器,用于提供时序信号;
[0013]以及存储装置,包括多个存储区域,用于分别存储不同扫描模式的扫描编码数据;
[0014]其中,所述时序控制器向所述存储装置发送读取指令,所述存储装置根据所述读取指令以及选择信号获取存储区域的地址,从而根据所述存储区域的地址读取不同扫描模式的所述扫描编码数据,并将所述扫描编码数据发送至所述时序控制器。
[0015]优选地,所述存储装置根据地址信号产生第一选择信号,所述存储装置还包括多个选择端,所述多个选择端分别接收多个第二选择信号;根据所述第一选择信号和所述第二选择信号产生所述选择信号。
[0016]优选地,所述存储装置还包括:
[0017]多个地址端,所述多个地址端连接成与预设地址高有效位的数值相对应;
[0018]时钟端,用于接收时钟信号;
[0019]数据端,用于接收数据和所述地址信号;
[0020]控制模块,用于根据所述读取指令以及所述选择信号获取所述存储区域的地址,根据所述存储区域的地址读取不同扫描模式的所述扫描编码数据。
[0021]优选地,在读取不同扫描模式的所述扫描编码数据时,所述多个第二选择信号的电平与所述多个存储区域的地址偏移量相对应。
[0022]优选地,所述控制模块包括:控制单元,与所述时钟端和所述数据端连接,用于接收所述时钟信号、所述数据和所述地址信号;字节地址寄存器,用于存储所述地址信号和预设字节;数据寄存器,用于根据所述地址信号将数据按照所述预设字节读取不同扫描模式的扫描编码数据;地址解码器,与所述控制单元连接,用于根据所述地址信号产生第二选择信号;地址选择单元,用于根据第一选择信号和第二选择信号产生选择信号;
[0023]其中,所述控制单元还用于根据所述选择信号获取存储区域的地址,并根据所述存储区域的地址读取不同扫描模式的所述扫描编码数据。
[0024]优选地,所述多个地址端中的至少一个地址端接地或高电平,从而保持为数值O或数值I。
[0025]优选地,所述扫描编码数据为选自6位正扫编码数据、6位反扫编码数据、8位正扫编码数据和8位反扫编码数据中的一种。
[0026]优选地,所述存储装置为电可擦可编程只读存储器,经由I2C总线连接至所述时序控制器。
[0027]根据本发明的另一方面,提供一种用于液晶显示装置的控制方法,包括:
[0028]向存储装置发送读取指令;所述存储装置包括多个存储区域,所述多个存储区域分别存储不同扫描模式的扫描编码数据;
[0029]所述存储装置根据选择信号获取存储区域的地址;
[0030]所述存储装置根据所述存储区域的地址读取不同扫描模式的所述扫描编码数据。
[0031]优选地,所述存储装置根据地址信号产生第一选择信号;所述存储装置还包括多个选择端,所述多个选择端分别接收多个第二选择信号;根据所述第一选择信号和所述第二选择信号产生所述选择信号;
[0032]以及所述存储装置还包括多个地址端,所述多个地址端连接成预设地址高有效位的数值相对应。
[0033]根据本发明该实施例的控制装置只采用了一个存储装置,将该存储装置划分成多个存储区域,根据选择信号生成存储区域的地址,从而读取不同扫描模式的扫描编码数据。由于只采用了一个存储装置,因此可以减小电路板尺寸、避免存储装置过多导致的产品成本而降低产品成本和改善显示质量。
【附图说明】
[0034]通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚,在附图中:
[0035]图1示出根据现有技术的液晶显示装置的等效电路图;
[0036]图2示出根据现有技术的液晶显示装置中用于产生时序的控制装置的示意性框图;
[0037]图3示出本发明实施例的液晶显示装置中用于产生时序的控制装置的示意性框图;
[0038]图4示出了本发明实施例的液晶显示装置中存储装置的示意性框图;
[0039]图5示出本发明实施例的液晶显示装置中用于产生时序的控制方法的流程图。
【具体实施方式】
[0040]以下将参照附图更详细地描述本发明的各种实施例。在各个附图中,相同的元件采用相同或类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。
[0041]本发明可以各种形式呈现,以下将描述其中一些示例。
[0042]图3示出了根据本发明实施例的液晶显示装置中用于产生时序的控制装置的示意性框图;图4示出了本发明实施例的液晶显示装置中存储装置的示意性框图。
[0043]如图3和图4所示:
[0044]该控制装置例如用于图1所示的液晶显示装置中,用于向栅极驱动器和源极驱动器提供各种时序信号。
[0045]该控制装置包括时序控制器110以及存储装置120,存储装置120例如可以是电可擦可编程只读存储器(Electrical Iy Erasable Programmable Read-Only Memory ,EEPROM)。存储装置120包括四个存储区域121至124,存储区域121至124分别存储不同扫描模式的扫描编码数据,例如6位正扫编码数据、6位反扫编码数据、8位正扫编码数据和8位反扫编码数据。
[0046]具体地,存储装置120的容量例如为16K存储空间,采用14位地址寻址。将16K存储空间划分为四个存储区域,第一存储区域至第四存储区域的地址范围依次为0-511,512_1023,1024-1535,1536-2047(采用10进制表示),即分别存储不同长度和/或编码方式的扫描编码数据,例如,6位正扫编码数据、6位反扫编码数据、8位正扫编码数据和8位反扫编码数据。
[0047]存储装置120具有三个地址端AO至A2,以及时钟端SCL和数据端SDA。当存储装置120的三个地址端AO至A2分别接地时,使得存储装置120的地址为高有效位为000开始的二进制地址。当EEPROM存储装置120的两个地址端AO和A2分别接地,一个地址端Al接高电平时,使得存储装置120的地址为高有效位为010开始的二进制地址。当存储装置120的两个地址端AO和Al分别接地,一个地址端A2接高电平时,使得存储装置120的地址为高有效位为001开始的二进制地址。当存储装置120的一个地址端AO接地,两个地址端Al和A2分别接高电平时,使得存储装置120的地址为高有效位为011开始的二进制地址。
[0048]存储装置120具有2个选择端BI和B2,在两个选择端BI和B2,接收2位第二选择信号。两个选择端BI和B2可以产生的二进制数值为00、01、10和11之一。
[0049]存储装置120还包括控制模块125根据第二选择信号产生的二进制数值产生地址偏移量,从而将第二选择信号映射至存储装置120的不同存储区域。例如在第二选择信号的二进制数值分别为00、01、10和11时,地址偏移量分别为0、512、1024和1536。
[0050]在本实施例中,控制模块125包括控制单元1251、字节地址存储器1252、地址解码器1253、地址选择单元1254和数据寄存器1255。其中,控制单元1251与时钟端SCL和数据端SDA连接,用于接收时钟信号和数据以及地址信号。字节地址寄存器1252用于存储地址信号和预设字节。地址解码器1253用于将控制单元1251接收的地址信号产生第一选择信号。地址选择单元1254用于根据第一选择信号和第二选择信号产生选择信号。其中,控制单元1251还用于根据选择信号获取存储区域的地址,并根据存储区域的地址写入或者读取不同扫描模式的扫描编码数据。数据寄存器1255用于根据地址信号将数据按照预设字节写入或者读取不同扫描模式的扫描编码数据。
[0051]当数据端SDA传输的地址信号的高位有效地址与地址端A0-A2端的连接方式一致,该EEPROM被选择进行读取或者读取,此时,当地址解码器1253解码出的地址为O时,而选择端BI和B2产生的地址偏移量为O时,则将扫描编码数据读取第一存储区域121,且从表示O的字节开始读取;若选择端BI和B2产生的地址偏移量为512时,则将扫描编码数据读取第二存储区域122,且从表示O的字节开始读取;若选择端BI和B2产生的地址偏移量为1024时,则将扫描编码数据读取第三存储区域123,且从表示O的字节开始读取;若选择端BI和B2产生的地址偏移量为1536时,则将扫描编码数据读取第四存储区域124,且从表示O的字节开始读取。
[0052]当地址解码器1253解码出的地址为2时,而选择端BI和B2产生的地址偏移量为O时,则将扫描编码数据读取第一存储区域121,且从表示2的字节开始读取;若选择端BI和B2产生的地址偏移量为512时,则将扫描编码数据读取第二存储区域122,且从表示2的字节开始读取;若选择端BI和B2产生的地址偏移量为1024时,则将扫描编码数据读取第三存储区域123,且从表示2的字节开始读取;若选择端BI和B2产生的地址偏移量为1536时,则将扫描编码数据读取第四存储区域124,且从表示2的字节开始读取。
[0053]在一个优选的实施例中,存储装置120还包括高电压产生单元126,用于向存储装置120的其他模块供电。
[0054]在一个优选地实施例中,所示存储装置120还包括写入保护端WP,当写入保护端WP接收具有激活电平的信号时,存储装置120受到保护,不能将数据写入存储装置120;当写入保护端WP接收具有非激活电平的信号时,可以将数据写入存储装置120。
[0055]进一步地,存储装置120经由I2C总线连接至液晶显示装置的时序控制器110。I2C总线是由PHILIPS公司开发的两线式串行总线,包括时钟端SCL和数据端SDA,从而实现同步数据通信。为此,存储装置120的时钟端SCL连接至时序控制器110的时钟端SCL,数据端SDA连接至时序控制器110的数据端SDA。
[0056]在该实施例中,时序控制器110作为主机,存储装置120作为从机。在数据总线SDA传送的字节中,包括从机地址和读取内容,从而实现寻址。根据存储装置120的选择端BI和B2提供的第二选择信号,可以选择四个存储区域之一,读取其中存储的扫描编码数据。
[0057]在该控制装置中,存储装置120的选择端连接方式与四个存储区域的地址偏移量相对应。每个存储区域的地址偏移量不同。在存储装置120的选择端提供的第二选择信号用于在寻址时产生相应的地址偏移量,从而可以选择四个存储区域之一读取扫描编码数据。
[0058]根据本发明该实施例的控制装置只采用了一个存储装置,将该存储装置划分成多个存储区域,根据第二选择信号生成存储区域的地址,从而读取不同扫描模式的扫描编码数据。由于只采用了一个存储装置,因此可以减小电路板尺寸、避免存储装置过多导致的产品成本而降低产品成本和改善显示质量。
[0059]图5示出本发明实施例的液晶显示装置中用于产生时序的控制方法的流程图。
[0060]在步骤SOl中,向存储装置发送读取指令;
[0061]本实施施例中,存储装置包括多个存储区域,多个存储区域分别存储不同扫描模式的扫描编码数据。
[0062]在步骤S02中,存储装置根据选择信号获取存储区域的地址;
[0063]本实施例中,存储装置根据地址信号产生第一选择信号;存储装置还包括多个选择端,多个选择端分别接收多个第二选择信号;根据第一选择信号和第二选择信号产生选择信号;
[0064]以及存储装置还包括多个地址端,多个地址端连接成预设地址高有效位的数值相对应。
[0065]在步骤S03中,存储装置根据存储区域的地址读取不同扫描模式的扫描编码数据。
[0066]在步骤S04中,判断扫描编码数据是否读取成功。如果读取未成功,则转至步骤S02,重新获得存储区域的地址和读取扫描编码数据。如果读取成功,则转至步骤S05,该控制方法结束。
[0067]依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。
【主权项】
1.一种用于液晶显示装置的控制装置,其特征在于,包括: 时序控制器,用于提供时序信号; 以及存储装置,包括多个存储区域,用于分别存储不同扫描模式的扫描编码数据; 其中,所述时序控制器向所述存储装置发送读取指令,所述存储装置根据所述读取指令以及选择信号获取存储区域的地址,从而根据所述存储区域的地址读取不同扫描模式的所述扫描编码数据,并将所述扫描编码数据发送至所述时序控制器。2.根据权利要求1所述的控制装置,其特征在于,所述存储装置根据地址信号产生第一选择信号,所述存储装置还包括多个选择端,所述多个选择端分别接收多个第二选择信号;根据所述第一选择信号和所述第二选择信号产生所述选择信号。3.根据权利要求2所述的控制装置,其特征在于,所述存储装置还包括: 多个地址端,所述多个地址端连接成与预设地址高有效位的数值相对应; 时钟端,用于接收时钟信号; 数据端,用于接收数据和所述地址信号; 控制模块,用于根据所述读取指令以及所述选择信号获取所述存储区域的地址,根据所述存储区域的地址读取不同扫描模式的所述扫描编码数据。4.根据权利要求3所述的控制装置,其特征在于,在读取不同扫描模式的所述扫描编码数据时,所述多个第二选择信号的电平与所述多个存储区域的地址偏移量相对应。5.根据权利要求3所述的存储装置,其特征在于,所述控制模块包括: 控制单元,与所述时钟端和所述数据端连接,用于接收所述时钟信号、所述数据和所述地址信号; 字节地址寄存器,用于存储所述地址信号和预设字节; 数据寄存器,用于根据所述地址信号将所述数据按照所述预设字节读取不同扫描模式的所述扫描编码数据; 地址解码器,与所述控制单元连接,用于根据所述地址信号产生第二选择信号; 地址选择单元,用于根据所述第一选择信号和所述第二选择信号产生所述选择信号;其中,所述控制单元还用于根据所述选择信号获取所述存储区域的地址,并根据所述存储区域的地址读取不同扫描模式的所述扫描编码数据。6.根据权利要求3所述的控制装置,其特征在于,所述多个地址端中的至少一个地址端接地或高电平,从而保持为数值O或数值I。7.根据权利要求1所述的控制装置,其特征在于,所述扫描编码数据为选自6位正扫编码数据、6位反扫编码数据、8位正扫编码数据和8位反扫编码数据中的一种。8.根据权利要求1所述的控制装置,其特征在于,所述存储装置为电可擦可编程只读存储器,经由I2C总线连接至所述时序控制器。9.一种用于液晶显示装置的控制方法,其特征在于,包括: 向存储装置发送读取指令;所述存储装置包括多个存储区域,所述多个存储区域分别存储不同扫描模式的扫描编码数据; 所述存储装置根据选择信号获取存储区域的地址; 所述存储装置根据所述存储区域的地址读取不同扫描模式的所述扫描编码数据。10.根据权利要求9所述的控制方法,其特征在于,所述存储装置根据选择信号获取存储区域的地址还包括: 所述存储装置根据地址信号产生第一选择信号;所述存储装置还包括多个选择端,所述多个选择端分别接收多个第二选择信号;根据所述第一选择信号和所述第二选择信号产生所述选择信号; 以及所述存储装置还包括多个地址端,所述多个地址端连接成预设地址高有效位的数值相对应。
【文档编号】G09G3/36GK106057165SQ201610661885
【公开日】2016年10月26日
【申请日】2016年8月12日 公开号201610661885.9, CN 106057165 A, CN 106057165A, CN 201610661885, CN-A-106057165, CN106057165 A, CN106057165A, CN201610661885, CN201610661885.9
【发明人】双强, 刘胜利, 吴春芸
【申请人】昆山龙腾光电有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1