全光存储锁存器的制作方法

文档序号:2817972阅读:269来源:国知局

专利名称::全光存储锁存器的制作方法
技术领域
:本发明涉及用作全光逻辑门的光学设备。更具体地,数字光信号被组合并被提供给非线性元件,如光学谐振器或谐振腔开关,它们的谐振频率被调整为产生期望的逻辑输出信号。
背景技术
:在电子设备中,由晶体管构成的逻辑门构成数字电路的基本元件。所述门接^于电压的输入,产生与期望的逻辑功能对应的基于电压的输出信号。近年来,人们已开始对开发与电子逻辑门的特性类似的光学设备产生兴趣。产生这种兴趣的原因在于光信号在集成电路中可比电信号传输得快,因为光信号不受电容的制约,而电容使逻辑状态之间的切换速度减慢。鉴于对更快切换^JL的需求不断增长,因此预期在将来,如果在电子学方面缺乏显著的技术进步,则对数字光学设备的使用即使不是必须的也将会变得越来越令人期望,然而,使用光学设备形成集成逻辑电路存在特别的挑战.由于光的特性,光进行传播但不能被存储。在所期望的长的时间内稳定地代表一个逻辑电平的能力成为一个问题。因此,期望提供可用于使用光信号稳定地代表逻辑状态的光逻辑门。再有,已经建立了使用光部件的产业,这些光部件主务使用调幅光信号,其中光脉冲的振幅或强度代表数字逻辑状态.任何能够在光学上对数据进行存储和处理的能力理想上也应当与现有的光通信^efe设施兼容。在一些光调制方案中,由多于两个的波幅电平来代表数据。这种做法制。例如,在与(AND)门中,如果两个脉冲都处于高或"1"逻辑电平,在本例中用为"1"的振幅代表,那么输出的振幅将是这两个电平的线性和或"2"。然后,将"2"传输到下一级的逻辑门,该下一级必须被配置成将"2"解释为代表高逻辑电平,而将"1"或"0"解释为代表低逻辑电平。这样,当逻辑门被级联时,两个或更多个高电平相加的问题变得更加复杂。所以,人们希望提供能避免这一问题的光电路。当信号穿过光学设备传播时,传播损失变成通常会阻止光学设备级联的重要问题。再有,实现在密集集成的基片中向光信号提供增益在当前有技术上的和实践中的障碍。如果能以其他方式管理数字光信号的恢复,则对若干光逻辑门的级联将是可能的。非线性光学谐振腔通常用于实现全光切换。术语"非线性"特指一种谐振器,构成该谐振器的材料的折射率依赖于谐振器内部的强度或功率。入射功率依赖于输入信号的组合,而入射功率又决定谐振器内部的折射率。谐振器的谐振频率对其折射率的依赖关系如下f=qc/2nL,其中f是谐振器的谐振频率,c是光速,L是谐振器的长度,q是一个正整数,n是折射率。谐振器的无栽折射率和长度可被调整,使得谐振频率与输入载频略有不同,由此4吏得只有具有足够功率的光才能增大或减小谐振器的折射率达到足以使谐振器的谐振频率移动至等于输入的载频。一旦输入光在谐振器内谐振,则光子有高得多的谐振器寿命,由此有更大比例的输入被传输通过谐振器作为输出。谐振器能根据所设计的输入功率的量容易地从不透光状态切换到透光状态的能力是非线性谐振腔成为全光开关最常见的形式的原因。足够的功率能使非线性谐振器切换到传输,然而,更大的输入功率量将进一步4吏谐振器的谐振频率移动,直至它不再与载频匹配,从而切断输出。这种特性总被认为是不希望有的,因为传统的数字设计要求一旦达到阈值就有恒定的输出电平,而不管输入电平如何。在研究和产业界,当前的思想和技术未能认识到这一特性反而会通过以下方式而对设计者有好处实现全光逻辑将会比现在更加受欢a被考虑。通过4吏非线性谐振器的无栽谐振频率等于输入载频,所述非线性谐振器还可起到与上述解谐谐振器相反的作用。具有相对较低功率的输入将被传输,而具有相对较高功率的输入将使谐振器移出谐振状态从而切断输出。人们至今还没有认识到,如果与上述其他特性结合使用,那么非线性元件的这种相反功能是有用的。
发明内容本发明在各种实施例中公开的设备相应地克服了一个或多个上述问题,并实现了下述进一步的优点。根据本发明的逻辑门接收一个或多个数字调幅光输入信号。在一些实施例中,所述光输入信号之一是来自例如激光源的连续波(cw)光。所述逻辑门包括非线性元件,其接收光输入信号或它们的组合得到的组^ft号,以及非线性地鉴别逻辑电平以产生具有二值逻辑电平的光输出信号。所述非线性元件可包括光学谐振器或谐振腔,其被配置成相对于光输入信号的栽频被调谐,以实现特定的逻辑^Mt。在一些实施例中,所述逻辑门包括组合介质,用于接收和组合光输入信号以产生组^ft号,所述組合介质将所述组合信号输出到所述非线性元件用于逻辑电平鉴别。在另一些实施例中,这些光输入信号被提供给非线性元件,所述非线性元件有效地组合和鉴别它们的逻辑电平。在一些实施例中,一个或多个波导被用于将光输入信号引导至该组合介质或非线性元件。在一些实施例中,一个或多个波导可用于接收来自非线性元件的光输出信号,并将其作为逻辑门的输出提供给下游元件。逻辑门可被串联地光学耦合在一起,以形成能实现几乎任何逻辑功能的光电路。单个的或組合的逻辑门能实现与门(AND)、非门(NOT)、与非门(NAND)、或非门(NOR)、或门(OR)、异或门(XOR)、以及异或非门(XNOR)等逻辑操作。所述非线性元件用作响应光输入信号的逻辑电平的开关,并根据该非线性元件如何被调谐至输入栽频或与输入栽频失谐而将其输出从"断"切换到"通"或从"通"切换到"断"。再有,通过改变失谐量,能改变切换所需的输入功率量。通过适当安排输入的个数,并定制每个非线性元件的无栽和有栽的谐振频率,无须使用任何电子器件4吏能以具有竟争力的切换速度实现选定的逻辑功能。再有,如果连续光也被耦合到非线性元件作为光输入信号之一,则可在光电路的每一级恢复光强度(即逻辑电平)。如果这个连续光被用于使非线性元件保持在最大传输,则额外的数据脉冲9将使该非线性元件移出谐振状态,这将产生全光逻辑反转。因为全光强度可恢复逻辑门是可能的,稳定的全光存储器是本发明的另一个可能的实施例。在一般性描述本发明之后,现在将参考附图。这些图并不一定是按比例绘出的,其中图1是在输入到非线性元件的光强度不足以驱动其谐振频率相对于输入光频率失谐的非线性元件i^v谐振状态的情况下,非线性元件(例如光学谐振器)传输百分比与输入到非线性元件的光频率之间的关系图。图2是非线性元件传输百分比与输入到非线性元件的光频率之间的关系图,显示当输入光足够强时非线性元件转入谐振和光传输。图3是全光>^相器(非(NOT)门)的平面图,所述>^相器包括作为一个输入光信号的连续波(CW)光,作为第二个光输入信号的为零值的数据输入,以及处于谐振或传输模式的非线性元件(例如光学谐振器)。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。图4是全光反相器(非(NOT)门)的平面图,所述>^相器包括作为一个输入光信号的连续波(CW)光,作为第二个光输入信号的为"通"(即高振幅或逻辑电平)的数据输入,以及处于非谐振或不透光模式的非线性元件。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。图5是全光与(AND)门的平面图,所述与门包括两个光输入信号,其数据为零振幅(即低振幅或逻辑电平),以及处于非谐振或不透光模式的非线性元件。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的栽频。图6是全光与(AND)门的平面图,所述与门接收两个为"通"的光输入信号(即具有高振幅或逻辑电平的数据),以及处于谐振或传输模式的非线性元件。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。图7是全光与非(NAND)门的平面图,所述与非门接收具有均为1比特(即高振幅或逻辑电平)的数据的光输入信号,并输出具有0比特(即10低振幅或逻辑电平)的数据的光输出信号。图8是全光或非(NOR)门的平面图,所述或非门接收连续波(CW)光作为一个光输入信号,另两个具有各自的数据的光输入信号,其中任意一个或两个为"通"(即高振幅或逻辑电平),且包括处于非谐振或不透光模式的非线性元件。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。图9是具有逻辑电平恢复功能的全光或(OR)门的平面图。所述或门接收两个具有数据的光输入信号,具有两个串联的反相器,所述反相器产生具有恢复的逻辑电平的光输出信号。图IO是全光异或(XOR)门的平面图。所述异或门接收两个具有各自数据的光输入信号,且包含非线性元件,所述非线性元件失谐的程度为图5所示的一半。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。图ll是全光异或非(XNOR)门的平面图。所述异或非门接收两个具有各自数据的光输入信号,以及包含非线性元件,非线性元件失谐的程度为图5所示的一半,后面跟随着如图3和图4所示的反相器。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的栽频。图12是全光与非(NAND)门锁存器的平面图。所述与非门锁存器具有作为光输入信号的两个连续波(CW)光输入,分别具有数据输入"置位(set)"和"复位(reset)"的另外两个光输入信号,4个非线性元件和两个光输出信号Q和5。图13是光逻辑门的透视图,所述光逻辑门包括由桥结构支持的光子晶体《图14是图13所示的光子逻辑门的一部分的详细图,显示该光子逻辑门的输入端的结构,它逐渐变细以与从光纤纤芯传播1该逻辑门的光的模态分布相匹配。图15是图13的光子逻辑门的平面图。图16是图13的光子逻辑门的截断透视图。图17是全光逻辑门的一个实施例的平面图,该实施例包括用于对光输入信号进行组合的组合介质以及实现为环的非线性元件。图18是使用环而没有单独的组合介质的全光逻辑门的平面图。图19是4吏用光纤实现的全光逻辑门的平面图。图20是以镜实现的全光逻辑门的平面图,所述镜限定该i皆振器腔,该谐振器腔中有非线性材料。图21是根据本发明的一般化的全光逻辑门的方框图。图22是制造光电路的一般化的方法的流程图,所述光电路包括被配置成接收一个或多个具有二值逻辑电平的光输入信号的一个或多个光逻辑门,以及具有一个或多个非线性元件,用于产生具有二值逻辑电平的一个或多个光输出信号。图23是逻辑门的操作方法流程图,所述逻辑门根据具有二值逻辑电平的输入信号,使用基于振幅的非线性鉴别来产生具有二值逻辑电平的光输出信号。具体实施例方式现在将参考附图更详细地描述本发明,在附图中显示了本发明的一些但不是全部实施例。实际上,这些发明可以通过多种不同的形式实现,而不应认为是局限于这里提出的那些实施例;相反,提供这些实施例是为了使本说明能满足可适用的法律要求。下文中类似的数字代表类似的元件。定义"下游"是指沿光传输路径相对于参考点更远的位置或元件。它还能用于指在光电路中光离开参考点的传播方向。"断"、"低"或"0"是指光信号具有较低的振幅或逻辑电平。"通"、"高"或'T'是指光信号具有高的振幅或逻辑电平。"或"广义上是指该词之前或之后的任何一个、一些或全部事物,除非上下文另有指出。这样,"A或B"在其含义内包括单独的"A"、单独的"B,,以及"A"和"B"两者一起。乂s),或'(ies),表示一个或多个由在该4t^'(s),之前紧挨的单词表示的事物。由此,'signals'表示"一个多个信号"。"调谐"一般是指对非线性元件ii行配置,4吏得相对于一个或多个光输入信号的频率设置其谐振频率。这里特别要提到的是,"调谐"还可以指对该非线性元件进行配置使其谐振频率被调谐至光输入信号的(例如栽频)。"失谐"通常是指对非线性元件进行配置,使得其谐振频率被设置为不同于光输入信号的频率。"光学谐振器,,或"光学谐振腔"被定义为一种结构,该结构在有限的时段内捕获光,然后或者传输、或者>^射、或者消减它。在光子晶体中的谐振器通过放置一个或多个光可存在的光路并使用将光局限于那些光路的周期性结构包围那些光路而被创建。在二维光子晶体的情况下,所述周期性结构是在构成光子晶体的介质中限定的气孔和/或半导体棒,而光路通常由介质中如孔或棒之类的结构的不存在(absence)来限定。谐振器还可包括由半导体材料或光纤做成的环状波导。所述环与输入和输出端口耦合。或者,谐振器还可包括由反射面包围的介质,这些反射面可以是交替的介电材料,或者具有不同反射系数的交替材料,或者结束于4^^射率的用于全内反射的表面,或者金属表面。谐振器还可包括重叠的光栅,排列它们的反射级(reflectiveorder),从而可选择性地捕获光。谐振器还可以包括非线性材料,其含有保持光的电磁感应指数分布(例如孤立子或电压感应分布)。"基片"是工件或起始材料,在它上面形成逻辑门。所U片可以是晶片,例如在半导体或微光刻法中使用的晶片。例如,基片可由一种或多种物质构成,包括半导体或绝缘体上硅(SOI)基片。可能的材料包括硅(Si)、二氧化硅(SiOj、砷化镓(GaAs)、镓(Ga)、硼(B)、磷(P)、磷化镓(GaP)、氮化镓(GaN)等。"上游"是指在光学门或电路中相对于参考点位置靠近光源的位置或元件。它还能用于指朝向光源的方向。"波导"是指能限定和引导光的任何结构或介质组合。例如,波导可以是光纤,其中的芯祐^J时系数(RI)高于该芯的包层包围,它具有将某一波长内的光限定在该芯内的作用。还可在光子晶体中形成光导,在光子晶体中,光在光子晶体中限定的路径中传播要比在光子晶体中限定的结构的区域中传播更加容易。用于全光逻辑门的非线性元件图1显示针对非线性元件的作为输入光强度百分比的光传输率与输入光频率的关系图,在这一情况中,该非线性元件被实现为光学谐振器。所述输入光具有为192.9THz(即波长为1.55微米)的频率1。该非线性元件具有193THz的谐振频率2,从而与输入光的频率1失谐。在图1中,输入光的功率不足以使光学谐振腔转入谐振。因此,在图l所4戈表的情况中,传输穿过谐振腔的载频光的百分比相对比较低,接近于零。图2显示穿过实现为光学谐振器的非线性元件的作为该非线性元件输入光强度的百分比的传输率。在图2代表的情况中,输入光的功率足够高,使得非线性元件转入谐振。换言之,光功率足够高而且频率足够接近,使得光在非线性元件中谐振且输出相对大量的输入光,几乎是百分之百。如下面将清楚看到的那样,非线性元件的这一选择性谐振特性能被很好地利用到下文描述的逻辑门中。使用非线性元件的全光逻辑门图3是全光逻辑>^相器(非(NOT)门)10,它包括两个单独的输入介质3和4,它们可以是单独的波导。输入介质3和4与组合介质5对齐或结合,组合介质5可以是例如单个波导或光子晶体。組合介质5被配置成将各输入^h质3和4上的光输入信号A和B引导到非线性元件6(例如光学谐振器)。在本实施例中的光输入信号A是具有恒定功率的连续波(CW)光,它被引导1第一光学输入介质3,而光输入信号B是调幅的光数据(例如数据流),它被引导i^第二光学输入介质4。非线性元件6被精确地解谐,使得如果只有连续波光i^非线性元件,该非线性元件就转入谐振,此时该元件的谐振频率2与CW光的频率1对齐,将光以光输出信号的形式输出到光学输出介质7上。在图4中,第一光输入信号A(例如CW光)与第二光输入信号B(例如脉沖或数字比特)的频率基本上相同。所述第一光输入信号A和第二光输入信号B在所述组合介质5中组合并i^所述非线性元件6。入射到非线性元件6上的光功率通it^目长干涉或相消干涉而充分地增大或减小(取决于光输入信号A的CW光与调幅光输入信号B的相位差),以使非线性元件移出谐振状态,这使得波导7上的输出切换到"断"或低的振幅或逻辑电平。因为图3和图4的设备输出的是在第二输入介质4上所接收的调幅光输入数据的逻辑电平(即波幅电平)的反相,所以它在效果上是光逻辑反相器。因为反相器10的光功率输出仅由输入介质3上的CW光的功率决定,而不是由介质4上的调幅光输入信号B的可能会消失的数据决定,因此,图3和图4的逻辑反相器以类似于连接到电压源的电子反相器或晶体管可实现逻辑电平恢复的方式实现全光逻辑电平恢复。图5是全光与(AND)门设备20,它包括两个单独的光学输入介质23和24,它们可能是与组合介质25对齐或与之结合的波导,所述组合介质25可以是例如单个波导或在光子晶体中限定的路径。组合介质25被配置成与非线性元件26对齐或与之光耦合。调幅光输入信号A、B每个被相应的数据调制,它们在1非线性元件之前被分别引导1光学输入介质23和24并在组合介质25中组合。如图5中所示,如果光输入信号A、B中的任何一个或它们两个具有低的或"断"逻辑电平,那么非线性元件26产生具有低的或"断"逻辑电平的光输出信号。非线性元件26充分地与光输入信号A、B的载频21失谐,4吏得只有当两个输入同时为"通"时,非线性元件26在光学输出介质27上的输出才切换为"通",如图6中所示。这一特性对应于全光与门。在介质27上的光功率输出发出的功率是其任意一个输入的功率的二倍,即光输出信号的逻辑电平是光输入信号A、B的逻辑电平相加。如果任何后续的设备被特别设计成接收典型的逻辑"1"比特的强度(即高的振幅或逻辑电平),上述增加了的输出功率会是有害的。在本实施例中对这一问题有两个解决方案或者是通过4^续的任何接收非线性元件进一步失谐,从而将后续逻辑门设计成适应于来自与门的两倍功率,或者将单个电平跟随器(图5和图6的与门接收光输入信号A、B之一中的CW光并接收另一个光输入信号中的调幅数据,谐振频率被充分解谐以当两个输入均为高且只有在两个信号相消干涉时输出一半的功率,而如果任何一个均处于4氐逻辑电平则无功率输出)或两个反相器串a在与门之后,以恢复适当的输出功率电平。在本发明的一个实施例中,如图7所示的全光与非门30是通过在图5和图6的与门后面放置反相器(如图3和图4的门IO)得到的。更具体地,如果图5和图6的门20的输出介质27与图3和图4的门10的输入介质4对齐或光耦合,便得到了全光与非门30,其中,相对于输入介质23、24上的光输入信号A、B,其光输出信号的数据遵从与非布尔逻辑。这样,如果光输入信号A、B二者都为低逻辑电平,那么由与非门30产生的光输出信号具有"高"逻辑电平;如果光输入信号A、B中的任何一个或二者具有"低"逻辑电平,那么由与非门30产生的光输出信号具有"高"逻辑电平。更具体地,非线性元件6相对于光输入信号A、B的载频1被调谐,使得只有当光输入信号A、B两者都处于高逻辑电平时,在介质27、4上的光信号的振幅在与光输入信号C(CW光)组合之后有足够的振幅以使非线性元件6的谐振频率2移离光输入信号A、B、C的载频l,使得介质7上的光输出信号具有低逻辑电平。否则,如果光输入信15号A、B中的任何一个或二者具有低逻辑电平,那么介质27、4上的光信号在与光输入信号C组合后所具有的功率不足以使非线性元件6移出谐振状态,由此,在这种情况下,在介质7上的光输出信号具有"高"逻辑电平。图8是全光或非门50,它包括与或门40相结合的光反相器10。或门40包括两个单独的输入介质41和42(例如光波导或通过光子晶体的路径),所述介质与组合介质43(例如单个光波导或光子晶体的一个区域)对齐或与之结合。如果在介质41、42上的光输入数据信号A、B中的任何一个或二者的振幅为高(即具有高的振幅或逻辑电平),那么在^h质43上的光输出信号上的数据为高(即高的振幅或逻辑电平)。反之,如果在介质41、42上的光输入数据信号都为低逻辑电平(即低的振幅或逻辑电平),那么在介质43上的光输出数据信号也处于低逻辑电平(即低的振幅或逻辑电平)。组合介质43与反相器10的输入介质4对齐或与之光连接,所述反相器10的构成和功能可与之前参考图3和图4描述的设备类似。如果该设备的输入介质3、4上的光输入信号A、B中的任何一个或二者含有足够的功率(即处于具有相应高波幅电平的"高"或"1"逻辑电平),那么在^^相器的输出介质7上的光输出信号切断(即具有低的振幅或逻辑电平)。否则,由反相器10产生的光输出信号保持"通"(即具有高的振幅或逻辑电平)。因为门50以反相器10终止,它还通过接收介质3上的输入到反相器10的具有恒定连续波(CW)光的光输入信号C来恢复减弱了的逻辑电平,该光输入信号C具有足够的功率来恢复逻辑电平。在图9所示本发明的实施例中,全光或门55包括图8中的或门40,它与图3和图4中所示的第一和第二反相器10、IO,光对齐或耦合。虽然图8的门40与该光逻辑门实现同样的逻辑功能,但图9的实施例允许逻辑电平恢复,而简单的无源波导则不允许。图10是全光异或门60,它包含并入单个组合介质55的两个单独的输入介质53和54。所述组合介质55与非线性元件56光对齐或光连接。非线性谐振器56的谐振频率52与光输入数据信号的栽频51失谐,失谐程度为图5和图6的光与门20的情况的一半,使得只有当单个光输入信号53、54为高(即具有高的振幅或逻辑电平)时,^^质57上的光输出信号切换到"通"(即具有高的振幅或逻辑电平)。如果光输入信号A、B二者都为"通"(即具有高的振幅或逻辑电平),则非线性元件的谐振频率52相对于输入栽频51移动得太远而不允许将光传输到光学输出介质57,并且非线性元件56关闭介质57上的光,使得光输出信号具有4氐逻辑电平。如果光输入信号A、B中任何一个都不为"通",非线性元件56便没有显著的光输出,于是光输出信号具有低逻辑电平。如果单个光输入信号A、B为"通",门60便输出具有高逻辑电平的光作为光输出信号,所以不需要逻辑电平恢复来补偿它的操作。在本发明的一个实施例中,图11中所示的全光异或非门65包括异或门50(图10),后跟^jt目器10(图3和图4)。在本实施例中,如果光输入信号A、B二者都具有高逻辑电平,那么由异或门50产生的光输出信号具有低逻辑电平。异或门50在介质57上输出具有低逻辑电平的光输出信号,该光输出信号被输入到介质4上的反相器门IO作为一个光输入信号。另一个光输入信号C是输入到光学输入^N资3上的反相器门10的CW光。这些信号在介质5中组合,结果得到的組^号没有足够的功率将非线性元件6的谐振频率2移出相对于光输入信号的载频1的谐振状态。相应地,由^^相器门IO产生的光输出信号具有"高"逻辑电平。如果光输入信号A、B二者都处于低逻辑电平,那么由非线性元件56产生的光输出信号具有"低"逻辑电平。来自光学输出介质57上的异或门50的光输出信号被输入到光学输入介质4上的反相器门10,在与光输入信号C组合后,它的电平不足以产生其振幅足够驱动非线性元件6失谐的组^ff号。于是,由反相器门IO产生的光输出信号具有高逻辑电平。如果光输入信号A、B中的任何一个但不是两个具有低逻辑电平,那么非线性元件56被驱动到谐振状态,从而使来自异或门50的光输出信号具有"高"逻辑电平。该"高"逻辑电平被输出到介质57上,并经由介质4被接收作为到反相器门10的光输A/ft号之一。该光输入信号在^h质5中与光输入信号C(CW光)组合,该得到的组合信号的振幅足以驱动非线性元件6的谐振频率2离开组^ft号的栽频1(其与光输入信号的栽频相同),使得异或非逻辑门65产生的光输出信号切换到"低"逻辑电平。这样,门65对光输入信号进行异或非逻辑操作,以产生其光输出信号。图12是全光存储锁存器70,包含两个光输A/(t号R和S,它们;^合于单独的与非门30、30,(图7)。与非门30、30,二者的光输出Q和5与相应的第二输入介质24、24'相连,作为相对的与非门30、30,的第二输入。在本实施例中,^h质24、24,相交于交叉点73,由于光串扰滤波器74的作用,它们不会造成串扰。该设备的操作恰如基本的电子与非门锁存器的操作,其中,实现下列逻辑表<table>tableseeoriginaldocumentpage18</column></row><table>这样,逻辑受控的全光存储器是可能的,因为在输出介质7上的光输出信号能被设置成所希望的值,然后根据光输入信号S和R被存储。因为这一设备的光输出信号由反相器10、IO,使用连续波(CW)光有效地产生,它的逻辑电平能在每个切换周期被连续地恢复.所以,^L存储的信号能被无限地重复利用,这允许实现在电子存储器门中已经具有的全光存储性能。本实施例中公开的全光锁存器不是由逻辑门构建存储器的唯一方式,也不应认为是本发明如何能用作全光存储器的唯一实例.为了具体描述锁存器70的操作,如果光输入信号S、R二者都有低逻辑电平,则非线性元件26、26,没有接收具有足够功率以驱动非线性元件6、6,离开谐振的光输入信号,于是,由于在介质3、3,上输入相应的CW光的光输入信号,使得光输出信号Q、Q二者都具有高逻辑电平。具有相同的逻辑电平的两个光输出信号Q、5被i人为是锁存器70的无效逻辑电平。如果光输入信号S、R分别具有低和高逻辑电平,那么光输入信号R的高逻辑电平迫4吏与非门30,的光输出信号Q成为低逻辑电平,该低逻辑电平^t^馈到与非门30,迫使非线性元件6与输入给它的CW光谐振,造成非线性元件6产生高逻辑电平用于光输出信号Q。如果光输入信号S、R分别具有高和低逻辑电平,那么光输入信号S的高电平迫使与非门30产生的光输出信号Q成为低逻辑电平。光输出信号Q作为光输入信号^Jt到与非锁存器30,这一事实确保了光输出信号Q具有高逻辑电平.最后,如果光输A^信号R、S二者都具有高逻辑电平,那么与非门30、30,没有一个切换其逻辑电平,光输出信号Q、Q的逻辑电平不改变。制造全光逻辑门的方法示例在描述了根据本发明的全光逻辑门和电路的结构和功能后,现在将描述制造全光逻辑门的方法示例。用氮气处理绝缘体上硅晶片基片80,以去除灰尘和碎屑。使用研磨机和粉末对基片80进行抛光。使用分子束取向外延(MBE)工具,在硅基片80上生长表面WI度小于5nm的厚度为200-400nm的珪层81。然后,将该晶片80放置在电子束光刻室内。为了防止"邻近效应",每个最小特征区域被顺序地暴露于电子束光刻。每个这样的"像素"^LA工有选择地暴露,而不使用外部软件。该i更备的特征被蚀刻出来,以限定孔82(图13中只具体标出它们当中的少数),这些孔垂直地穿^片,直径为231mn,且在同一行中相隔是420nm,在层81中限定相邻行的孔,使得它们相对于例如第一行向左或向右移动240nm,从而形成三角形光子晶体栅格。仅在设备10内期望光传播的地方不蚀刻孔,所述设备10在层81中形成。由于若干理由,光子晶体结构用来形成逻辑门是有好处的。首先,可在光子晶体中限定亚微米路径以迅速改变光传播方向,以便引导光信号穿过限定逻辑电路的路径。再有,光子晶体谐振腔在亚微米至微米的范围可具有很高的Q因数,使得对实现逻辑切换的功率要求较低。非线性元件6是通过在要捕获光的任一侧上插入孔来形成的。可通过改变孔的直径,通过增大或减小在每一侧的孔之间的距离,通过增大或减小在一侧或两侧的孔的数量,或通过这些技术的组合来使该非线性元件被调谐至输入载频或与输入载频失谐。通常,由于所期望的切换功率、寿命和带宽,孔的数量和两侧之间的距离将保持固定。所以,在这一特定过程中,为了调谐谐振器以在所期望的波长传输,仅改变最内和最外的孔的直径。在左、右边缘处(外部光在所述左、右边缘处^或离开该设备),基片被深度蚀刻,以增强在侧面进入该设备下方的绝缘体的能力。在整个区域被暴露以形成光逻辑门之后,该晶片被浸入氬氟酸中,直至直接在i殳备下面的绝缘层被洗掉,得到一个悬空的薄膜桥83,如图13和图15所示。在清洁晶片80后,边^L分离,得到光芯片84。光纤波导3a、4a被分离和抛光,折射率匹配的粘合剂3b、4b被应用于光纤的末端以将其附接到突起3c、4c。可以用粘合剂或其它机械固定物86将光纤固定到芯片84内的桥85上,使光纤相对于光逻辑门设备10的波导末端固定就位。光纤的相对端可在输入侧固定附接于CW激光源或上'^Ht号源,以适当地向逻辑门IO提供光输入信号A、B。然后,光输入信号A、B经由各自的光纤3a、4a、粘合剂3b、4b以及突起3c、4c被提供^i殳备10。光输入信号A、B进一步穿it^目应的区域3d、4d,到达组合介质5。由光输入信号组合得到的光i^V踏振器6,在那里所述光被捕获。谐振器6向区域7d输出光输出信号,在那里光传播到突起7c,进入粘合剂7b,并最终到达光纤7a,在那里光行进到光纤7a的输出端,其可以作为后续逻辑门的输入或者作为芯片84的最终输出而终止。可以以上述类似的方式,或者使用本领域技术人员公知的大量技术和设备,将光纤7a的输出端拼接到另一根光纤或光电路(未示出)。如图14中所示,光输入和输出介质3、4、7可使用对接耦合技术与相应的光纤耦合。在这种情况下,逻辑门10被限定为使得被限定的孔沿逻辑门10的输入侧的光输入信号的传播方向逐渐缩小3e、4e而更窄,以与光输出信号的模态分布匹配。在输出介质7处,其配置^L^转,由基片81中的孔确定的锥形7e沿设备10的光输出信号的传播方向逐渐增大或变宽,从而使门10的输出的模态分布与输出介质7a内的模态分布匹配。耦合进、出外部源的光的波导緩慢地逐渐变细,以与对接耦合的光纤模态分布匹配。图15和图16更详细地显示逻辑门10的光学谐振器6。显然,在谐振器6的每一端最外面的孔小于最内的孑L。如果有其它孔要包括在谐振器6内部,则它们将^^在最外的孔和最内的孔之间,并且大小与谐振器外部的光子晶体内的其它地方使用的孔的大小相同。本发明的另一个实施例是图17的逻辑门设备90。逻辑门卯使用半导体"连线"代替绝缘体上半导体(SOI)基片卯上形成的光子晶体。使用上述同样设备蚀刻光子连线93c、94c,然后它们直接地或倏逝地(evanescently)连接到用作非线性元件96的环或环线波导(在这种情况下是循环器或谐振器)。通过限定非线性元件96的环的周长,非线性元件96被调谐或解谐。后续的其他步骤与前述例子中的相同,但不构成薄膜桥,而设备90保持在绝缘基片卯上。在操作中,光输入信号A、B在相应的输入介质93a、94a上行进到组合介质95。更具体地,4吏光波导93a、94a与连线93c、94c对齐并使用粘合剂93b、94b使它们光耦合。这样,在相应波导93a、94a上的光输入信号穿过粘合剂93b、94bi^V光连接线93c、94c,所述光连接线并入介质95中,在那里光输入信号组合在一起。组合介质95使光输入信号与非线性元件96倏逝地耦合。依赖于介质93、94上的光输入信号的逻辑电平,非线性元件96通过倏i^合将光输出信号输出到光连接线97c,经由粘合剂97b,t输出光波导97a,这些构成输出介质97。图18的逻辑门100的实施例在很多方面类似于图17的实施例,唯在图18中通过使光输入信号经iW目应的介质93、94直接耦合到非线性元件96从而省去了组合介质95,在非线性元件处,这两个信号组合并彼此干涉,从而在输出介质97上产生光输出信号。图19显示本发明的逻辑门110的另一个实施例,它包括光纤103a、104a、106a、107a。典型的单模式光纤103a、104a被用作波导,然后它们与包括非线性材料的光纤106a相连。非线性光纤通常是由弱克尔(Kerr)材料(如二氧化硅)制成。然后通过将光纤106a的周期性部分暴露于强光(例如来自C02激光器),在非线性光纤中以彼此隔开的位置形成布4i^光栅106b、106c。通过改变强光暴露的长度和位置或者通过弯曲光纤来改变谐振器形状,可对得到的非线性元件106进行调谐。图20显示光逻辑门110的一个实施例,它具有包括非线性材料116a和镜116b、116c的非线性元件116。光逻辑门110还包括介质113、114(在本例中被示为光纤),用于将光输入信号传输到非线性材料116,以及输出介质U7,用于输出由非线性材料116产生的光输出信号。更具体地,来自介质U3、114的光输入信号行进到并穿过单向镜116b,在那里它们在介质115中组合以产生组合信号,该组合信号进入非线性材料116a。^h质115可以是非线性元件116外部或内部的空气或周围环境,或者它可以是单独的非线性材料116a或非线性材料116a与周围环境的组合。取决于与光输入信号频率相关的非线性材料116的谐振频率,所述组合信号或者被非线性材料116a消减或者被非线性材料116a传输。非线性材料116a可由例如酯基染料构成。穿过非线性材料116a的任何组合信号传输到并通过单向镜116c继续前进到光介质U7上,从那里,所述信号从光逻辑门U0输出。通过改变镜之间的距离或通过改变谐振器的几何形状,可以对谐振腔进行调谐。图21是才艮据本发明的一般化全光逻辑门200的方框图。在图21中,全光逻辑门200包括非线性元件206,所述非线性元件206包括由光子晶体形成的光学谐振器或光学谐振腔、非线性材料光纤中的布4i^光栅、循环器、分布式^J绩(DFB)激光器、或其它非线性i殳备中的一个或多个。光输入信号A,...,B(省略号"…"代表可能有不只两个信号这样的事实)中的至少一个是调幅的,它们被直接提供给非线性元件206,非线性元件206被配置成组合光输入信号A,...,B,鉴别所得到的组^ft号的逻辑电平并根据非线性元件206被配置执行的逻辑操作,例如通过与光输入信号A,…,B的栽频相关地设置谐振频率而在其输出端产生二值逻辑电平。或者,如图21中的假想线所示,光输入信号A,...,B被提供给组合介质205,如波导或路径,光输入信号在这里组合。所得到的组^号行进到非线性元件206,非线性元件206根据其被配置要进行的操作来鉴别逻辑电平,并根据光输入信号A,...,B的逻辑电平输出调幅的光输出信号。光输入信号203可用于将来自源或上游逻辑门的光输入信号A,…,B提供给非线性元件206,或提供给组合^h质205并从那里提供给非线性元件206。光学输出介质207可用于将光输出信号输出给光电路中的下一个逻辑门或另一个下游元件。在图22中,制造包括一个或多个光逻辑门的光逻辑电路的方法在步骤220开始,在其中,选择#行的逻辑操作。在步骤222,i殳计具有执行选定的逻辑,作所需的一个或多个逻辑门以及光连接的光电路。在步骤谐为期望逻辑门根据光电路设计执行的那部分逻辑操作。作为图22的方法的一个举例,假定要根据在步骤220中选择的下列逻辑操作产生光输出信号光输出信号=(光输入信号人*光输入信号B)+光输入信号C在步骤222中设计光电路。能实现选定逻辑操作的一种设计使用"与"逻辑门来鉴别光输入信号A、B,所得到的输出信号与光输入信号C一起被输入到"或"门以产生用于所述选定逻辑操作的光输出信号。在步骤224,制造"与"逻辑门和"或"逻辑门,使得非线性元件的谐振频率被适当地调谐至光输入信号的频率或与光输入信号的频率失谐,以产生希望的"与"逻辑门和"或"逻辑门。然后,所得到的光电5M^L耦合,使得其输入端从上游元件接收各光输入信号A、B、C,且所述输出端被耦合以向下游元件提供光输出信号。在图23中,逻辑门的IMt方法在步骤230开始,其中,接收来自上游元件(如用于CW光的激光源、光调幅器或例如逻辑门的上游光电路元件)的光输入信号。在步骤232,光输入信号被引导。可由光学输入介质针对相应的光输入信号来执行步骤230和232。在步骤234,光输入信号祐i且合以产生组合信号。该步骤可由组合介质进行。如图23中的假想线所示,步骤232和234是可选的步骤。在步骤236,对由光输入信号的组合得到的逻辑电平进行鉴别以产生具有二值逻辑电平的光输出信号,其低逻辑电平由低振幅代表,高电平由高振幅代表。步骤236可由逻辑门的非线性元件执行。最后,在步骤238,光输出信号被传输到下游元件,例如在该光电路或另一个光学设备中的下一个门。i殳备的对应在所附权利要求书中,"用于非线性地鉴别光输入信号的逻辑电平以产生具有二值逻辑电平的光输出信号的非线性元件"是指这里描述的任何非线性元件6、6,、26、26,、56、96、106、116、206或其等效元件。替换方案尽管"调谐"光学谐振器通常是指使谐振器的谐振频率偏移,但本发明还认为"调谐"还指改变谐振器传输特性的其它方法,作为实现所希望功能的可能手段。例如,可能通过改变品质因数,或者通it^谐振器中增加额外的谐振峰,或者通过应用应力、电磁场或压电场或者注入电荷栽流子(如空穴或电子)、注入光或其它技术来改变其几何形状或折射系数,从而改变谐振器传输的带宽、分布或中心。虽然结合当前是光通信产业标准的1.55ym光信号进行了描述,然而,应该理解,本发明的原理可应用来4吏用光信号的其它波长或频率获得有利的结果。用于所一&开的门和锁存器的光信号不一定需要有相同的频率。虽然这里公开的实施例是在"正逻辑"的上下文中描述的,其中具有相对较高振幅的光信号被认为是高逻辑电平,而具有相对较低振幅的光信号被认为是处在低逻辑电平,然而也可使用"负逻辑",其中具有相对较高振幅的光信号被认为是低逻辑电平,而具有相对较低振幅的光信号被认为是处在高逻辑电平。虽然这里描述的结构是二维结构,然而,本领域技术人员利用这里提供的教导容易看到,这里也可使用一维或三维结构实现与前述类似功能的全光逻辑门。虽然这里对光子晶体进行限定的结构被描述为介质中的圆形孔,但应该理解,可进行相反的做法来代替在介质中造孑L,例如通it^基片上制作柱、栏、圓柱体、立方体、球体或其它结构来限定光子晶体。再有,还可能与选择性蚀刻相反,通过将材料选择性地沉积在基片上来形成光子晶体,或者可使用这些技术的组合来形成光子晶体。在2004年5月21日提交的共同受让的US2005/0259999中公开了其它可能的配置和功能,该申请以JohnLutherCovey作为唯一发明人,在此通过引用将该申请结合于此,如同在本文中全文给出一样。这里提出的本发明的许多修改和其它实施例将会被与本发明相关的领域的技术人员想到,具有在前文的描述和附图中给出的讲解的益处。因此应该理解,本发明不限于所公开的具体实施例,而是各种修改和其它实施例应该被包括在所附权利要求的范围内。虽然这里使用了特定的术语,但它们只是在通用的和描述性的意义上^K吏用,并不用于限定的目的。权利要求1.一种全光存储锁存器,接收具有相应的调幅二进制逻辑电平的第一和第二光输入信号和具有更大强度二进制逻辑电平的振幅的连续波(CW)光,所述全光存储锁存器包括第一逻辑门,被配置用于接收第一光输入信号、具有调幅二进制逻辑电平的第三光输入信号以及连续波(CW)光,所述第一逻辑门具有第一非线性元件,所述第一非线性元件包括由折射率依赖于强度的材料构成的被以谐振频率进行调谐的光学谐振器,以通过对第一和第三光输入信号的组合强度的非线性鉴别来对所述第一和第三光输入信号的二进制逻辑电平进行逻辑操作,以产生第一光输出信号,所述第一逻辑门进一步包括第二非线性元件,所述第二非线性元件包括由折射率依赖于强度的材料构成的被以谐振频率进行调谐的光学谐振器,以通过对所述第一光输出信号和所述CW光的组合强度的非线性鉴别来对所述第一光输出信号和CW光的二进制逻辑电平进行逻辑操作,所述第二非线性元件使用所述CW光来恢复所述第一光输出信号的所述更大强度的二进制逻辑电平;第二逻辑门,被配置用于接收第二光输入信号、具有调幅二进制逻辑电平的第四光输入信号以及所述连续波(CW)光,所述第二逻辑门具有第一非线性元件,所述第一非线性元件包括由折射率依赖于强度的材料构成的被以谐振频率进行调谐的光学谐振器,以通过对第二和第四光输入信号的组合强度的非线性鉴别来对所述第二和第四光输入信号的二进制逻辑电平进行逻辑操作,以产生第二光输出信号,所述第二逻辑门进一步包括第二非线性元件,所述第二非线性元件包括由折射率依赖于强度的材料构成的被以谐振频率进行调谐的光学谐振器,以通过对第二光输出信号和所述CW光的组合强度的非线性鉴别来对所述第二光输出信号和所述CW光的二进制逻辑电平进行逻辑操作,所述第二非线性元件使用所述CW光来恢复第二光输出信号的更大强度的两个二进制逻辑电平,所述锁存器被配置用于输出所述第一光输出信号以及将所述第一光输出信号作为第四光输入信号引导至所述第二逻辑门,且所述锁存器被配置用于输出所述第二光输出信号以及将所述第二光输出信号作为第三光输入信号引导至所述第一逻辑门。2.如权利要求1所述的全光存储锁存器,其中,所述第一和第二逻辑门的至少第一和第二非线性元件被实现在光子晶体中,所述光子晶体由至少两种不同折射率的材料形成,用以创建与包括在光子晶体中传播的光信号和cw光的光的波"M目关地设置的周期性结构,4吏得结构的不存在限定允许所述光传播的路径,而在所述5M圣边界处的结构的存在沿光子晶体中的路径引导所述光,以及消减在所述边界之外的光。3.如权利要求2所述的全光存储锁存器,其中,所述光子晶体包括第一和第二路径,所述第一和第二5M圣分别引导第一和第二光输出信号,所述笫一和第二路径相交于交叉点,所述全光存储锁存器进一步包括位于所述交叉点处的串扰滤波器,用于防止所述第一和第二光输出信号之间的串扰。4.如权利要求1所述的全光存储锁存器,其中,所述第一和第二逻辑门的笫一和第二非线性元件中的至少一个被实现为在基底上形成的环。5.如权利要求1所述的全光存储锁存器,其中,所述第一和第二逻辑门的第一和第二非线性元件中的至少一个由在由非线性材料构成的光纤中形成的彼此隔开的布4M^光栅形成。6.如权利要求1所述的全光存储锁存器,其中,所述第一和第二逻辑门的第一和第二非线性元件中的至少一个包括第一和第二彼此隔开的相对的镜;以及位于所述镜之间的非线性材料。7.如权利要求2所述的全光存储锁存器,其中,所述第一和第二逻辑门的第一和第二非线性元件中的至少一个由在结构不存在的腔的相对端上的结构的存在来限定。8.如权利要求1所述的全光存储锁存器,其中,所述第一和第二光输入信号和所述CW光包括基本上相同波长的光,所述波长对应于所述第一和第二逻辑门的第一和第二非线性元件的谐振频率,所述第一和第二非线性元件相对于所述第一和第二光输入信号以及所述CW光的波长被解谐,以仅在所述组合信号足够强时允许谐振,否则不允许谐振。9.一种全光存储锁存器,被配置用于接收具有由其强度表示的相应的调幅二进制逻辑电平的第一和第二光输入信号及具有更大强度二进制逻辑电乎的振幅的连续波(CW)光,所述全光存储锁存器包括第一和第二逻辑门,每个逻辑门具有第一光学输入介质、第二光学输入介质、组合介质及非线性元件,所述第一光学输入介质被配置用于接收所述第一和第二光输入信号中的一个作为所述锁存器的S和R输入中的一个,所述第一光学输入介质将所述第一和第二光输入信号中的所述一个引导至所述組合介质,所述第二光学输入介质被配置用于接收所述第一和第二逻辑门中的另一个的第一和第二光输出信号中的一个,所述第二光学输入介质将所述第一和第二光输出信号中的所述一个引导至所述组合^h质,所述第一和第二光输入信号中的所述一个和所述第一和笫二光输出信号中的所述一个在所述组合介质中组合以产生由所述非线性元件进行非线性鉴别的组合信号,所述非线性元件包括由折射率依赖于强度的材料构成的被以谐振频率进行调谐的光学谐振器,以通过对所述组合信号的强度的非线性鉴别来对所述第一和第二光输入信号中的所述一个和所述第一和第二光输出信号中的所述一个的二进制逻辑电平进行逻辑操作,以产生非线性鉴别的信号,每个逻辑门进一步具有被配置用于接i)M目应的非线性鉴别的信号以及接收cw光的^^目器,所述反相器包括非线性元件,,述非线性学谐振器,以对所述非线性鉴别的信号和cw光的二进制逻辑电平进行逻辑操作,所述反相器使所述非线性鉴别的信号的二进制逻辑状态反相以及恢复所述更大强度的二进制逻辑电平的强度以产生第一和第二光输出信号中的相应的一个,所述第一和第二光输出信号输出作为所述锁存器的Q和Q输出。10.如权利要求9所述的全光存储锁存器,其中,所述第一和第二逻辑门,包括输入^^质、组合^h质以及非线性元件,被实现在由至少两种折射率不同的材料形成的光子晶体中,以创建与包括在所述光子晶体中传播的光信号和CW光的光的波W目关地设置的周期性结构,使得结构的不存在限定允许所述光传播的路径,而在所述#边界处结构的存在引导光子晶体中的光以及消减所述边H外的光。11.如权利要求10所述的全光存储锁存器,其中,所述第一和第二逻辑门的非线性元件中的至少一个由在结构不存在的腔的相对端上的结构的存在来限定。12.如权利要求10所述的全光存储锁存器,其中,所述第一和第二路径相交于交叉点,所述全光存储锁存器进一步包括位于所述交叉点处的串扰滤波器,用于防止所述第一和第二光输出信号之间的串扰。13.如权利要求9所述的全光存储锁存器,其中,所述非线性元件的至少一个被实现为在基底上形成的环。14.如权利要求9所述的全光存储锁存器,其中,所述第一和第二非线性元件中的至少一个由形成在由非线性材料构成的光纤中的彼此隔开的布M光栅形成。15.如权利要求9所述的全光存储锁存器,其中,所述第一和第二非线性元件中的至少一个包括第一和第二彼此分开的相对的镜;以及位于所述镜之间的非线性材料。16.如权利要求9所述的全光存储锁存器,其中,所述第一和第二逻辑门中的每一个的相关的第一光学输入介质、第二光学输入介质、组合介质和非线性元件构成与门。17.如权利要求9所述的全光存储锁存器,其中,所述第一和第二光输入信号和所述CW光包括基本上相同波长的光,所述波^t应于所述第一和第二逻辑门的第一和第二非线性元件的谐振频率,所述笫一和第二非线性元件相对于所述第一和第二光输入信号和CW光的波长被解谐,以仅在所述组合信号足够强时允许谐振,否则不允许谐振。18.—种全光存储锁存器,被配置用于接收具有相应的调幅二进制逻辑电平的第一和第二光输入信号及具有更大强度二进制逻辑电平的振幅的连续波(CW)光,所述全光存储锁存器包括包括输入门和反相器的第一逻辑门,所述输入门被配置用于接收第一光输入信号作为所述锁存器的S输入以及接收第三光输入信号,所述输入门具有非线性元件,所述非线性元件包括由折射率依赖于强度的材料构成的被以谐振频率进行调谐的光学谐振器,以对第一和第三光输入信号的二进制逻辑电平进行非线性鉴别,且由此根据所述第一和第三光输入信号的组合强度对所述第一和第三光输入信号的二进制逻辑电平进行逻辑操作,以产生非线性鉴别的输出信号,所述第一逻辑门的>^相器被配置用于从所述第一非线性元件接收所述非线性鉴别的输出信号以及接收CW光,所述>^相器具有非线性元件,行调谐的光学谐振器,以对来自所述输入门的非线性鉴别的输出信号和CW光的二进制逻辑电平进行非线性鉴别,以及由此对所述来自所述输入门的非线性鉴别的输出信号和CW光的二进制逻辑电平进行逻辑IMt,以使所述非线性鉴别的光输出信号的二进制逻辑电平反相,以产生第一光输出信号,所述非线性鉴别的光输出信号具有通过4吏用CW光而恢复的更大强度的二进制逻辑电平,所述锁存器被配置用于输出所述第一光输出信号作为所述锁存器的Q输出;以及包括输入门和反相器的第二逻辑门,所述输入门被配置用于接收所述第二光输入信号作为锁存器的R输入以及接收第四光输入信号,所述输入门具有非线性元件,所述非线性元件包器,以对所述第二和第四光输入信号的二进制逻辑电平进行非线性地鉴别,以及由此根据第二和第四光输入信号的组合强度对所述第二和第四光输入信号的二进制逻辑电平进行逻辑操作,以产生非线性鉴别的输出信号,所述笫二逻辑门的>^相器被配置用于从所述第一非线性元件接收所述非线性鉴别的输出信号以及接收cw光,所述反相器具有包括由折射率依赖于强度的材料构成的被以谐振频率进行调谐的光学谐振器的非线性元件,以对所述非线性鉴别的光输出信号的二进制逻辑电平进行非线性鉴别,且由此对所述非线性鉴别的光输出信号的二进制逻辑电平进行逻辑操作,所述非线性鉴别的光输出信号具有通过4吏用cw光恢复的更大强度的二进制逻辑电平,所述锁存器被配置用于输出第二光输出信号作为所述锁存器的Q输出,所述锁存器被配置有第一路径以将所述第一光输出信号作为笫四光输入信号引导至所述第二逻辑门,且所述锁存器被配置有第二路径以将所述第二光输出信号作为第三光输入信号引导至所述第一逻辑门。全文摘要一种全光存储锁存器,用于接收第一和第二光输入信号和连续波(CW)光。所述全光存储锁存器包括具有包括光学谐振器的第一非线性元件的第一逻辑门,所述第一逻辑门还具有包括光学谐振器的第二非线性元件;以及具有包括光学谐振器的第一非线性元件的第二逻辑门,所述第二逻辑门还具有包括光学谐振器的第二非线性元件。所述锁存器被配置用于输出所述第一光输出信号以及将所述第一光输出信号作为第四光输入信号引导至所述第二逻辑门,且所述锁存器被配置用于输出所述第二光输出信号以及将所述第二光输出信号作为第三光输入信号引导至所述第一逻辑门。文档编号G02F3/00GK101520588SQ20091000769公开日2009年9月2日申请日期2006年12月6日优先权日2006年2月14日发明者约翰·卢瑟·科维申请人:科维特克有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1